您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA技术多功能数字钟系统的设计

  2. 本设计为通过EDA仿真软件MAX+PLUSII设计一个多功能数字钟,并下载到硬件中实现。本系统的设计电路由计时电路、动态显示电路、闹钟电路、控制电路、显示电路等部分组成。本系统采用动态显示的原理在数码管上显示12小时计时的时刻,具有清零、保持、校时、报时的功能,并在此基础上增加了闹铃、秒表、12小时制计时、A/P显示等功能。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-15
    • 文件大小:521216
    • 提供者:liujilong8
  1. 数字钟的设计与制作(有图)

  2. 要求如下: ⑴设计指标 时间以24小时为一个周期; 显示时、分、秒; 具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 计时过程具有报时功能,当时间到达整点前5秒进行蜂鸣报时; 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。 ⑵设计要求 画出电路原理图(或仿真电路图); 元器件及参数选择; 电路仿真与调试; PCB文件生成与打印输出。 ⑶制作要求 自行装配和调试,并能发现问题和解决问题。 ⑷编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。 ⑸
  3. 所属分类:嵌入式

    • 发布日期:2009-06-08
    • 文件大小:457728
    • 提供者:xunian917
  1. 基于FPGA的数字钟设计报告

  2. EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH
  3. 所属分类:硬件开发

    • 发布日期:2009-06-10
    • 文件大小:540672
    • 提供者:shiyun123
  1. VHDL语言数字钟(含秒表)设计

  2. 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-17
    • 文件大小:187392
    • 提供者:engsl3400
  1. 电子技术课程设计——数字钟的设计与制作

  2. 课程设计题目:数字钟的设计与制作 (一)设计指标: 1.显示时、分、秒。采用24小时制。 2.制作、调试出一个具有直流电源、简易信号源及用来计“时”“分”“秒”的数字钟系统。并按照直流电源、简易信号源、及“秒”、“分”进位和“时”循环进位是否正常给予不同记分。 3.具有校时功能,可以对小时和分单独校时,对分校时的时候,停止分向小时进位。校时时钟源可以手动输入或借用电路中的时钟。 (二)具体要求: 1.设计方案的论证和选择 (1)、方案提出 *查阅资料确定数字钟的电路框图。 * 提出两种以上数字
  3. 所属分类:嵌入式

    • 发布日期:2009-07-08
    • 文件大小:2097152
    • 提供者:yemao7758
  1. 数字钟的设计(含秒表)

  2. 本试验包括一般数字电路的硬件的设计方法,以及VHDL语言的软件设计、仿真;EDA技术常用的原理图等设计方法。
  3. 所属分类:嵌入式

    • 发布日期:2009-11-17
    • 文件大小:474112
    • 提供者:tzd529585047
  1. 数字电路实验:数字钟电路仿真图

  2. 数字电路实验:数字钟的设计,基于proteus的仿真,时,分,秒均显示,采用分频后得到秒信号
  3. 所属分类:嵌入式

    • 发布日期:2010-04-05
    • 文件大小:133120
    • 提供者:songshy
  1. 数字电子技术课程设计---数字钟

  2. 数字电子技术课程设计---数字钟 绝对本人亲自设计(附有设计思路方案),实验结果完全符合要求!!电路原理相对网上其它同类电路简单,所用元件都是课本(阎石 第五版)上讲过的,电路由74ls160,一个555定时器,显示数码管以及与非门组成,学过数电的朋友基本都能看懂,因时间太紧,没来得及把仿真波形和插线效果记下来。但我想有了原理图一切都好办了! 另附: 简易数字频率计 交通灯控制器 抢答器 (附有原理图) 这三个题目设计思路方案!
  3. 所属分类:交通

    • 发布日期:2010-06-12
    • 文件大小:871424
    • 提供者:hailang2009ok
  1. 数电课程设计 数字钟设计仿真图

  2. 数电课设数字钟设计原理图 555震荡器 7448 校时电路
  3. 所属分类:专业指导

    • 发布日期:2011-03-20
    • 文件大小:361472
    • 提供者:wcyz891008
  1. 基于Multisim的数字电路课程设计--数字钟(格式:.ms10)

  2. 这个是Multisim的仿真图,及电路已经连接好了。功能:计时,清零,修改时间
  3. 所属分类:电子政务

    • 发布日期:2011-06-13
    • 文件大小:279552
    • 提供者:wang549830551
  1. 基于Multisim的数字电路课程设计--数字钟(电子档)

  2. 这个是电子档,刚刚上传了仿真图(放入Multisim可以直接打开)
  3. 所属分类:电子政务

    • 发布日期:2011-06-13
    • 文件大小:237568
    • 提供者:wang549830551
  1. 基于CPLD的VHDL语言数字钟(含秒表)设计

  2. 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
  3. 所属分类:专业指导

    • 发布日期:2011-07-02
    • 文件大小:184320
    • 提供者:lknlhjl
  1. 基于Proteus的数字钟设计及仿真.

  2. 基于Proteus强大的仿真功能和丰富的元件仿真模型,提出了新的用于电子技术的仿真方 法. 使用常用的芯片555定时器和74LS90计数器设计了电路原理图,对电路的每个单元进行了 仿真实验,可以直观地观测出电路的仿真效果. 这种基于Proteus软件的仿真方法在电子技术的 教学演示及实际设计等方面具有很大的辅助作用.
  3. 所属分类:硬件开发

    • 发布日期:2011-08-01
    • 文件大小:980992
    • 提供者:okokok5353
  1. 数字钟 数电实验

  2. 原创数字钟,其中aaaaa为看仿真波形图时用的,仿真波形已经好了,aaaaa2为最终下载到试验箱中用的。这个实验完全是我自己设计的,期间出现了很多问题,知道这个最终方案还是有一个竞争与冒险没有消除掉,影响了时的进位。不过已经是我所有方案中最好的了。下面对相关功能进行说明: 数字钟有以下几个功能: 1、正常及时;2、对时间进行设置3、闹钟功能;4、整点报时功能(到几点整响几声) 相关output及input: CLK:接50MHZ时钟信号 ANJIANmiao ANJIANfen ANJIANs
  3. 所属分类:嵌入式

    • 发布日期:2011-12-25
    • 文件大小:1048576
    • 提供者:xgxiaoying
  1. 数字钟的仿真图

  2. 单片机仿真图,数字电子电路课程实践,数字钟设计课程。
  3. 所属分类:C

    • 发布日期:2015-06-29
    • 文件大小:178176
    • 提供者:qq_29410539
  1. 数字电子钟EWB仿真图

  2. 多功能数字钟设计,实现了电路整点报时,以及设置闹铃功能。计数出现误差可用校时电路进行校时、校分、校秒。
  3. 所属分类:嵌入式

    • 发布日期:2008-12-25
    • 文件大小:104448
    • 提供者:wuwf19880716
  1. EWB 数字电子钟仿真图

  2. 数字钟电路是一个典型的数字电路系统,其由时,分,秒计数器以及校时和显示电路组成.下面介绍利用集成十进制递增计数器(74160)和带译码器的七段显示数码管组成的数字钟电路.计数器74160和七段显示数码管的功能及使用方法。
  3. 所属分类:嵌入式

    • 发布日期:2008-12-25
    • 文件大小:38912
    • 提供者:asdfghjkl017
  1. 数字钟设计,含完整的设计报告与电路原理图

  2. 摘要 实验利借助于Quartus II 软件设计了一个多功能数字钟,实现了校时,校分,清零,保持和整点报时等多种基本功能,此外还实现了闹钟,星期,音乐闹铃等附加功能。本文首先利用Quartus II进行原理图设计并仿真调试,最后在实验板上验证了设计的正确性。 关键字:数字钟 闹钟 仿真 准点报时
  3. 所属分类:嵌入式

    • 发布日期:2009-04-24
    • 文件大小:1048576
    • 提供者:tiankong125
  1. 24小时数字钟multisim仿真原理图.ms14

  2. 设计一个具有时、分、秒计时的电子钟电路,按 24小时 制计时。并具有校时、校分功能功能(校准功能)。 若C币不足,可前往下面的网站查看图片版,当然,若有足够C币,希望支持一下。 https://blog.csdn.net/weixin_43964993/article/details/107893519
  3. 所属分类:嵌入式

    • 发布日期:2020-08-09
    • 文件大小:781312
    • 提供者:weixin_43964993
  1. 基于Multisim的数字电路课程设计--数字钟(格式:.ms10)-电子政务文档类资源

  2. 这个是Multisim的仿真图,及电路已经连接好了。功能:计时,清零,修改时间 这个是Multisim的仿真图,及电路已经连接好了。功能:计时,清零,修改时间
  3. 所属分类:电子政务

    • 发布日期:2020-10-23
    • 文件大小:280576
    • 提供者:weiwei19821023
« 12 3 »