您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的数字钟设计报告

  2. EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH
  3. 所属分类:硬件开发

    • 发布日期:2009-06-10
    • 文件大小:540672
    • 提供者:shiyun123
  1. 8位数字钟设计和PROTEUS仿真电路

  2. 8位数字钟设计,可以显示时,分,秒。还可以校时,校分,校秒。里面有完整的汇编程序各C语言程序。还有PROTEUS仿真电路图,有很大的实用和参考价值!!!!!!!
  3. 所属分类:嵌入式

    • 发布日期:2009-06-14
    • 文件大小:65536
    • 提供者:kk_tt
  1. 单片机课程设计---数字钟设计

  2. 1 引言……………………………………………………………………………… 1 1.1单片机的应用领域………………………………………………………………1 1.1.1 数字钟的介绍…………………………………………………………………1 2 硬件系统设计 ……………………………………………………………………1 2.1 电路组成及工作原理 …………………………………………………………1 2.2 时钟电路……………………………………………………………………… 2 2.3复位电路…………………………………………
  3. 所属分类:硬件开发

    • 发布日期:2009-07-04
    • 文件大小:120832
    • 提供者:qwb520012
  1. 多功能数字钟设计PPT

  2. 多功能数字钟设计PPT,包括校时、整点报时等各部分的电路及详细说明
  3. 所属分类:专业指导

    • 发布日期:2010-05-28
    • 文件大小:435200
    • 提供者:wdalfred
  1. 多功能数字钟的电路设计

  2. 数字时钟设计多功能数字钟的电路设计多功能数字钟的电路设计
  3. 所属分类:专业指导

    • 发布日期:2010-07-13
    • 文件大小:492544
    • 提供者:CK02117WYH
  1. EDA设计——数字钟设计

  2. EDA设计——数字钟设计 设计一个数字计时器,可以完成0分00秒~9分59秒的计时功能,并在控制电路的作用下具有开机清零、快速校分、整点报时功能。
  3. 所属分类:专业指导

    • 发布日期:2010-12-11
    • 文件大小:611328
    • 提供者:daisuguan
  1. 数电课程设计 数字钟设计仿真图

  2. 数电课设数字钟设计原理图 555震荡器 7448 校时电路
  3. 所属分类:专业指导

    • 发布日期:2011-03-20
    • 文件大小:361472
    • 提供者:wcyz891008
  1. 多功能数字钟的电路设计

  2. 数字电子技术基础 课程设计 多功能数字钟的电路设计
  3. 所属分类:专业指导

    • 发布日期:2011-05-20
    • 文件大小:1048576
    • 提供者:lwdwyw
  1. 数字钟整机电路

  2. 数字钟整机电路基于数字钟的设计和时间校正,但无整点报时功能。
  3. 所属分类:软件测试

    • 发布日期:2013-01-14
    • 文件大小:514048
    • 提供者:liweizaq
  1. 多功能数字钟设计

  2. 内容:多功能数字钟设计 基本要求:1)由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲。 2)秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12翻1”规律计数,计数器经译码器送到显示器。 3)计数出现误差可用校时电路进行校时、校分、校秒。 扩展要求:4)具有可整点报时与定时闹钟的功能。
  3. 所属分类:硬件开发

    • 发布日期:2013-03-30
    • 文件大小:154624
    • 提供者:a1062419418
  1. 南京工程学院 数电课设 多功能数字钟设计 电路图 实验所有文件打包 优秀成绩.pdf

  2. 南京工程学院 数电课设 多功能数字钟设计 电路图 实验所有文件打包 优秀成绩.包括做实验的所有文件打包给大家啦,MAX+plus II设计电路图,gdf文件,mod文件,报告书,一切齐全啦,当时被评为优秀成绩的,特别推荐给大家,电路绝对优秀,直接上机操作,导入电路图即可验证演示。
  3. 所属分类:专业指导

    • 发布日期:2013-11-10
    • 文件大小:1048576
    • 提供者:cds1999
  1. 多功能数字钟设计 毕业论文

  2. 基于单片机的 多功能数字钟设计 不错的文档哦
  3. 所属分类:嵌入式

    • 发布日期:2014-06-08
    • 文件大小:1048576
    • 提供者:u010683774
  1. 数字钟设计电路 hdl

  2. 数字钟设计电路 hdl数字钟设计电路 hdl数字钟设计电路 hdl数字钟设计电路 hdl数字钟设计电路 hdl数字钟设计电路 hdl
  3. 所属分类:专业指导

    • 发布日期:2009-01-12
    • 文件大小:181248
    • 提供者:zhuwanwan
  1. 南理工多功能数字钟设计

  2. 本文主要使用VDHL语言完成了多功能数字钟设计,利用QuartusII7.0完成设计、仿真等工作。并利用Altera公司开发的Cyclone III系列EP3C25F324C8实验箱实现电路。
  3. 所属分类:讲义

    • 发布日期:2018-04-08
    • 文件大小:1048576
    • 提供者:qq_15331761
  1. 基于Multisim14的数字钟设计.docx

  2. 基于multisim14设计的数字钟设计思路及方案,使用4518及74192三态门以及CMOS门电路实现年、月、日、分钟、时钟、秒钟、星期、日期以及闹钟功能,能够自动识别闰年闰月。
  3. 所属分类:讲义

    • 发布日期:2020-07-16
    • 文件大小:1048576
    • 提供者:LeeLewis
  1. 基于eda技术的数字钟设计方案

  2. 为使数字钟从电路设计、性能分析到设计出pcb版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、战小设计风险。本系统基于eda技术的设计方法,提出一种采用p-mos大规模集成电路lm8560作为计数译码的石英数字钟的设计方案,在prote199se软件平台下创建原理图和绘制印制电路版,实现了基本计时显示和设置、调整时间和闹钟等功能,最后组装出一个完整的数字钟。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:92160
    • 提供者:weixin_38553648
  1. 基于EDA技术的数字钟设计与实现

  2. 摘要:为使数字钟从电路设计、性能分析到设计出PCB版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、战小设计风险。本系统基于EDA技术的设计方法,提出一种采用P-MOS大规模
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:248832
    • 提供者:weixin_38669618
  1. 嵌入式系统/ARM技术中的基于FPGA的多功能数字钟设计

  2. 现场可编程门阵列(Field Programmable Gate Arrays,FPGA)是一种可编程使用的信号处理器件。通过改变配置信息,用户可对其功能进行定义,以满足设计需求。通过开发,FPGA能够实现任何数字器件的功能。与传统数字电路相比,FPGA具有可编程、高集成度、高可靠性和高速等优点。   1 数字钟总体设计   本文以FPGA平台为基础,在QuartusⅡ开发环境下设计开发多功能数字钟。数字钟实现的功能如下:   1)计时功能:进行正常的时、分、秒计时,并由6只8段数码管分别
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:168960
    • 提供者:weixin_38526751
  1. 通信与网络中的基于Multisim的数字钟实验电路的设计与仿真

  2. 在电子技术实验教学中,构建学生的电路设计理念,提高学生的电路设计能力,是教学的根本目的和核心内容。数字钟电路的设计和仿真,涉及模拟电子技术、数字电子技术等多方面知识,能够体现实验者的理论功底和设计水平,是电子设计和仿真教学的典型案例。文中采用了555 定时器电路、计数电路、译码电路、显示电路和时钟校正电路,来实现该电路。   1 系统设计方案   数字钟由振荡器、分频器、计时电路、译码显示电路等组成[1-3].振荡器是数字钟的核心,提供一定频率的方波信号;分频器的作用是进行频率变换,产生频率
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:218112
    • 提供者:weixin_38687218
  1. 基于Multisim的数字钟实验电路的设计与仿真

  2. 在电子技术实验教学中,构建学生的电路设计理念,提高学生的电路设计能力,是教学的根本目的和内容。数字钟电路的设计和仿真,涉及模拟电子技术、数字电子技术等多方面知识,能够体现实验者的理论功底和设计水平,是电子设计和仿真教学的典型。文中采用了555 定时器电路、计数电路、译码电路、显示电路和时钟校正电路,来实现该电路。   1 系统设计方案   数字钟由振荡器、分频器、计时电路、译码显示电路等组成[1-3].振荡器是数字钟的,提供一定频率的方波信号;分频器的作用是进行频率变换,产生频率为1 Hz
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:207872
    • 提供者:weixin_38679233
« 12 3 4 5 6 7 8 9 10 ... 21 »