您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字密码- 数字密码锁设计

  2. 引言 随着人们生活水平的提高,如何实现家庭防盗这一问题也变的尤其的突出,传统的机械锁由于其构造的简单,被撬的事件屡见不鲜,电子锁由于其保密性高,使用灵活性好,安全系数高,受到了广大用户的亲呢。 设计本课题时构思了两种方案:一种是用以AT89C2051为核心的单片机控制方案;另一种是用以74LS112双JK触发器构成的数字逻辑电路控制方案。考虑到单片机方案原理复杂,而且调试较为繁琐,所以本文采用后一种方案。 2 总体方案设计 2.1设计思路 共设了9个用户输入键,其中只有4个是有效的密码按键,其
  3. 所属分类:硬件开发

    • 发布日期:2009-05-19
    • 文件大小:1048576
    • 提供者:jayzf0503
  1. 数字锁相环设计源程序

  2. 数字锁相环设计源程序, PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上; 顶层文件是PLL.GDF
  3. 所属分类:专业指导

    • 发布日期:2009-06-06
    • 文件大小:120832
    • 提供者:class125good
  1. 可快速锁定的数字锁相环结构

  2. 用于无线通信的可快速锁定的数字锁相环结构
  3. 所属分类:专业指导

    • 发布日期:2009-07-15
    • 文件大小:580608
    • 提供者:bloodworld
  1. 数电课程设计——数字钟

  2. max+plus2的原理图,管脚锁定图,EDA仿真图
  3. 所属分类:嵌入式

    • 发布日期:2009-12-15
    • 文件大小:576512
    • 提供者:xeeloon
  1. 2.5G Hz PLL 锁定检测电路分析实现

  2. 在集成电路设计中,需要使芯片上内部时钟和外部时钟同步,希望在外部时钟输入的高频率下使用芯片的内部时钟。基于以上两点,锁相环常常用于产生芯片上的内时钟。但是随着处理器频率的提高,传统的数字锁相环已经不能满足要求。在本文中,我们将展现一个新的锁相环锁定检测方法。锁定检测的功能是检测锁相环是否达到锁定。2.5G Hz PLL 锁定检测电路分析实现,就是要完成锁定检测电路的正向总体设计方案,锁定检测电路的反向提取,再在反向提取电路的基础上在SMIC0.18 um 工艺下进行重新设计,并完成HSPICE
  3. 所属分类:嵌入式

    • 发布日期:2010-04-04
    • 文件大小:7340032
    • 提供者:yatou12
  1. 数字密码锁设计.密码锁电路和备用电源

  2. 电路由两大部分组成:密码锁电路和备用电源(UPS),其中设置UPS电源是为了防止因为停电 造成的密码锁电路失效,使用户免遭麻烦。 密码锁电路包含:键盘输入、密码修改、密码检测、开锁电路、执行电路、报警电路、键盘输入次数锁定电路。
  3. 所属分类:专业指导

    • 发布日期:2010-05-03
    • 文件大小:91136
    • 提供者:kkaa123456
  1. 数字密码锁PasswordLock

  2. 这是我们通信电子实习时做的一个东西,可以下载到DE2的板子上实现相应的功能。 基于QuartusII 的数字密码锁,功能齐全,功能有 1、设计一个电子密码锁,在锁开的状态下输入密码,密码4-8位,低于4位提示用户。 2、用数据数字1、2、…、9、0,输入的密码用数码管显示,最后输入的密码显示在最右边的数码管上 3、可删除输入的数字,删除的是最后输入的数字。 4、密码设定,给予一定时间限制,超过时间修改自动放弃。 5、实现密码设定的校验,输入两次密码,判断是否相同。 6、为保证密码锁主人能打开密
  3. 所属分类:其它

    • 发布日期:2010-08-02
    • 文件大小:1048576
    • 提供者:tracy1990lg
  1. [原创]键盘状态提示小程序源代码

  2. 键盘状态提示小程序源代码,可直观的看出大小写、数字锁定键的状态 为无提示LED的无线键盘设计。
  3. 所属分类:桌面系统

    • 发布日期:2011-09-24
    • 文件大小:10240
    • 提供者:Chocoboboy
  1. 一种基于DSP和采样ADC的数字锁定放大器

  2. 一种基于DSP和采样ADC的数字锁定放大器的文献,主要用于介绍数字化锁相放大器的DSP实现
  3. 所属分类:嵌入式

    • 发布日期:2012-06-15
    • 文件大小:156672
    • 提供者:wudilx123
  1. 基于FPGA的数字钟的设计Digital Clock

  2. 数字钟是一种用数字电路技术实现时、分、秒计时的钟表。与机械钟相比具有更高的准确性和直观性,具有更长的使用寿命,已得到广泛的使用。数字钟的设计方法有许多种。本课程设计采用了Altera公司型号EP2C5Q208C8的FPGA,这是我自己买的黑金动力的一款FPGA开发板,使用QuartusII 11.1程序、综合、管脚锁定、下载文件到硬件平台,使用ModelSim-Altera 10.0c (Quartus II 11.1) Starter Edition进行仿真,最终实现数字钟。
  3. 所属分类:其它

    • 发布日期:2013-01-06
    • 文件大小:1048576
    • 提供者:suifeng_love
  1. 锁定放大器

  2. 上世纪50年代开始研制到现在有五十多年的历史,已有十多种不同类型的商品问世, 但真正得到快速发展并在检测性能、质量指标上有飞跃进步的时期是近十几年的事情。主要是归功于微电子学和电子技术的进步。 近几年,由于微型计算机的迅猛发展和普及,以及它在各个领域的应用越来越广泛,因此,基于高性能计算机的锁定放大器已经开发出来——数字锁定放大器
  3. 所属分类:硬件开发

    • 发布日期:2014-08-13
    • 文件大小:1048576
    • 提供者:nulink
  1. Ext 3.4 多表头 列锁定

  2. Ext3.4版本,描述如题,感谢之前在本网站提供了相关代码的大神们。 在项目中采用了其中一个,但是有一个小BUG,当列全部解锁时,列与前面的数字列、勾选列有错位现象,此版本已修复。
  3. 所属分类:Java

    • 发布日期:2016-07-29
    • 文件大小:3145728
    • 提供者:xiaoyurain3
  1. 四路数字抢答器的设计

  2. 1)设计制作一个容纳4组参赛队的数字式抢答器,每组设置一抢答按钮供抢答者使用。 2)设计抢答者的输入抢答锁定电路、抢答者序号编码、译码和显示电路。 3)设计定时电路,声、光报警或音乐片驱动电路。 4)设计控制逻辑电路,启动、复位电路。 5)设计计分电路,犯规电路。 6)安装自己设计的电路和仿真。 7)写出设计报告。
  3. 所属分类:嵌入式

    • 发布日期:2018-07-04
    • 文件大小:126976
    • 提供者:qiuzhen11s
  1. 密码锁设计(数字电路专题设计)

  2. 1.本次设计的密码锁的密码为一个4位的十进制数,且原始密码固化在锁内。 2. 用户按输入按键后,依次输入每位密码,若正确,则开锁;若不正确,则系统锁定,锁定结束后才可继续输入。 3. 若用户输入密码过程中出错,可以按复位键重新输入密码。 4.若用户希望修改密码,可按修改按键,进行修改密码的操作。
  3. 所属分类:专业指导

    • 发布日期:2020-03-04
    • 文件大小:97517568
    • 提供者:qq_42258207
  1. 松下电器 LT4H-W数字定时器.pdf

  2. 松下电器 LT4H-W数字定时器pdf,松下电器 LT4H-W数字定时器LT4H-W(ATL6 ■适用标准 安全标准 EN61812 污染程度2,过电压等级Ⅱ EMC EMI)EN610006-4 輻射干扰电场强度 55011 Group 1 classA 杂音端子电压 EN55011 Group 1 classA 、EMS)EN61000-6-2 静电放电抗扰度 IEC61000-4-24kV接触 8kV空气中 輻射电磁场抗扰度 IEC610004-310V/m调频(80MHz~1GHz) 1
  3. 所属分类:其它

    • 发布日期:2019-10-19
    • 文件大小:2097152
    • 提供者:weixin_38744435
  1. RKC 模块型温度数字控制器 SRV产品详细介绍.pdf

  2. RKC 模块型温度数字控制器 SRV产品详细介绍pdf,RKC 模块型温度数字控制器 SRV产品详细介绍模块型温度控制器 SRV系列 式样 ●标准式样 2点(一般型: V-TIO-A/B) a)继电器接点输出:1a接点AC250V,3A(电阻负载) 输入点数|点(加热冷却型T0cD) 电气性寿命:30万回以上 仅热电偶的场合输入通道间绝缘 控 b驱动SSR用电压脉冲输出 a热电偶低电压输入类 Dc0/12V(允许负载电阻:6009以上) 热电偶:KJR,SB,EN,T,W5Re26/W26Re,
  3. 所属分类:其它

    • 发布日期:2019-10-13
    • 文件大小:910336
    • 提供者:weixin_38743481
  1. 一种基于DSP和采样ADC的数字锁定放大器

  2. 探讨了用DSP(数字信号处理器)和采样ADC(模数转换器)实现数字锁定放大器的一种方法。在整数个周期内对被测信号进行采样得到信号序列,由数学运算得到参考序列,通过计算信号序列和参考序列的互相关函数就可实现数字相敏检测。文中还对数字相敏检测的频率特性进行了分析。最后,给出了实际设计的数字锁定放大器,它的工作频率范围是10 Hz~30 kHz,实验结果表明,可以用它来测量低信噪比的信号。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:193536
    • 提供者:weixin_38617196
  1. 电荷泵锁相环的数字锁定检测电路应用分析

  2. 电荷泵锁相环的锁定指示电路设计,常用的方法是在PFD 电路中通过检测经分频后的参考输入和本振反馈信号的相位误差来实现,当相位误差超过某个锁定检测窗口时,锁相环电路就上报失锁告警。由于数字锁定指示电路设计简单,易于被监控而被广泛应用。在实际的锁相环电路设计中,往往由于电路参数选择不合理,尽管锁相环处于正常的锁定状态,但由于PFD 的相位误差超过锁定检测窗口而导致数字锁定指示电路显示失锁。因此,必须需要根据特定锁相环配置和外围电路选择合适的检测窗口,或者根据检测窗口要求设计合适的锁相环环路参数和外围
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:157696
    • 提供者:weixin_38580959
  1. 单片机与DSP中的一种基于DSP和采样ADC的数字锁定放大器

  2. 摘要 探讨了用DSP(数字信号处理器)和采样ADC(模数转换器)实现数字锁定放大器的一种方法。在整数个周期内对被测信号进行采样得到信号序列,由数学运算得到参考序列,通过计算信号序列和参考序列的互相关函数就可实现数字相敏检测。文中还对数字相敏检测的频率特性进行了分析。最后,给出了实际设计的数字锁定放大器,它的工作频率范围是10 Hz~30 kHz,实验结果表明,可以用它来测量低信噪比的信号。关键词:相关检测;数字信号;采样;模数转换器   锁定放大器(LIA)在微弱信号检测领域有着重要的应用,
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:188416
    • 提供者:weixin_38581447
  1. 具有数字锁定光子计数的动态系统,用于药代动力学弥散荧光层析成像

  2. 具有数字锁定光子计数的动态系统,用于药代动力学弥散荧光层析成像
  3. 所属分类:其它

    • 发布日期:2021-03-08
    • 文件大小:488448
    • 提供者:weixin_38666753
« 12 3 4 5 6 7 8 9 10 ... 30 »