您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字锁相环在电力系统谐波检测中的应用

  2. 数字锁相环在电力系统谐波检测中的应用 数字锁相环在电力系统谐波检测中的应用
  3. 所属分类:专业指导

    • 发布日期:2009-05-12
    • 文件大小:496640
    • 提供者:Augusdi
  1. 数字锁相环设计源程序

  2. 数字锁相环设计源程序, PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上; 顶层文件是PLL.GDF
  3. 所属分类:专业指导

    • 发布日期:2009-06-06
    • 文件大小:120832
    • 提供者:class125good
  1. 可快速锁定的数字锁相环结构

  2. 用于无线通信的可快速锁定的数字锁相环结构
  3. 所属分类:专业指导

    • 发布日期:2009-07-15
    • 文件大小:580608
    • 提供者:bloodworld
  1. 数字锁相环的原理与讲义

  2. 讲述数字锁相环的原理和操作方法,非常全面,不可错过的好东西
  3. 所属分类:专业指导

    • 发布日期:2009-08-11
    • 文件大小:452608
    • 提供者:qhb9522
  1. 基于 FPGA 的高阶全数字锁相环的设计与实现

  2. 提出了一种实现高阶全数字锁相环的新方法。该锁相环以数字比例积分控制取代了传统的一些数字环路滤 波控制方法,具有电路结构简单、控制灵活、跟踪精度高、环路性能好和易于集成的特点
  3. 所属分类:嵌入式

    • 发布日期:2009-08-17
    • 文件大小:315392
    • 提供者:xiaoxiaoha
  1. 数字锁相环verilog源程序

  2. 数字锁相环verilog源程序,GOODLUCK
  3. 所属分类:专业指导

    • 发布日期:2009-08-27
    • 文件大小:1024
    • 提供者:summerstrong
  1. 数字锁相环的原理及应用

  2. 数字锁相环的原理及应用,GOOD LUCK
  3. 所属分类:专业指导

    • 发布日期:2009-08-27
    • 文件大小:120832
    • 提供者:summerstrong
  1. 全数字锁相环的FPGA设计

  2. 本文主要介绍,全数字锁相环的设计方法,并用fpga实现 且给出了verilog代码,仅供大家参考学习
  3. 所属分类:硬件开发

    • 发布日期:2009-11-27
    • 文件大小:89088
    • 提供者:yyw_1980
  1. 一种基于全数字锁相环的2FSK解调方法

  2. 本文研究了一种采用全数字锁相环实现频移键控FSK信号解调的新方案。该方案基于可编程门阵列FPGA器件,用一个FSK解调实例介绍了全数字锁相环和解调器设计的过程。所设计的电路通过软件验证和硬件仿真,证明电路工作准确稳定,可以满足实际要求。
  3. 所属分类:嵌入式

    • 发布日期:2010-01-19
    • 文件大小:677888
    • 提供者:zhfaji
  1. 全数字锁相环 verilog HDL 程序

  2. 本程序包是我花费了两个月时间调试出来的全数字锁相环程序,极具参考价值。望刚刚涉及到锁相环的同仁可以好好利用。
  3. 所属分类:专业指导

    • 发布日期:2010-01-19
    • 文件大小:122880
    • 提供者:snowflack510
  1. Matlab环境下的全数字锁相环仿真模型

  2. Matlab环境下的全数字锁相环仿真模型 陈鑫,邓小莺 微电子学
  3. 所属分类:其它

    • 发布日期:2010-04-23
    • 文件大小:251904
    • 提供者:duck_tzj
  1. 宽频带数字锁相环的设计及基于FPGA的实现

  2. 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。随着集成电路技术的发展,不仅能够制成频率较高的单片集成锁相环路,而且可以把整个系统集成到一个芯片上去。在基于FPGA的通信电路中,可以把全数字锁相环路作为一个功能模块嵌入FPGA中,构成片内锁相环。
  3. 所属分类:硬件开发

    • 发布日期:2010-09-20
    • 文件大小:358400
    • 提供者:AAA12505
  1. 全数字锁相环的verilog源代码

  2. 挺好的全数字锁相环的verilog源代码,可直接拿来用
  3. 所属分类:专业指导

    • 发布日期:2010-10-19
    • 文件大小:4096
    • 提供者:zhenyujiel
  1. 数字锁相环原理与应用

  2. 一本较经典的介绍数字锁相原理的书,对于刚接触数字锁相环的人很有用
  3. 所属分类:专业指导

    • 发布日期:2010-11-26
    • 文件大小:3145728
    • 提供者:uniqueliyi
  1. 基于FPGA数字锁相环的光伏并网控制

  2. 针对光伏并网逆变器首先提出了一种基于FPGA的数字锁相环控制方法
  3. 所属分类:硬件开发

    • 发布日期:2010-12-02
    • 文件大小:287744
    • 提供者:wangzhiyong07
  1. 模拟、数字锁相环原理与应用

  2. 本书详细介绍了锁相环的基本原理及应用,对模拟和数字锁相环做了详细介绍
  3. 所属分类:硬件开发

    • 发布日期:2011-07-09
    • 文件大小:3145728
    • 提供者:yxsyzhj
  1. 全数字锁相环

  2. 研究了一种基于周期控制的逆变器全数字锁相环的建模和参数设计。传统过零鉴相锁相环虽然实现简单,但同步信号在含有谐波、毛刺情况下会存在多个过零点,以致锁相失败。为了解决这一问题,该文提出了基于离散傅里叶变换鉴相的全数字锁相环。 离散傅里叶变换可以从任意信号中抽取基准频率倍频次信号的相位、频率和幅值,可以解决谐波对外同步信号的影响, 从而实现周期控制锁相环对谐波的识别。该文给出了其数字域模型和参数设计方法,仿真和实 验证实了该方法的可行性
  3. 所属分类:其它

    • 发布日期:2011-09-08
    • 文件大小:261120
    • 提供者:azhgul
  1. 基于VHDL的全数字锁相环的设计

  2. 基于VHDL的全数字锁相环的设计基于VHDL的全数字锁相环的设计基于VHDL的全数字锁相环的设计基于VHDL的全数字锁相环的设计基于VHDL的全数字锁相环的设计基于VHDL的全数字锁相环的设计基于VHDL的全数字锁相环的设计基于VHDL的全数字锁相环的设计
  3. 所属分类:硬件开发

    • 发布日期:2011-10-12
    • 文件大小:167936
    • 提供者:devpearl110
  1. 数字锁相环原理与应用

  2. 数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用
  3. 所属分类:硬件开发

    • 发布日期:2011-11-17
    • 文件大小:3145728
    • 提供者:sqxziverson
  1. vhdl实现数字锁相环

  2. vhdl实现数字锁相环,vhdl实现数字锁相环,vhdl实现数字锁相环,vhdl实现数字锁相环
  3. 所属分类:其它

    • 发布日期:2011-11-19
    • 文件大小:238592
    • 提供者:a229620382
« 12 3 4 5 6 7 8 9 10 ... 35 »