您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字信号处理器DSP原理及其应用

  2. 第一章:DSP及应用概论 3 第一节:DSP概论 3 第二节:产品技术前沿动态 7 第三节:TI公司的DSP产品概述 12 第四节:运动控制技术 15 第二章:DSP控制器内核 18 第一节: X24系列DSP控制器概述 18 第二节:中央处理单元 19 第三节:系统配置与中断任务 27 第四节:存储器 36 第三章:DSP控制器的片上外设 45 第一节:片内锁相环(PLL) 45 第二节:数字I/O端口 49 第三节:A/D转换器 50 第四节:看门狗/实时中断模块 55 第四章:事件管理器
  3. 所属分类:硬件开发

    • 发布日期:2009-09-20
    • 文件大小:2097152
    • 提供者:skywater928
  1. 数字信号处理器DSP原理及其应用

  2. 数字信号处理器DSP原理及其应用 第一章:DSP及应用概论 3 第一节:DSP概论 3 第二节:产品技术前沿动态 7 第三节:TI公司的DSP产品概述 12 第四节:运动控制技术 15 第二章:DSP控制器内核 18 第一节: X24系列DSP控制器概述 18 第二节:中央处理单元 19 第三节:系统配置与中断任务 27 第四节:存储器 36 第三章:DSP控制器的片上外设 45 第一节:片内锁相环(PLL) 45 第二节:数字I/O端口 49 第三节:A/D转换器 50 第四节:看门狗/实时
  3. 所属分类:硬件开发

    • 发布日期:2010-04-28
    • 文件大小:2097152
    • 提供者:adao2327
  1. PLL原理与应用教案

  2. 锁相环原理与应用 ppt格式 模拟和数字都讲
  3. 所属分类:专业指导

    • 发布日期:2010-05-21
    • 文件大小:235520
    • 提供者:gonggan110
  1. 数字锁相环原理与应用

  2. 一本较经典的介绍数字锁相原理的书,对于刚接触数字锁相环的人很有用
  3. 所属分类:专业指导

    • 发布日期:2010-11-26
    • 文件大小:3145728
    • 提供者:uniqueliyi
  1. 数字锁相环原理与应用

  2. 数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用
  3. 所属分类:3G/移动开发

    • 发布日期:2011-04-13
    • 文件大小:3145728
    • 提供者:gustav2010
  1. 模拟、数字锁相环原理与应用

  2. 本书详细介绍了锁相环的基本原理及应用,对模拟和数字锁相环做了详细介绍
  3. 所属分类:硬件开发

    • 发布日期:2011-07-09
    • 文件大小:3145728
    • 提供者:yxsyzhj
  1. 数字锁相环原理与应用

  2. 数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用数字锁相环原理与应用
  3. 所属分类:硬件开发

    • 发布日期:2011-11-17
    • 文件大小:3145728
    • 提供者:sqxziverson
  1. 数字锁相环原理与应用

  2. 数字锁相环原理与应用,自己看吧,很有用!
  3. 所属分类:电信

    • 发布日期:2012-11-14
    • 文件大小:3145728
    • 提供者:weizhehua
  1. 基于FPGA的全数字锁相环的设计与应用

  2. 系统讲述了用FPGA实现全数字锁相环(ADPLL)的原理、方法、实现流程
  3. 所属分类:硬件开发

    • 发布日期:2013-07-17
    • 文件大小:5242880
    • 提供者:xxy123123
  1. 数字锁相环原理与应用

  2. 大小3.6M,是《数字锁相环的原理与应用》的电子档
  3. 所属分类:电信

    • 发布日期:2013-10-28
    • 文件大小:3145728
    • 提供者:u010514486
  1. FPGA内全数字延时锁相环的设计

  2. 现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:2097152
    • 提供者:drjiachen
  1. 数字锁相环路原理与应用_0[1].part1.rar

  2. 数字锁相环路原理与应用_0[1].part1.rar
  3. 所属分类:专业指导

    • 发布日期:2009-02-20
    • 文件大小:1048576
    • 提供者:boatws
  1. 数字锁相环路原理与应用_0[1].part2.rar

  2. 数字锁相环路原理与应用_0[1].part2.rar
  3. 所属分类:专业指导

    • 发布日期:2009-02-20
    • 文件大小:1048576
    • 提供者:boatws
  1. 基于FPGA 的高阶全数字锁相环的设计与实现

  2. 提出了一种实现高阶全数字锁相环的新方法。该锁相环以数字比例积分控制取代了传统的一些数字环路滤波控制方法,具有电路结构简单、控制灵活、跟踪精度高、环路性能好和易于集成的特点。文中介绍了该高阶全数字锁相环的系统结构和工作原理,对其性能进行了理论分析和计算机仿真。应用EDA 技术设计了该系统,并用FPGA实现了其硬件电路。仿真和硬件测试结果证实了该设计的正确性。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:76800
    • 提供者:weixin_38677190
  1. 电源技术中的基于TMS320F2808的高精度UPS电源锁相技术

  2. 摘要:针对全数字控制的UPS 系统, 结合锁相环原理, 提出了一种基于DSP TMS320F2808 的高精度数字锁相控制方案。建立了数字锁相环的模型, 列出了相应的算法和程序实现流程, 理论上锁相精度可高达0. 144°。在实验板上仿真并最终在实际的UPS 样机上进行了实验, 实验及实际测试结果充分验证了该方案的正确性和可行性。   0  引  言   UPS( 不间断电源) 作为后备电源和改善电网质量的一种重要装置, 在工业生产和社会生活中得到广泛应用。U PS 在运行时, 要求其输出电
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:347136
    • 提供者:weixin_38708461
  1. EDA/PLD中的一种可编程的全数字锁相环路的实现

  2. 摘要:介绍了一种基于FPGA可编程技术实现的用于无线通信实验系统的全数字锁相环路。详细叙述了其工作原理、工作性能、电路实现和仿真结果。 关键词:FPGA 全数字锁相环路 VHDL语言锁相环路已在模拟和数字通信及无线电电子学等各个领域中得到了极为广泛的应用,特别是在数字通信的调制解调和位同步中常常要用到各种各样的锁相环。锁相就是利用输入信号与输出信号之间的相位误差自动调节输出相位使之与输入相位一致,或保持一个很小的相位差。最初的锁相环全部由模拟电路组成,随着大规模、超高速数字集成电路的发展及
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:91136
    • 提供者:weixin_38719702
  1. 汽车电子中的巧妙利用数字锁相环测量汽车转速

  2. 1 前言 ---锁相环路诞生于20世纪30年代。近年来,锁相技术在通信、航天、测量、电视、原子能、电机控制等领域,能够高性能地完成信号的提取、信号的跟踪与同步,模拟和数字通信的调制与解调、频率合成、滤波等功能,已经成为电子设备中常用的基本部件之一。为了便于调整,降低成本和提高可靠性,目前已有多种不同性能的集成锁相环电路,主要分为模拟和数字两种。---数字锁相芯片4046结构简单,接线方便,功能扩展容易,在音频发生器设计、鉴相、频率合成、压频转换等方面获得广泛应用。本文利用4046的锁相和压控振荡
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:73728
    • 提供者:weixin_38609089
  1. 单片机与DSP中的用AD9850激励的锁相环频率合成器

  2. 摘 要: 提出了一种DDS和PLL相结合的频率合成方案,介绍了DDS芯片AD9850的基本工作原理、性能特点及引脚功能,给出了以AD9850作为参考信号源的锁相环频率合成器实例,并对该频率合成器的硬件电路和软件编程进行了简要说明。关键词: DDS 锁相环 频率合成器 数据寄存器   以DDS(直接数字合成)激励的PLL(锁相环)频率合成器,是用DDS作为参考信号源,将DDS和PLL组合在一起的一种独特的频率合成器方案。它综合了DDS和PLL频率合成器的优点,具有极高的频率分辨率、极短的换
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:174080
    • 提供者:weixin_38660295
  1. 汽车电子中的巧妙利用数字锁相环4046测量汽车转速

  2. 1 前言          锁相环路诞生于20世纪30年代。近年来,锁相技术在通信、航天、测量、电视、原子能、电机控制等领域,能够高性能地完成信号的提取、信号的跟踪与同步,模 拟和数字通信的调制与解调、频率合成、滤波等功能,已经成为电子设备中常用的基本部件之一。为了便于调整,降低成本和提高可靠性,目前已有多种不同性能的集成锁相环电路,主要分为模拟和数字两种。   数字锁相芯片4046结构简单,接线方便,功能扩展容易,在音频发生器设计、鉴相、频率合成、压频转换等方面获得广泛应用。本文利用4
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:77824
    • 提供者:weixin_38613548
  1. 应用于数字锁相环的NCO设计

  2. 本文鉴于数字锁相环在实际应用中对信号频率的准确度和稳定度有较为严格的要求,设计一种应用于数字锁相环的数控振荡器(NCO,Number Controlled Oscillator)。基于直接数字频率合成(DDS)技术,介绍NCO工作原理,基于FPGA实现NCO,关键是相位累加器与波形存储器两个模块的设计,并利用QUARTUS对设计结果进行编译仿真。对NCO杂散信号进行频谱分析,并提出解决方法。该设计有效抑制杂散,修改灵活,便于调试,在数字锁相环设计中可有广泛应用。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:777216
    • 提供者:weixin_38531630
« 12 3 4 »