您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 锁相环设计仿真与应用第六版(英文)

  2. Best仍然是最好的。Roland E.Best博士这本经典参考书《锁相环设计、仿真与应用》也许是世界上使用最为广泛的PLL的参考书。如今,第5版终于面世了,本书系统地讲述了基本的锁相环理论、电路模块和锁相环系统结构以及详细的设计过程。包括锁相环的概况,混合信号锁相环,锁相环频率综合器,高阶锁相环路,混合信号频率综合器的计算机辅助设计和模拟,全数字锁相环,全数字锁相环的计算机辅助设计和仿真,软件锁相环,锁相环在通信中的应用,最先进的商业化集成锁相环,锁相环的参数测试等,涉及到控制理论,通信理论
  3. 所属分类:硬件开发

    • 发布日期:2012-03-25
    • 文件大小:10485760
    • 提供者:naughtywl
  1. costas_loop代码

  2. clear all; close all; clc; % 最近同步技术里面有很多关于costas环的帖子,很多集中讨论环路滤波的,也有自己做了程序发出来。但都没有一个完整的结论和系统的有方向性的讨论点.最近做了一个simulink仿真.个人认为现有的所谓经典方法很难被别人掌握.因此,从锁相环的原理出发,结合现成的经典方法,做了这个仿真.说明一下: % 一个是高载频,一个是低载频的。低载频的我用的FIR代替的积分清零器,大家可以换成积分清零器件.阶数应该几阶就可以了。 % % 1:如果是没有进行
  3. 所属分类:IT管理

    • 发布日期:2012-10-08
    • 文件大小:9216
    • 提供者:panjie0949
  1. 数字锁相环设计步骤

  2. 有关数字锁相环的帖子不断出现,但大多没有讲述其原理。翻开有关锁相环的书总是堆叠着鉴相、同相积分、中相积分、滤波等专用名词。这些概念距离硬件设计实现数字锁相环较远。本文按照数字锁相环设计的步骤,采用手把手的方式讲述设计过程和原理,旨在给数字锁相环初次设计者提供一个思路,缩短开发的时间。附件是用VHDL语言设计的20分频数字锁相环。   Div20PLL Port(   clock : in std_logic; --80M local clk   flow : in std_logic; -
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:65536
    • 提供者:weixin_38750721
  1. 工业电子中的高速电机驱动的试验

  2. 在控制系统中,高速电机驱动的磁悬浮控制力矩陀螺要求的稳速精度为0.1%。根据这一稳速精度指标的要求,按照上述方法设计锁相环速度控制器。   在本试验中,磁悬浮控制力矩陀螺用高速无铁空心杯永磁无刷直流驱动电机的转动惯量J=0.1kg·2m、KD=0.01N·rn/1000r/min、KT=0.0011783N·m/A、kM=0.0014V/r/min。按照上述设计步骤得到软件锁相环路的参数:Ki=0.0042、KΦ/τ=0.15、Gi=0.0157。   在以DSP为核心构建的电机数字控制系统
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:66560
    • 提供者:weixin_38657465
  1. 高速电机驱动的试验

  2. 在控制系统中,高速电机驱动的磁悬浮控制力矩陀螺要求的稳速精度为0.1%。根据这一稳速精度指标的要求,按照上述方法设计锁相环速度控制器。   在本试验中,磁悬浮控制力矩陀螺用高速无铁空心杯永磁无刷直流驱动电机的转动惯量J=0.1kg·2m、KD=0.01N·rn/1000r/min、KT=0.0011783N·m/A、kM=0.0014V/r/min。按照上述设计步骤得到软件锁相环路的参数:Ki=0.0042、KΦ/τ=0.15、Gi=0.0157。   在以DSP为构建的电机数字控制系统上用
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:79872
    • 提供者:weixin_38663415