您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于EDA技术的多功能数字时钟的ASIC设计

  2. 采用EDA技术设计了一个在FPGA芯片上实现的数字时钟,它可以显示年、月、日、时、分、秒、星期,并且可以设定闹钟和整点报时.数字时钟的输入设备是一个4×4的编码键盘,输出设备是用于显示的15个七段数码管、若干LED指示灯及蜂鸣器,数字时钟的内部功能模块可以分为三个部分:综合计时电路、显示控制电路、调整控制电路.其中综合计时电路用于完成各种计时功能,显示控制电路用于完成计时结果的显示,调整控制电路用于调整计时系统的有关参数.
  3. 所属分类:硬件开发

    • 发布日期:2009-05-30
    • 文件大小:268288
    • 提供者:armxing
  1. 单片机设计,抢答器、数字闹钟、计时器、洗衣机

  2. 数字闹钟的设计;8路抢答器设计;采用ARM9和DS18B20测环境温度;单片机彩灯;基于单片机AT89C2051的九路多功能智力竞赛抢答器的设计、、、、、、、等等
  3. 所属分类:硬件开发

    • 发布日期:2009-12-17
    • 文件大小:3145728
    • 提供者:linhong977
  1. 数字逻辑 课程设计 VHDL 多功能数字钟(1)

  2. 数字逻辑 课程设计 VHDL 多功能数字钟 这个数字钟是我根据我老师的设计自己改编的,内部结构变化挺大的,功能也比较全。 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒。 (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,k=1,进入“小时”校准状态,之后按下“k=1”则进入“分”校准状态,继续按下“k=1”则进入“调秒”状态,第三次按下“k键”又恢复到正常计时显示状态。 (1)“小时”
  3. 所属分类:专业指导

    • 发布日期:2010-01-06
    • 文件大小:233472
    • 提供者:ktboy0502
  1. 数字逻辑 课程设计 VHDL 多功能数字钟(2)

  2. 数字逻辑 课程设计 VHDL 多功能数字钟 这个数字钟是我同学根据老师那个改编的,功能很强大!同时免费赠送设计报告以及.scf .vhd文件 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒 (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,按下“set键”,进入“小时”校准状态,之后按下“k键”则进入“分”校准状态,继续按下“k键”则进入“秒复零”状态,第三次按下“k键”又恢复到正常计时
  3. 所属分类:专业指导

    • 发布日期:2010-01-06
    • 文件大小:154624
    • 提供者:ktboy0502
  1. 数字逻辑 课程设计 VHDL 多功能数字钟

  2. 数字逻辑 课程设计 VHDL 多功能数字钟 这个数字钟是我老师的设计,网上很难找到,但设计的很绝!已有设计报告 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒 (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,按下“set键”,进入“小时”校准状态,之后按下“k键”则进入“分”校准状态,继续按下“k键”则进入“秒复零”状态,第三次按下“k键”又恢复到正常计时显示状态。 (1)“小时”校准
  3. 所属分类:专业指导

    • 发布日期:2010-01-06
    • 文件大小:98304
    • 提供者:ktboy0502
  1. 单片机数字电子钟的设计

  2. 电子钟 单片机数字电子钟的设计 课程设计
  3. 所属分类:硬件开发

    • 发布日期:2010-01-08
    • 文件大小:32768
    • 提供者:iamzhouwenlong
  1. 多功能数字钟的设计与实现

  2. 使用微机实验平台实现数字钟。 1.基本要求如下: 1) 24小时制时间显示。 2) 可以随时进行时间校对。 3) 整点报时。 4) 闹钟功能,要求设置起闹时间时,不影响时钟的正常走时。 2.提高要求 1) 校时时相应位闪烁。 2) 能够设置多个起闹点。
  3. 所属分类:专业指导

    • 发布日期:2010-04-10
    • 文件大小:340992
    • 提供者:guoshuoda
  1. 数字电子闹钟综合设计实验

  2. 综合运用MAX+PlusⅡ图形编辑器、文本编辑器等设计输入手段,通过本实验设计输入,应用层次化、模块化设计方法, 掌握自顶向下、自底向上及混合式设计方法及图形文件的编译、适配和仿真,完成数字电子闹钟的全部设计并编程(下载)。(一) 设计要求 1. 功能要求: a) 输入: i. CLK——时钟频率为10 MHz的输入,分频产生秒时钟。 ii. MOD——工作方式选择。 iii. ADJ——调校。 b) 输出: i. 六位LED数码管显示,动态扫描驱动。 ii. 一位LED报警、一位蜂鸣器报警信
  3. 所属分类:嵌入式

    • 发布日期:2010-04-26
    • 文件大小:548864
    • 提供者:huishouwuyu
  1. 基于PROTEUS的多功能数字电子钟的设计

  2. 基于PROTEUS的多功能数字电子钟的设计电子钟的主要功能有:整点报时;四只LED数码管显示当前时分;并且具有闹钟功能
  3. 所属分类:专业指导

    • 发布日期:2010-05-21
    • 文件大小:1048576
    • 提供者:aoshixiaolong
  1. 综合实验 数字电子闹钟综合设计实验

  2. 综合运用MAX+PlusⅡ图形编辑器、文本编辑器等设计输入手段,通过本实验设计输入,应用层次化、模块化设计方法, 掌握自顶向下、自底向上及混合式设计方法及图形文件的编译、适配和仿真,完成数字电子闹钟的全部设计并编程(下载)。
  3. 所属分类:嵌入式

  1. 多功能数字钟电路设计

  2. 很好的多功能数字钟电路设计,包括自动手动校时,闹钟等
  3. 所属分类:专业指导

    • 发布日期:2010-12-07
    • 文件大小:1048576
    • 提供者:Insomina0701
  1. 基于VHDL的数字闹钟设计

  2. 基于VHDL的数字闹钟设计 EDA技术和硬件描述语言VHDL的基础知识,通过对工程实例的系统分析、程序设计和仿真,深入细致地讨论了它们在数字系统设计中的广泛应用
  3. 所属分类:嵌入式

    • 发布日期:2011-01-15
    • 文件大小:378880
    • 提供者:duncan1120
  1. 有关单片机的数字闹钟论文

  2. 这是一个有关单片机数字闹钟的设计,有兴趣的可以拿来参考一下! 希望对大家有帮助!
  3. 所属分类:硬件开发

    • 发布日期:2011-02-23
    • 文件大小:158720
    • 提供者:zh8902
  1. 单片机数字电子钟的设计

  2. 本文介绍了一款基于AT89S51单片机数字钟的设计,通过多功能数字钟的设计思路,详细叙述了系统硬件、软件的具体实现过程。论文重点阐述了数字钟硬件中MCU模块、语音模块、时钟模块和相关控制模块等的模块化设计与制作;软件同样采用模块化的设计,包括中断模块、闹钟模块、语音模块、时间调整模块设计,并采用简单流通性强的C语言编写实现。本设计实现了时间与闹钟的修改功能、语音播报功能、年、月、日和星期的显示功能。并且通过对比实际的时钟,查找出了误差的来源,确定了调整误差的方法,尽可能的减少误差,使得系统可以
  3. 所属分类:嵌入式

    • 发布日期:2011-04-20
    • 文件大小:1048576
    • 提供者:liaoye0222
  1. 数字闹钟的设计

  2. 数字闹钟的设计 数字闹钟的设计 数字闹钟的设计
  3. 所属分类:其它

    • 发布日期:2012-01-10
    • 文件大小:316416
    • 提供者:q34745401
  1. EDA数字闹钟的设计

  2. EDA大作业,数字闹钟的设计,有详细源代码
  3. 所属分类:软件测试

    • 发布日期:2013-06-11
    • 文件大小:230400
    • 提供者:u011035341
  1. 音乐电子闹钟的设计

  2. 基于单片机完成了音乐电子闹钟的设计与实现,通过软、硬件结合 实现了设定时间、按时闹铃、数字显示等功能。硬件部分是通过AT89S51 及 KD9300 音乐芯片相结合实现音乐电子闹钟的基本框架。软件设计利用C51 单片 机语言完成了时间显示、走时计数、判断时间及按时响铃等功能。
  3. 所属分类:其它

    • 发布日期:2014-07-23
    • 文件大小:560128
    • 提供者:zlm867953489
  1. proteus 数字钟的设计与仿真

  2. proteus设计与仿真 数字钟的设计本次数字时钟电路采用AT89C52单片机作为控制核心,使用按钮设计控制电路,结合DS18B20传感器、LMO16L液晶显示模块和排阻实现时、分、秒、温度的显示,采用扬声器实现闹钟功能。硬件电路设计主要包括中央处理单元电路、键盘扫描电路以及闹钟电路。软件程序设计则采用汇编语言实现。本设计实现了显示时间、调整时间、闹钟定时等功能,达到了设计的要求和目的。并在Proteus软件上进行了仿真和调试
  3. 所属分类:3G/移动开发

    • 发布日期:2018-01-11
    • 文件大小:199680
    • 提供者:qq_41606781
  1. 可存储定时时间的数字闹钟

  2. 可存储定时时间的数字闹钟: 设计数字时钟,具有时、分、秒计时功能,在液晶(LED)中显示(显示格式AM 03:05:17);  具有闹钟功能。当定时时间到闪烁显示“Alarm”,持续时间15秒,可按键取消;  可以通过按键设定时间、定时时间;  定时时间可断电保持,保存在AT24C02。
  3. 所属分类:硬件开发

    • 发布日期:2009-03-28
    • 文件大小:23552
    • 提供者:mimi660265
  1. 基于AT89C51单片机数字时钟的设计

  2. 在现代高速发展的社会中,时钟在生活中的应用显得日趋重要,人们对时间的需求已经不能通过传统的机械时钟或者电子时钟来实现。为了跟上时代的步伐,本文详细介绍了通过AT89C51单片机来控制的数字时钟,在AT89C51单片机的最小系统与其辅助硬件的相互配合下,再与八位连续共阴极数码管(LED)相连接,即可实现数字时钟调时、显示、闹钟、跑秒等一系列复杂功能。
  3. 所属分类:其它

    • 发布日期:2021-01-26
    • 文件大小:1048576
    • 提供者:weixin_38664532
« 12 3 4 5 6 7 8 9 10 ... 15 »