您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 同步数字集成电路设计中的时钟树分析

  2. 同步数字集成电路设计中的时钟树分析,学数字的必下!!!
  3. 所属分类:专业指导

    • 发布日期:2010-04-02
    • 文件大小:134144
    • 提供者:wxxuzhong
  1. 数字集成电路设计透视(课件)

  2. 数字集成电路设计透视,复旦考研必备,研友们加油!
  3. 所属分类:专业指导

    • 发布日期:2010-05-05
    • 文件大小:6291456
    • 提供者:fengzaiyuanfang
  1. verilog课件《数字集成电路设计入门--从HDL到版图》

  2. 北大微电子学系 于敦山老师的verilog课件《数字集成电路设计入门--从HDL到版图》,详细讲解了HDL语言以及版图设计。
  3. 所属分类:专业指导

    • 发布日期:2010-11-10
    • 文件大小:1048576
    • 提供者:stevean
  1. 数字集成电路设计 第五章答案 chapter5_ex_sol.pdf

  2. 数字集成电路设计 第五章答案 数字集成电路设计 第五章答案 数字集成电路设计 第五章答案 数字集成电路设计 第五章答案
  3. 所属分类:专业指导

    • 发布日期:2011-04-05
    • 文件大小:277504
    • 提供者:YoArcher
  1. 北大Verilog课件 数字集成电路设计入门

  2. 北大Verilog课件 数字集成电路设计入门
  3. 所属分类:硬件开发

    • 发布日期:2011-09-25
    • 文件大小:2097152
    • 提供者:gejunxiao1
  1. 数字集成电路设计课件(清华)

  2. 清华大学的数字集成电路的课件,希望大家喜欢!
  3. 所属分类:硬件开发

    • 发布日期:2012-07-30
    • 文件大小:13631488
    • 提供者:veriman
  1. 中国科学院研究生数字集成电路设计讲义

  2. 中国科学院研究生数字集成电路设计讲义(一)
  3. 所属分类:硬件开发

    • 发布日期:2013-10-28
    • 文件大小:3145728
    • 提供者:zenglichuanjia
  1. 07微电子数字集成电路设计.rar.rar

  2. 07微电子数字集成电路设计.rar.rar
  3. 所属分类:其它

    • 发布日期:2020-05-04
    • 文件大小:1048576
    • 提供者:ZR__MaNong
  1. 2011年数字集成电路设计期末考试试卷_中国科技大学.pdf

  2. 2011年数字集成电路设计期末考试试卷_中国科技大学。。。。。。。。。。。。。。。。。。。。。。。。。。。。。
  3. 所属分类:硬件开发

    • 发布日期:2020-02-13
    • 文件大小:351232
    • 提供者:u010395150
  1. 复旦大学数字集成电路设计

  2. 复旦大学数字集成电路设计 详细地介绍了关于数字基础电路设计的内容
  3. 所属分类:嵌入式

  1. 基于14443一A协议的无源电子标签数字集成电路设计

  2. 根据ISO/IEC 14443一A协议.完成无源电子标签数字集成电路的设计及其功能测试,实现了对芯片面积、速度和功耗之间较好的平衡。结果表明,在采用中芯国际的0.35 μm工艺条件下,所研制芯片面积为36 877.75μm2,功耗为30.845 8 mW,可完全满足协议对标签的性能要求。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:84992
    • 提供者:weixin_38693589
  1. 集成电路中的基于14443一A协议的无源电子标签数字集成电路设计

  2. 在无线通信中数据的传输在空间进行,因此无源电子标签的数据通信涉及通信和信息安全等技术,其中信息的安全性是无源电子标签设计时需要解决的核心问题。适应于无源电子标签的通信协议有多种,其中ISO/IEC14443协议是目前应用较广的协议。本文采用这一协议在安全性设计基础上,完成无源电子标签数字集成电路芯片的设计。   l 芯片的电路结构   根据ISO/IEC 14443一A协议对标签通信的规定,本文设计的无源电子标签数字电路芯片的结构如图1所示,主要由通信安全、信息安全、存储
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:247808
    • 提供者:weixin_38679277
  1. 西电_数字集成电路设计_课件.rar

  2. 西电_数字集成电路设计_课件.rar
  3. 所属分类:硬件开发

    • 发布日期:2020-10-11
    • 文件大小:90177536
    • 提供者:zhuogu9963
  1. 14443-A协议在无源电子标签数字集成电路设计的应用

  2. 在无线通信中数据的传输在空间进行,因此无源电子标签的数据通信涉及通信和信息安全等技术,其中信息的安全性是无源电子标签设计时需要解决的核心问题。适应于无源电子标签的通信协议有多种,其中ISO/IEC14443协议是目前应用较广的协议。本文采用这一协议在安全性设计基础上,完成无源电子标签数字集成电路芯片的设计。   l 芯片的电路结构   根据ISO/IEC 14443一A协议对标签通信的规定,本文设计的无源电子标签数字电路芯片的结构如图1所示,主要由通信安全、信息安全、存储以及控制等4个单元组成,
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:427008
    • 提供者:weixin_38592502
  1. 用数字集成电路设计的里程表

  2. 随着数字技术的不断发展,数字集成电路在各个领域的应用越来越广泛。本文介绍一种用数字集成电路、霍尔集成电路设计的里程表。该里程表具有电路结构简单、计量精度高、工作稳定可靠、改变设计量程方便、成本低等特点。我们曾将该里程表安装于某电动车上测试,取得了满意的效果。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:640000
    • 提供者:weixin_38666823
  1. 基于14443-A协议的无源电子标签数字集成电路设计

  2. 文章标题:基于14443-A协议的无源电子标签数字集成电路设计。中国IT实验室嵌入式开发频道提供最全面的嵌入式开发培训及行业的信息、技术以及相关资料的下载.
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:290816
    • 提供者:weixin_38652147
  1. 电子测量中的用数字集成电路设计的里程表

  2. 0 引言   随着数字技术的不断发展,数字集成电路在各个领域的应用越来越广泛。本文介绍一种用数字集成电路、霍尔集成电路设计的里程表。该里程表具有电路结构简单、计量精度高、工作稳定可靠、改变设计量程方便、成本低等特点。我们曾将该里程表安装于某电动车上测试,取得了满意的效果。   1 工作原理   里程表的工作原理框图如图1所示。霍尔集成电路完成从非电量到电量的转换,将车轮转动信号转换为电信号。此信号幅值较小,经过比较器使其变成幅值较大的脉冲信号。该脉冲信号由施密特触发器整形后送给计数器计数。
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:250880
    • 提供者:weixin_38645862
  1. PCB技术中的静态时序分析在数字集成电路设计中的应用

  2. 摘要:介绍了静态时序分析在数字集成电路设计中的应用,并以100M以太网卡芯片设计为例,具体描述了以太网卡芯片设计中的静态时序分析流程及其时序问题。 关键词:静态时序分析 100M以太网卡 数字电路 约束 应用 集成电路自诞生以来,正如莫尔定律所预言的一样,每隔18个月集成度就翻一番。目前的集成电路设计已经由早期的几十μm减小到0.15μm,进入到了深亚微米级。在器件的特征尺寸降到深亚微米级的同时,器件的物理特性和电学特性也发生了很大的变化。器件本身固有延迟大大减小,而互连线所引起的延迟在整
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:100352
    • 提供者:weixin_38618746
  1. 用数字集成电路设计的里程表

  2. 0 引言   随着数字技术的不断发展,数字集成电路在各个领域的应用越来越广泛。本文介绍一种用数字集成电路、霍尔集成电路设计的里程表。该里程表具有电路结构简单、计量精度高、工作稳定可靠、改变设计量程方便、成本低等特点。我们曾将该里程表安装于某电动车上测试,取得了满意的效果。   1 工作原理   里程表的工作原理框图如图1所示。霍尔集成电路完成从非电量到电量的转换,将车轮转动信号转换为电信号。此信号幅值较小,经过比较器使其变成幅值较大的脉冲信号。该脉冲信号由施密特触发器整形后送给计数器计数。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:345088
    • 提供者:weixin_38548434
  1. 静态时序分析在数字集成电路设计中的应用

  2. 摘要:介绍了静态时序分析在数字集成电路设计中的应用,并以100M以太网卡芯片设计为例,具体描述了以太网卡芯片设计中的静态时序分析流程及其时序问题。 关键词:静态时序分析 100M以太网卡 数字电路 约束 应用 集成电路自诞生以来,正如莫尔定律所预言的一样,每隔18个月集成度就翻一番。目前的集成电路设计已经由早期的几十μm减小到0.15μm,进入到了深亚微米级。在器件的特征尺寸降到深亚微米级的同时,器件的物理特性和电学特性也发生了很大的变化。器件本身固有延迟大大减小,而互连线所引起的延迟在整
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:99328
    • 提供者:weixin_38609453
« 12 3 4 5 6 7 8 9 10 ... 50 »