您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的直接数字频率合成器的设计

  2. 直接数字频率合成器(DDS)是一种以数字采样技术为基础,以相位累加器为主体的频率合成器。DDS具有相位噪声低、频率分辨率高、频率转换时间短、工作频带宽线路简洁一系列的优点,是目前战术通信的主要技术基础之一。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-10
    • 文件大小:572416
    • 提供者:wangyan18218
  1. 数字频率直接合成器dds

  2. 直接数字频率合成器 相位累加器 信号源 现场可编程门限列
  3. 所属分类:专业指导

    • 发布日期:2009-06-27
    • 文件大小:641024
    • 提供者:hp060500
  1. 直接数字频率合成器DDS

  2. 直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器
  3. 所属分类:专业指导

    • 发布日期:2009-08-07
    • 文件大小:45056
    • 提供者:oneway11111
  1. 基于FPGA的直接数字频率合成器的设计和实现

  2. 用于设计示波器的最佳选择,直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-02
    • 文件大小:106496
    • 提供者:lyhwzsz1988
  1. 直接数字频率合成器 DDS

  2. 数字频率合成器 DDS的输出频率为f0=fC*K/2(N)(注:2(N)表示2的N次方,下同 ,fC为基准时钟频率,N为累加器的位数),DDS输出的最低频率 K=1时 fC/2(N),DDS输出的最高频率由Nyquist采样定理决定,即fC/2,K的最大值为2(N)-1,只要N足够大,DDS可以得到很细的频率间隔。要改变DDS的输出频率,只要改变频率控制字K即可
  3. 所属分类:专业指导

    • 发布日期:2010-06-18
    • 文件大小:678912
    • 提供者:xue258852
  1. 一种基于DDS芯片AD9835的多种信号发生器

  2. 本文介绍用89C51单片微机控制直接数字频率合成器(DDS)芯片AD9835设计的高精度多种信号发生器,着重讨论了AD9835基本工作原理、与89C51接口,单片微机控制系统的硬件结构及软件设计框图。
  3. 所属分类:嵌入式

    • 发布日期:2010-08-20
    • 文件大小:133120
    • 提供者:hjx_ty
  1. DDS芯片AD9850的工作原理及与单片机的接口

  2. 介绍了美国AD公司采用先进的直接数字频率合成(DDS)技术推出的高集成度频率合成器AD9850的工作原理、主要特点及其与MCS51单片机的接口,并给出了接口电路图和部分源程序。
  3. 所属分类:硬件开发

    • 发布日期:2011-02-26
    • 文件大小:46080
    • 提供者:yangrongfang
  1. 正交直接数字频率合成器DDS信号上变频调制

  2. 描述了正交直接数字频率合成器产生正弦信号,对其单边带基带信号进行上变频到射频信号及其调制
  3. 所属分类:3G/移动开发

    • 发布日期:2011-03-19
    • 文件大小:159744
    • 提供者:wyqin1106
  1. 实现直接数字频率合成器的三种技术方案

  2. 实现直接数字频率合成器的三种技术方案:讨论了DDS的工作原理及性能特点,介绍了目前实现DDS常用的三种技术方案,并对各方案的特点做了简单的说明。
  3. 所属分类:电信

    • 发布日期:2011-05-11
    • 文件大小:146432
    • 提供者:wanghljchun
  1. 基于FPGA的直接数字频率合成器的设计

  2. 直接数字频率合成是一种新的频率合成技术,介绍了利用Altera的FPGA器件实现直接数字频率合成器的工作原理和电路设计方法,并利用FLEX器件实现了DDS电路。
  3. 所属分类:数据库

    • 发布日期:2011-06-27
    • 文件大小:97280
    • 提供者:ls1009
  1. FPGA来完成直接数字频率合成器(DDS)的设计

  2. 用FPGA来完成直接数字频率合成器(DDS)的设计,DDS由相位累加器和正弦ROM查找表两个功能块组成,其中ROM查找表由兆功能模块LPM_ROM来实现。而通过设定不同的累加器初值(K1)和初始相位值(K2),可以调节两路相同频率正弦信号之间的相位差,从而产生两路数字式的频率、相位和幅值可调的正弦波信号,最后通过MAX+plusII演示仿真结果。
  3. 所属分类:专业指导

    • 发布日期:2011-12-07
    • 文件大小:7340032
    • 提供者:ttkle_
  1. 直接数字频率合成+白居宪编著 淘宝买的,网上找不到

  2. 一本好书,研究dds数字频率合成必读! 内容简介 《直接数字频率合成》共6章,比较全面、深入地讨论了DDS的理论与应用。主要内容包括DDS的基本概念、相位累加器、正弦查表、D/A变换器的噪声分析;拟周期脉冲删除;级数展开、连分式展开;DDS相位噪声和杂散产生的机理及其降低;DDS与PLL的组合;分数-N频率合成器原理;低噪声微波频率合成器的设计原理;新的DDS结构等。 《直接数字频率合成》的特点是:内容新,反映了现在的研究和发展水平;抓住问题的主要方面,把理论与应用结合在一起;可供无线电通信领
  3. 所属分类:嵌入式

    • 发布日期:2013-12-03
    • 文件大小:14680064
    • 提供者:weilei331
  1. 基于DDS芯片AD9833的低频信号发生器

  2. 】文章介绍一种基于直接数字频率合成技术(DDS)的低频信号发生器,该系统采用AD9833与ATmegal28单片 机相结合的方法,以单片机ATmega128为进程控制和任务调度的核心,以DDS芯片AD9833为直接数字频率合成器,实现了 输出频率在IOHz~2MHz范围可调,输出信号稳定度优于10 的正弦波、方波三角波信号。实验证明,此设计硬件电路结构 简单,软件控制灵活,输出信号频率稳定,分辨率高。
  3. 所属分类:嵌入式

    • 发布日期:2009-04-12
    • 文件大小:225280
    • 提供者:wei_project2008
  1. 基于PLL的直接数字频率合成器研究

  2. 介绍了锁相环(PLL)和直接数字频率合成器(DDS)的基本原理,分析了二者的优缺点,以此为基础,提出了基于锁相环加直接频率合成技术的频率合成器实现方式,同时介绍了DDS芯片AD9850,给出了技术方案,讨论了部分电路设计,并对信号杂散进行了分析。
  3. 所属分类:其它

    • 发布日期:2020-05-25
    • 文件大小:242688
    • 提供者:weixin_38656989
  1. 直接数字频率合成器(DDS).ppt

  2. 直接数字频率合成技术,频率综合技术概述,PLL的构成,DDS原理,DDS的信号质量分析,DDS的优点与不足
  3. 所属分类:讲义

    • 发布日期:2020-07-28
    • 文件大小:507904
    • 提供者:dabaicai1123
  1. 直接数字频率合成器的FPGA实现

  2. 直接数字频率合成(DDS)技术属第三代频率合成技术,与第二代基于锁相环频率合成技术相比,利用DDS技术合成的输出波形具有良好的性能指标本。设计采用Xilinx公司Spartan-3系列的XC3S200芯片和高速16位D/A转换器MAX5885。在DDS的工作原理的基础上,介绍基于FPGA实现DDS的设计方法。 通过设置参数可以灵活控制输出频率和分辨率。设计出具有精度高,选择参数控制输出信号,产生一个理想的波形。从测试结果可看出,该系统工作稳定、可靠,并具有较好的参考与实用价值。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:157696
    • 提供者:weixin_38741101
  1. 直接数字频率合成器的PFGA实现[图]

  2. 系统采用Xilinx公司生产的型号为XC3S200的FPGA芯片和Maxim公司生产的型号为MAX5885的专用D/A芯片,利用直接数字频率合成技术,通过Xilinx公司的ISE 9.2开发软件,完成DDS核心部分即相位累加器和ROM查找表的设计。可得到相位连续、频率可变的信号。经过电路设计和模块仿真,验证了设计的正确性。由于FPGA的可编程性,使得修改和优化DDS的功能非常快捷。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:116736
    • 提供者:weixin_38631389
  1. 模拟技术中的ADI推出业界最快直接数字频率合成器

  2. 满足适合无线应用的直接数字频率合成(DDS)技术的要求需要快速跳变和扫描。ADI公司将以前的DDS集成电路(IC)时钟速度提升了三倍以上。ADI公司的AD9914集成了片内高速12-bit DAC,每秒采样速率达3.5千兆(GSPS),AD9915则可达2.5 GSPS.两种器件内核均支持能够合成频率捷变的高级数字可编程技术,可在频率高达1.4 GHz下模拟用于各种通信应用(如无线基站、军用和商用雷达)的输出正弦波,还可以保护通信系统。   在本周举行的IMS2012上,新款DDS器件将在AD
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:101376
    • 提供者:weixin_38537968
  1. EDA/PLD中的基于FPGA的直接数字频率合成器的设计和实现

  2. 摘要:介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。     关键词:直接数字频率合成(DDS) 现场可编程门阵列(FPGA) 直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。 目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能和多功能的DDS芯片(其中应用较为广泛的是
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:192512
    • 提供者:weixin_38500664
  1. ADI推出业界快直接数字频率合成器

  2. 满足适合无线应用的直接数字频率合成(DDS)技术的要求需要快速跳变和扫描。ADI公司将以前的DDS集成电路(IC)时钟速度提升了三倍以上。ADI公司的AD9914集成了片内高速12-bit DAC,每秒采样速率达3.5千兆(GSPS),AD9915则可达2.5 GSPS.两种器件内核均支持能够合成频率捷变的数字可编程技术,可在频率高达1.4 GHz下模拟用于各种通信应用(如无线基站、军用和商用雷达)的输出正弦波,还可以保护通信系统。   在本周举行的IMS2012上,新款DDS器件将在ADI公
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:132096
    • 提供者:weixin_38630139
« 12 3 4 5 6 7 8 9 10 ... 14 »