您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于VHDL语言的数字频率计的设计与仿真

  2. 提供给喜欢用VHDL语言的朋友,基于VHDL语言的数字频率计的设计与仿真
  3. 所属分类:嵌入式

    • 发布日期:2009-11-19
    • 文件大小:217088
    • 提供者:pita5389
  1. 基于Multisim90简易数字频率计的设计与仿真.pdf

  2. 基于Multisim简易数字频率计的设计与仿真
  3. 所属分类:嵌入式

    • 发布日期:2010-01-21
    • 文件大小:344064
    • 提供者:shetengteng
  1. 基于单片机的数字频率计的设计和仿真

  2. 基于单片机的数字频率计的设计和仿真,有需要的可以看看
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:179200
    • 提供者:boltyue8839
  1. 基于单片机的简易数字频率计的设计

  2. 本文对基于单片机的数字频率计系统进行了研究。 首先在绪论中介绍了本课题的课题背景、研究意义及完成的功能。本系统是以单片机的基本语言C语言来进行软件设计,51的编程语言常用的有二种,一种是汇编语言,一种是C 语言。汇编语言的机器代码生成效率很高但可读性却并不强,复杂一点的程序就更是难读懂,而C 语言在大多数情况下其机器代码生成效率和汇编语言相当,但可读性和可移植性却远远超过汇编语言,而且C 语言还可以嵌入汇编来解决高时效性的代码编写问题。综合以上C 语言的优点,我在编写本系统程序时选择了C 语言
  3. 所属分类:硬件开发

    • 发布日期:2010-06-25
    • 文件大小:519168
    • 提供者:GuanJiagong
  1. 基于VHDL的数字频率计的设计

  2. 本设计采用EDA技术,利用测频法的原理和VHDL语言,采用自顶向下的设计方法,实现了1Hz~10kHz测量范围的四位十进制的数字频率计,并在MAX+PLUSⅡ软件平台下对设计项目进行的了编译和时序仿真。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-22
    • 文件大小:218112
    • 提供者:cy601987107
  1. 数字频率计课程设计 仿真设计

  2. 数字频率计的设计首先要设计好三个模块,再利用quartus软件编写verilog hdl语言,每个模块的设计都会碰到程序出错的问题,在一次次的仔细检查过后,最终实现了整个模块的顶层原理图设计。
  3. 所属分类:专业指导

    • 发布日期:2011-06-22
    • 文件大小:11264
    • 提供者:zjf323132
  1. 基于multisim10.0数字频率计仿真设计

  2. (1) 频率测量范围:1Hz~10kHz。 (2) 数字显示位数:四位静态十进制计数显示被测信号的频率。
  3. 所属分类:专业指导

    • 发布日期:2011-07-10
    • 文件大小:158720
    • 提供者:Devil1991
  1. 基于EDA的数字频率计系统设计

  2. 基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
  3. 所属分类:嵌入式

    • 发布日期:2012-08-06
    • 文件大小:1048576
    • 提供者:liupingtoday
  1. 基于VHDL语言的数字频率计的设计与仿真

  2. EDA技术中期作业,自己做的,基于VHDL语言的数字频率计的设计与仿真报告,报告内有源代码及仿真截图,经仿真完全实现了功能。供大家学习及参考。
  3. 所属分类:其它

    • 发布日期:2012-12-01
    • 文件大小:549888
    • 提供者:fanfandaren
  1. 数字频率计仿真电路

  2. 数字频率计的protues仿真电路,完全由数字电路设计组合而成。
  3. 所属分类:其它

    • 发布日期:2013-08-09
    • 文件大小:158720
    • 提供者:honglinglisha
  1. 数字频率计

  2. 用VHDL完成12位十进制数字频率计的设计及仿真
  3. 所属分类:硬件开发

    • 发布日期:2013-08-18
    • 文件大小:438272
    • 提供者:u011731285
  1. 基于VHDL的数字频率计的设计

  2. 不是本人的,是期刊摘录 使用V HDL 语言来设计数字频率计, 给出了原理图和仿真图形, 所设计的电路通过硬件仿真, 下 载到目标器件上运行, 能够满足测量频率的要求, 具有理论与实践意义, 实现了电子电路自动化( EDA) 的过程。 不是本人的,是期刊摘录
  3. 所属分类:嵌入式

    • 发布日期:2008-11-08
    • 文件大小:1048576
    • 提供者:tianrenyinxue
  1. 基于单片机89C52的数字频率计的设计与制作

  2. 以单片机AT89C52单片机为核心,设计制作了一种数字频率计,它由放大整形电路、分频电路、多路选择器、单片机、显示电路等组成,应用单片机中的定时/计数器和中断系统等完成频率的测量。频率计可测量1Hz~10MHz的频率范围,可以实现量程自动切换,通过四位数码管显示频率值,再用不同的LED发光二极管显示频率量程。提供源程序代码、硬件原理图、Proteus仿真图、PCB版图方便制作,并附有成品实物的照片。
  3. 所属分类:硬件开发

    • 发布日期:2017-05-30
    • 文件大小:4194304
    • 提供者:yzchen226
  1. 基于VHDL语言数字频率计的设计.pdf

  2. 本报告介绍了一种以大规模可编程逻辑芯片为设计载体,由顶到底分层设计,多功能数字频率计的设计方法。该频率计采用 VHDL语言程序与原理图相结合的方法,极大地减少了硬件资源占用。该数字频率计测量范围为 0 到 9999HZ,基准频率为 1HZ,结果用 4 只 7 段数码管显示十进制结果。中间用到了设置控制电路、计数电路、锁存电路和译码电路等模块。仿真结果表明,该数字频率计性能优异,设计语言灵活,硬件更简单,速度更快 。
  3. 所属分类:嵌入式

    • 发布日期:2020-05-17
    • 文件大小:1048576
    • 提供者:dozo_shen
  1. 基于FPGA数字频率计的设计及应用.doc

  2. 基于FPGA数字频率计的设计与实现,有完整的仿真结果实验,板子介绍,功能介绍,功能实现等等。使用Verilog语言,对各项技术也有详细的介绍
  3. 所属分类:其它

    • 发布日期:2020-07-12
    • 文件大小:1048576
    • 提供者:qq_35083926
  1. 多功能数字频率计的设计_论文.pdf

  2. 采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用Verilog语言,成功的编写出了设计程序,并在Vivado2018.1软件环境中,对编写的Verilog程序进行了仿真,得到了很好的效果。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。 需要技术支持可联系作者,联系方式在文档中。
  3. 所属分类:电信

    • 发布日期:2020-07-19
    • 文件大小:1048576
    • 提供者:qq_18845861
  1. 基于VHDL语言的数字频率计的设计方案

  2. 本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:538624
    • 提供者:weixin_38629976
  1. 电子测量中的基于VHDL语言的数字频率计的设计方案

  2. 摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。   1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:553984
    • 提供者:weixin_38640985
  1. 基于单片机的数字频率计的设计和仿真

  2. 为了能够精确测量频率等参数,提出了一种基于单片机的数字频率计的设计方法,以AT89S51单片机作为系统的主控芯片,待测信号经过放大整形电路和分频后,输入到单片机中进行采样测量,最后通过显示和存储电路将结果显示并存储起来,可以测量待测信号的频率、周期、脉冲宽度和占空比等参数。并基于Multisim仿真软件设计了仿真电路,结合keil软件进行了软硬联调,结果表明该电路能精确的测量待测信号的各种参数,频率测量误差低于0.05%,测量范围为1 Hz~1 MHz,仿真效果良好。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:705536
    • 提供者:weixin_38592548
  1. 基于VHDL语言的数字频率计的设计方案

  2. 摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。   1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:546816
    • 提供者:weixin_38682054
« 12 3 4 5 6 7 8 »