点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 数字频率计电路的设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
数字频率计课程设计报告
数字逻辑或电子电路的 课程设计报告《 数字频率计》。数字逻辑或电子电路的 课程设计报告《 数字频率计》
所属分类:
专业指导
发布日期:2009-06-10
文件大小:228352
提供者:
kekne
数字频率计的设计与制作
许多情况下,要对信号的频率进行测量,利用示波器可以粗略测量被测信号的频率,精确测量则要用到数字频率计。 二、设计目的: 本设计与制作项目可以进一步加深我们对数字电路应用技术方面的了解与认识,进一步熟悉数字电路系统设计、制作与调试的方法和步骤。 三、设计要求: 设计并制作出一种数字频率计,其技术指标如下: ( 1 )频率测量范围: 10 ~ 9999Hz 。 ( 2 )输入电压幅度 >300mV 。 ( 3 )输入信号波形:任意周期信号。 ( 4 )显示位数: 4 位。 ( 5 )电源:
所属分类:
专业指导
发布日期:2009-07-28
文件大小:68608
提供者:
muye414
基于EDA技术的数字频率计设计
本文详细阐述了利用VHDL硬件描述语言设计,并在EDA工具的帮助下,用CPLD实现数字频率计的设计方法和实现步骤。其最大显示量程为10MHz,且具有实现自动量程切换功能,显示采用动态扫描方式。除放大整形电路和数码管显示外,其他模块在一块CPLD芯片上,与其他方法做成的频率计相比,具有体积小,可靠性高,灵活性强等特点。
所属分类:
嵌入式
发布日期:2009-10-31
文件大小:1048576
提供者:
pqopqo
基于51单片机的数字频率计
基于51单片机的数字频率计 数字式频率计是测量频率最常用的仪器之一,其基本设计原理是首先把待测信号通过放大整形,变成一个脉冲信号,然后通过控制电路控制计数器计数,最后送到译码显示电路里进行显示
所属分类:
硬件开发
发布日期:2010-04-29
文件大小:285696
提供者:
fuxiaoyaner
基于555定时器电路的多功能数字频率计的设计 数字频率计分频电路的设计 基于EDA技术设计数字频率计
基于555定时器电路的多功能数字频率计的设计 该资源可用于数字电路设计的参考
所属分类:
专业指导
发布日期:2010-05-05
文件大小:291840
提供者:
jinyw8326278
基于单片机的简易数字频率计的设计
本文对基于单片机的数字频率计系统进行了研究。 首先在绪论中介绍了本课题的课题背景、研究意义及完成的功能。本系统是以单片机的基本语言C语言来进行软件设计,51的编程语言常用的有二种,一种是汇编语言,一种是C 语言。汇编语言的机器代码生成效率很高但可读性却并不强,复杂一点的程序就更是难读懂,而C 语言在大多数情况下其机器代码生成效率和汇编语言相当,但可读性和可移植性却远远超过汇编语言,而且C 语言还可以嵌入汇编来解决高时效性的代码编写问题。综合以上C 语言的优点,我在编写本系统程序时选择了C 语言
所属分类:
硬件开发
发布日期:2010-06-25
文件大小:519168
提供者:
GuanJiagong
单片机AT89C52为核心设计了一种多功能数字频率计
电子技术中,周期性信号是普遍存在的,测量这些周期性信号基本参数的仪器是电子测量仪器中的重要分支。频率是反映信号特性的基本参数之一,频率的测量有着非常重要的意义,而测量的数字化、智能化是当前测量技术发展的趋势。为此,以单片机AT89C52为核心设计了一种多功能数字频率计,应用单片机的算术运算和控制功能,实现了对频率范围为0.01Hz~100Hz的任意周期信号的频率的测量和测量量程的自动切换,并实现对频率低于0.5Hz的周期性矩形脉冲信号的脉宽和占空比的测量。该多功能数字频率计电路结构简单,原理清
所属分类:
电子政务
发布日期:2011-06-16
文件大小:1048576
提供者:
foreverllei
基于555定时器电路的多功能数字频率计的设计
一个简单的基于555定时器电路的多功能数字频率计的设计。很多初学书店的朋友或许会用到。
所属分类:
教育
发布日期:2011-12-24
文件大小:86016
提供者:
shila1816
基于51单片机的数字频率计
数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。在进行模拟、数字电路的设计、安装、调试过程中,由于其使用十进制数显示,测量迅速,精确度高,显示直观,会被经常使用到。 通过本次课程的设计,不但加深我对在课程上所学到的单片机理论知识的认识和理解,重新让自己认识到了这门学科的在应用方面的广阔前景,并且通过知识与应用于实践的结合更加丰富了自己的知识。扩展了知识面,不但掌握了本专业的相关知识,而且对其他专业的知识也有所了解,而且较系统的掌握单片机应用系统的开发过程,因而自身的综合
所属分类:
专业指导
发布日期:2012-01-05
文件大小:366592
提供者:
txx1121
多档位数字频率计设计报告
本报告详细论述了基于FPGA(Xilinx)的多档位数字频率计设计。采用 Verilog硬件描述语言,对各个单元电路及总体电路进行了细致的设计和仿真。 分频电路结构紧凑,在一个阶段的计数过程中产生所需的各个时钟信号,大大节省了系统资源。 门控电路,采用6位的十进制计数器,包含计数使能、清零、溢出标志等,并通过锁存器将固定的值送往数码管显示电路。 显示电路,采用数码管动态扫描方式。通过对档位以及所显值大小的判断,产生小数点控制信号和消隐信号,并通过动态扫描和数值一起送入对应的数码管。 系统运行良
所属分类:
嵌入式
发布日期:2012-04-23
文件大小:474112
提供者:
nainiu21961123
基于EDA的数字频率计系统设计
基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
所属分类:
嵌入式
发布日期:2012-08-06
文件大小:1048576
提供者:
liupingtoday
数字频率计仿真电路
数字频率计的protues仿真电路,完全由数字电路设计组合而成。
所属分类:
其它
发布日期:2013-08-09
文件大小:158720
提供者:
honglinglisha
数字频率计设计
关于数字频率计的设计开发流程,详细介绍了所用工具,各模块电路配图
所属分类:
硬件开发
发布日期:2014-09-23
文件大小:643072
提供者:
u011610132
CAD 数字频率计设计
内容包括数字频率计的仿真电路以及仿真结果,还有一份完整的仿真报告~数字频率计作为一种电子产品,早已经广泛地应用于我们学习和试验的各种场合。本例通过电子线路计算机辅助设计软件CAD,用数字电路设计了一套简易的数字频率计电路,对锻炼数字电路的设计能力和CAD软件的使用都有很大的帮助。
所属分类:
嵌入式
发布日期:2008-12-21
文件大小:2097152
提供者:
ganzhe1989
数字频率计电路的设计
数字频率计原理图以及详细的描述,还有很多原理的解释
所属分类:
专业指导
发布日期:2010-12-22
文件大小:385024
提供者:
xuzhi199
数字频率计电路原理图
对于数字电路初学者有很大参考价值,一种频率计的设计方法,有完整的电路图
所属分类:
硬件开发
发布日期:2011-10-18
文件大小:78848
提供者:
slkywb999
通过实验了解数字频率计的工作原理
实验任务和内容 1. 在CPLD中设计一个数字频率计电路,设计要求为: 测量范围:1Hz~1MHz, 分辨率, 数码管动态扫描显示电路的CPLD下载与实现。 2.使用LabVIEW进行虚拟频率计的软件设计。要求设计软件界面,闸门时间为4档,1s,100ms,10ms,1ms,频率数字显示。 3.使用设计虚拟逻辑分析仪软件和CPLD电路,进行软硬件调试和测试
所属分类:
其它
发布日期:2020-08-08
文件大小:265216
提供者:
weixin_38743737
基于单片机和CPLD的数字频率计的设计(图)
复杂可编程逻辑器件(CPLD)具有集成度高、运算速度快、开发周期短等特点,它的出现,改变了数字电路的设计方法、增强了设计的灵活性。基于此,本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
所属分类:
其它
发布日期:2020-10-20
文件大小:200704
提供者:
weixin_38607088
基于单片机和CPLD的数字频率计的设计与应用
本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
所属分类:
其它
发布日期:2020-10-25
文件大小:160768
提供者:
weixin_38620839
基于单片机和CPLD的数字频率计的设计
复杂可编程逻辑器件(CPLD)具有集成度高、运算速度快、开发周期短等特点,它的出现,改变了数字电路的设计方法、增强了设计的灵活性。基于此,本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
所属分类:
其它
发布日期:2020-10-24
文件大小:184320
提供者:
weixin_38507923
«
1
2
3
4
5
6
7
8
9
10
...
13
»