您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA课程设计(八位数字电子抢答器)

  2. 用VHDL语言编写的八位数据抢答器,其中包括抢答前倒计时,用mux分组积分,译码器选择锁存对象,有报警音乐
  3. 所属分类:专业指导

    • 发布日期:2009-06-25
    • 文件大小:2097152
    • 提供者:steven177170490
  1. ADC0809由一个8路模拟开关、一个地址锁存与译码器、一个A/D转换器和一个三态输出锁存器组成。多路开关可选通8个模拟通道,允许8路模拟量分时输入,共用A/D转换器进行转换。三态输出锁器用于锁存A/D转换完的数字量,当OE端为高电平时,才

  2. ADC0809由一个8路模拟开关、一个地址锁存与译码器、一个A/D转换器和一个三态输出锁存器组成。多路开关可选通8个模拟通道,允许8路模拟量分时输入,共用A/D转换器进行转换。三态输出锁器用于锁存A/D转换完的数字量,当OE端为高电平时,才可以从三态输出锁存器取走转换完的数据。
  3. 所属分类:专业指导

    • 发布日期:2009-09-24
    • 文件大小:106496
    • 提供者:lanchenglin2006
  1. EDA实现4位十进制频率计原理与设计

  2. 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,
  3. 所属分类:专业指导

    • 发布日期:2010-01-13
    • 文件大小:37888
    • 提供者:zjp649527
  1. 简易抢答器的设计与制作.txt

  2. 抢答器电路设计方案很多,有用专用芯片设计的、有用复杂可编程逻辑电路设计的、有用单片机设计制作的、也有用可编程控制器完成的,但由于专用电路芯片通常是厂家特殊设计开发的,一般不易买到或价格较高,用其它方式设计的需要设计者具有相应的理论知识,并要通过仿真器、应用软件、计算机等辅助设备才能验证完成,不利于设计者的设计和制作。 而有些实际竞赛的场合,只要满足显示抢答有效和有效组别即可,故我打算不用所给的参考电路,而用一片74LS373(8位的数据锁存器)来实现此简易抢答器的功能。这是一个显示方式简单、价
  3. 所属分类:嵌入式

    • 发布日期:2010-05-03
    • 文件大小:8192
    • 提供者:sjiap
  1. 8位数据锁存器74H573

  2. 8位数据寄存器,主要用于数码管、按键等等的控制。20管脚。
  3. 所属分类:专业指导

    • 发布日期:2010-06-04
    • 文件大小:65536
    • 提供者:ntboss
  1. vhdl 八位数据锁存器

  2. vhdl写的八位数据锁存器,做FPGA逻辑设计基本模块
  3. 所属分类:硬件开发

    • 发布日期:2010-08-02
    • 文件大小:1024
    • 提供者:yuanzhen83
  1. 74ls244与74ls373的区别

  2. 74LS244和74LS373有什么区别从表面上看来74LS244称为数据输入缓冲器,74LS373被称为数据输出锁存器,74LS373多用于数字信号要求同步的场合?
  3. 所属分类:专业指导

    • 发布日期:2011-01-18
    • 文件大小:20480
    • 提供者:jian271
  1. 74HC573数据手册 PDF(完整的 )

  2. 八进制 3 态非反转透明锁存器  74HC573 高性能硅门 CMOS 器件 SL74HC573 跟 LS/AL573 的管脚一样。器件的输入是和标准 CMOS 输出兼容的;加上拉电阻,他们能和 LS/ALSTTL 输出兼容。   当锁存使能端LE为高时,这些器件的锁存对于数据是透明的(也就是说输出同步)。当锁存使能变低时,符合建立时间和保持时间的数据会被锁存。
  3. 所属分类:专业指导

    • 发布日期:2011-09-28
    • 文件大小:81920
    • 提供者:passion11
  1. 74HC573中文资料

  2. 八进制 3 态非反转透明锁存器   74HC573 高性能硅门 CMOS 器件   SL74HC573 跟 LS/AL573 的管脚一样。器件的输入是和标准 CMOS 输出兼容的;加上拉电阻,他们能和 LS/ALSTTL 输出兼容。   当锁存使能端LE为高时,这些器件的锁存对于数据是透明的(也就是说输出同步)。当锁存使能变低时,符合建立时间和保持时间的数据会被锁存。
  3. 所属分类:硬件开发

    • 发布日期:2011-10-18
    • 文件大小:281600
    • 提供者:xiewenbin1987
  1. 使用EWB仿真八D型触发器74273与八D锁存器74373

  2. 74273是八D型触发器(带清除端),74373是八D锁存器(三态),它们都使用+5V电源(Vcc)。74273靠时钟端的上升沿对输入数据锁存,其余时间,即高电平、低电平和下降沿都保持之前的状态。而74373靠允许端的低电平对输入数据锁存,其余时间,即高电平时输出可随输入变化。所以有些书也把74273叫做锁存器。幸好,仿真软件EWB中包含了这两个数字电路器件。下面用两个EWB实验,74273test和74373test对这两个数字集成电路进行仿真,通过实验可以得到感性的认识。(实验内容见解压的
  3. 所属分类:硬件开发

    • 发布日期:2012-02-24
    • 文件大小:38912
    • 提供者:kmswordfish
  1. 8位数码管的(段位锁存器控制)显示

  2. 8位数码管的(段位锁存器控制) 名称:多位数码管动态扫描显示变化数据 论坛:www.doflye.net 编写:shifang 日期:2009.5 修改:无 内容:多位数码管分别显示不同数字,这种扫描显示方式成为动态扫描,并不停变化赋值 显
  3. 所属分类:电信

    • 发布日期:2013-10-30
    • 文件大小:126976
    • 提供者:u012629116
  1. 锁存器、触发器、寄存器和缓冲器的区别

  2. 锁存器、触发器、寄存器和缓冲器锁存器(latch)---对脉冲电平敏感,在时钟脉冲的电平作用下改变状态 锁存器是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)信号的电平值,仅当锁存器处于使能状
  3. 所属分类:其它

    • 发布日期:2015-03-31
    • 文件大小:74752
    • 提供者:qq_25271965
  1. TM1637数据手册.pdf

  2. TM1637 是一种带键盘扫描接口的LED(发光二极管显示器)驱动控制专用电路,内部集成有MCU 数 字接口、数据锁存器、LED 高压驱动、键盘扫描等电路。本产品性能优良,质量可靠。主要应用于电磁炉、 微波炉及小家电产品的显示屏驱动。
  3. 所属分类:互联网

    • 发布日期:2020-04-08
    • 文件大小:421888
    • 提供者:qq_42901323
  1. CD4042BM锁存器中文文档.docx

  2. CD4042BM锁存器中文文档:CD4042为时钟控制锁存D型触发器,逻辑单元相当于主一从型D型触发器中的其中一级触发器,因此数据从D端送到输出端Q只要一个电乎就可以了。当锁存器内部时钟为“L”低电平时传送数据,为“H”高电平时锁存数据。对于一个完整的四D锁存器,锁存器的时钟端CP和极性控制端POL经异或门后作为锁存器的内部时钟,因此,存人数据的条件发生在时钟CP和极性POL同相时,异相时位锁存。下图为它的引出端功能图。
  3. 所属分类:其它

    • 发布日期:2020-03-05
    • 文件大小:150528
    • 提供者:martin54
  1. 锁存器、触发器、寄存器和缓冲器的区别

  2. 锁存器是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)信号的电平值,仅当锁存器处于使能状态时,输出才会随着数据输入发生变化。(简单地说,它有两个输入,分别是一个有效信号EN,一个输入数据信号DATA_IN,它有一个输出Q,它的功能就是在EN有效的时候把DATA_IN的值传给Q,也就是锁存的过程)。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:110592
    • 提供者:weixin_38679045
  1. 关于锁存器的实例小讨论

  2. 典型例子:用Verilog HDL实现一个锁存器,当输入数据大于127时,将输入数据输出,否则输出0。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:19456
    • 提供者:weixin_38716872
  1. 电源技术中的恒流锁存型LED驱动器A6278 和 A6279

  2. 描述   A6278 和 A6279 器件是专门设计用于 LED 显示应用。每个 BiCMOS 器件包含一个 CMOS 移位寄存器、随附的数据锁存和 NPN 恒流灌电流驱动器。A6278 包含 8 个灌电流驱动器,而 A6279 中包含 16 个。   CMOS 移位寄存器和锁存允许与基于微处理器系统直接相连。使用一个 3.3 或 5 伏特逻辑电路电源,典型的串行数据输入速率可达到 25 兆赫。LED 驱动器电流取决于用户选择的单电阻器。CMOS 串行数据输出允许需要附加驱动线路的应用中多器
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:106496
    • 提供者:weixin_38635166
  1. 模拟技术中的用于音频改为工业用的16位D-A转换器

  2. 电路的功能   16位D-A转换器的分辨率为1/65535,即相当于满量程电压的0.0015%,1LSB为-96DB的电平。所以它可作产生高精度波形或测量控流。10V满量程的1LSB为152.6UV,接近噪声电平,所以设计电路时应考虑组装问题。   电路工作原理   本电路采用了廉价16位DAC芯片PCM54HP,这种器件是为数字音频设备研制的。数据输入端接了两个0个8位数据锁存器,其作用是使16位数据同时输入,以减少时间差引起的噪声。如果D-A转换输出不要求高速响应,也可以去掉锁存器,而
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:118784
    • 提供者:weixin_38617451
  1. RFID技术中的Hittite发布新的9.7GHz锁存比较器家族

  2. Hittite微波公司是通信及军用市场的基于全MMIC方案的一流提供商,公司发布推出了一个新的9.7GHz锁存比较器家族,其特征是传输延迟小,最小脉宽要求低,抖动性能极低,对包括数字接收器、时钟和数据恢复电路、脉冲谱、ATE以及高速仪器的大量应用都很理想。   Hittite公司发布新的9.7GHz锁存比较器家族,3款新型锁存比较器提供的过驱动和转换率分散度达到10ps。   HMC674LC3C是一款SiGe单片超快速比较器,具有降摆正射极耦合逻辑(PECL)输出驱动器和锁存输入的特性。该
  3. 所属分类:其它

    • 发布日期:2020-11-22
    • 文件大小:53248
    • 提供者:weixin_38609089
  1. 用于音频改为工业用的16位D-A转换器

  2. 电路的功能   16位D-A转换器的分辨率为1/65535,即相当于满量程电压的0.0015%,1LSB为-96DB的电平。所以它可作产生高精度波形或测量控流。10V满量程的1LSB为152.6UV,接近噪声电平,所以设计电路时应考虑组装问题。   电路工作原理   本电路采用了廉价16位DAC芯片PCM54HP,这种器件是为数字音频设备研制的。数据输入端接了两个0个8位数据锁存器,其作用是使16位数据同时输入,以减少时间差引起的噪声。如果D-A转换输出不要求高速响应,也可以去掉锁存器,而
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:151552
    • 提供者:weixin_38505158
« 12 3 4 5 6 7 8 9 10 ... 28 »