您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 红外线遥控数码看板设计

  2. [摘要] 近年来,各类数码看板在各行业中得到了广泛的应用,有些已成为管理的重要辅助工具之一。本文介绍红外遥控数码看板设计,采用PIC16F628A单片机作为控制部分,结合温度传感器DS18D20,时钟芯片PCF8563的使用,并且有多路脉冲技术功能,采用LED数码管显示。本设计中,对时钟芯片的初值化是采用红外遥控器来设置,红外接收的有效距离约为15m,可以满足大部分的实际应用。相对传统的看板,通过红外遥控来初值化时钟显得更加简单方便。 [关键词] 数码看板 PIC16F628A DS18B20
  3. 所属分类:嵌入式

    • 发布日期:2009-05-14
    • 文件大小:2097152
    • 提供者:h96321
  1. 用51单片机设计的时钟电路(毕业论文)

  2. 第 一章 电路原理分析 1-1 显示原理 1-2 数码管结构及代码显示 1-3 键盘及读数原理 1-4 连击功能的实现 第 二 章 程序设计思想和相关指令介绍 2-1 数据与代码转换 2-2 计时功能的实现与中断服务程序 2-3 时间控制功能与比较指令 2-4 时钟误差的分析 附录 A 电路图 附录 B 存储单元地址表 附录 C 输入输出口功能分配表 附录 D 定时中断程序流程图 附录 F 调时功能流程图 附录 G 程序清单 Created with novaPDF Printer (w ww
  3. 所属分类:硬件开发

    • 发布日期:2009-05-19
    • 文件大小:453632
    • 提供者:jayzf0503
  1. 硬件电子时钟的设计(微机原理)

  2. 利用实验箱硬件资源编写时钟程序,在数码管上显示XXXXXX即(时分秒),并且每秒钟更新一次显示。设计绘制相应的硬件电路原理图并完成接线。
  3. 所属分类:专业指导

    • 发布日期:2009-05-19
    • 文件大小:31744
    • 提供者:xuanyuanxuan
  1. 基于EDA技术的多功能数字时钟的ASIC设计

  2. 采用EDA技术设计了一个在FPGA芯片上实现的数字时钟,它可以显示年、月、日、时、分、秒、星期,并且可以设定闹钟和整点报时.数字时钟的输入设备是一个4×4的编码键盘,输出设备是用于显示的15个七段数码管、若干LED指示灯及蜂鸣器,数字时钟的内部功能模块可以分为三个部分:综合计时电路、显示控制电路、调整控制电路.其中综合计时电路用于完成各种计时功能,显示控制电路用于完成计时结果的显示,调整控制电路用于调整计时系统的有关参数.
  3. 所属分类:硬件开发

    • 发布日期:2009-05-30
    • 文件大小:268288
    • 提供者:armxing
  1. 用51单片机设计的时钟电路(毕业论文)

  2. 本文通过用对一个能实现定时,时钟,日历显示功能的时间系统的设计学习,详细介绍了 51 单片机应用中的数据转换显示,数码管显示原理,动态扫描显示原理,单片机的定时中 断原理、从而达到学习,了解单片机相关指令在各方面的应用。系统由AT89C51、LED 数码管、 按键、二极管等部分构成,能实现时钟日历的功能:能进行时、分、秒的显示。也具有日历计算、 显示和时钟,日历的校准、定时时间的设定,实现三路开关定时输出等功能。文章后附有电路图 ,程序清单,各数据存储单元的所在地址,输入输出口对应表。以供读者
  3. 所属分类:硬件开发

    • 发布日期:2009-06-21
    • 文件大小:453632
    • 提供者:goodmanfreesky
  1. 单片机课程实训报告数码管时钟电路的设计

  2. 单片机课程实训报告,数码管时钟电路的设计, 一个时钟的计时累加,要实现分、时的进位,要用到多种进制,秒、分、时中的进位是十进制,秒向分进位和分想时进位却是六十进制,而每天又有十二小时制或二十四小时制,它们分别又是十二进制和二十四进制。从秒到分和从分到小时可以通过软件累加和数值比较方法实现,希望对大家有用
  3. 所属分类:硬件开发

    • 发布日期:2009-06-25
    • 文件大小:138240
    • 提供者:liuchenhai1986
  1. 数码管时钟电路的设计等

  2. 汇集个类的单片机实例:数码管时钟电路的设计,闪烁LED小灯的设计,八路输入模拟信号的数值显示电路的设计
  3. 所属分类:硬件开发

    • 发布日期:2009-12-09
    • 文件大小:241664
    • 提供者:jzh503199135
  1. 基于DS1302的数码管时钟电路设计

  2. 基于DS1302的数码管时钟电路设计,内含程序,设计图,所需元件
  3. 所属分类:专业指导

    • 发布日期:2010-03-12
    • 文件大小:852992
    • 提供者:kareter
  1. 51单片机时钟课程设计参考

  2. 数字电子时钟电路设计系统,以AT89C51单片机为控制核心,由键盘显示、定时闹铃、LED共阴极数码管和LED灯显示等功能模块组成。基于题目基本要求,本系统对时间显示和定时报警进行了重点设计。
  3. 所属分类:硬件开发

    • 发布日期:2010-07-15
    • 文件大小:1048576
    • 提供者:songwei2088
  1. 数码管时钟电路设计

  2. 数码管时钟电路设计
  3. 所属分类:硬件开发

    • 发布日期:2011-02-22
    • 文件大小:237568
    • 提供者:a601635536
  1. 单片机课程设计实验报告-数码管时钟电路设计

  2. 单片机课程设计-用汇编语言来设计数码管时钟电路
  3. 所属分类:硬件开发

  1. proteus实验\数字时钟电路设计(proteus仿真电路+c源程序)

  2. Proteus数字时钟电路设计包含仿真程序和keil文件:四个数码管模拟数字时钟
  3. 所属分类:硬件开发

    • 发布日期:2018-06-21
    • 文件大小:63488
    • 提供者:qq_37830856
  1. 倒计时与选手数码管编号显示的四人抢答器

  2. 本数字电路课程设计为一个四人抢答器,每个选手有一个独立的按键,编号分别为1、2、3、4,主持人也有独有的按键,作为电路复位,具有重新倒计时和开启另一轮抢答的作用,该设计的主要功能如下: a) 选手在9秒内抢答有效,如果没有在规定的9秒时间内抢答的话则视抢答无效,此时蜂鸣器会响,提醒选手和主持人; b) 使用NE555定时器产生1Hz的周期脉冲信号作为时钟信号,为倒计时提供时钟信号; c) 倒计时的时间通过数码管来显示; d) 选手在规定时间按下按键时会在数码管上显示相应的编号,此后如若有其它选
  3. 所属分类:硬件开发

    • 发布日期:2018-06-25
    • 文件大小:754688
    • 提供者:csb272
  1. VHDL数码管扫描电路

  2. 八位数码管扫描电路,学习使用vhdl设计语言,学会使用时钟
  3. 所属分类:硬件开发

    • 发布日期:2019-01-01
    • 文件大小:111616
    • 提供者:qq_39792733
  1. 基于FPGA的uart接口电路设计verilog实现

  2. 通用串口是远程通信接口,在数字系统中使用很普遍,是一个很重要的部件本设计使用了Verilog HDL语言描述硬件功能,利用Quartus II 13.0在FPGA 芯片上综合描述,利用模块化设计方法设计 UART(通用异步收发器)的各个模块。其中包括波特率控制、SRAM存储、UART数据接收器、UART数据发送器、数码管显示,本设计采用外部时钟50MHZ,波特率4800和9600可设定。资源中附有代码和quartusII的工程文件,由于作者水平有限,若有不足之处欢迎指正。
  3. 所属分类:硬件开发

    • 发布日期:2019-07-12
    • 文件大小:4194304
    • 提供者:qq_40223983
  1. 一个经典的数字秒表电路设计

  2. 本电路采用555定时器及电阻、电容组成多谐振荡器为74LS160提供时钟信号。由74LS00两个与非门组成RS触发器,以及两个74LS00、C3、R17组成单稳态电路。利用74LS160作为十分频和加法计数,而U3、U4通过一个与非门进行级联。用两个7447作为译码驱动加到了数码管。通过这次设计,使我加深了对数字电路的理解与应用,巩固了课本上所学的知识,真正实现了学以致用的目的。
  3. 所属分类:其它

    • 发布日期:2020-08-11
    • 文件大小:109568
    • 提供者:weixin_38596413
  1. 时钟与闹铃经典控制电路设计

  2. 共阳极四位一体12引脚数码管引脚号是:将数码管的数字面朝向观察者,左下角是第1脚,逆时针方向依次是2、3、4、5、6、7、8、9、10、11、12脚。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:62464
    • 提供者:weixin_38663167
  1. 动态扫描数字钟电路设计与制作

  2. 摘要:给出了一种数字钟电路设计的具体方法,采用石英晶体振荡器和分频器产生秒时钟信号,以动态扫描方式将计数结果进行译码,最终在共阴极LED数码管上显示时.分.秒时间.电路主要采用中规模CMOS集成电路纯硬件实现,覆盖内容广泛.涉及知识点较多.将其列入自主实验内容,对提高工程设计能力.综合运用各种知识分析问题.解决实际问题的能力等方面有显着效果.   0 引言   在电子技术实验教学中,构建的电路设计理念,提高的电路设计能力,是教学的根本目的和核心内容.数字钟电路的设计包括了时序逻辑电路.组合逻
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:198656
    • 提供者:weixin_38680247
  1. VHDL 实验四 八位七段数码管动态显示电路的设计

  2. 当设计文件加载到目标器件后,将数字信号源模块的 时钟选择为 1KHZ,拨动四位拨动开关,使其为一个数值,则八个数码管均显示拨动 开关所表示的十六进制的值。
  3. 所属分类:其它

    • 发布日期:2020-12-24
    • 文件大小:417792
    • 提供者:weixin_43469207
  1. 动态扫描数字钟电路设计与制作

  2. 摘要:给出了一种数字钟电路设计的具体方法,采用石英晶体振荡器和分频器产生秒时钟信号,以动态扫描方式将计数结果进行译码,终在共阴极LED数码管上显示时.分.秒时间.电路主要采用中规模CMOS集成电路纯硬件实现,覆盖内容广泛.涉及知识点较多.将其列入自主实验内容,对提高工程设计能力.综合运用各种知识分析问题.解决实际问题的能力等方面有显着效果.   0 引言   在电子技术实验教学中,构建的电路设计理念,提高的电路设计能力,是教学的根本目的和内容.数字钟电路的设计包括了时序逻辑电路.组合逻辑电路
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:229376
    • 提供者:weixin_38691669
« 12 3 4 5 6 7 8 9 10 ... 13 »