您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 时序电路的组成与控制原理实验报告

  2. 掌握时序电路的组成原理和控制原理 学会用实验手段分析时序电路的工作过程;提高对基本逻辑电路、部件的分析和设计能力;
  3. 所属分类:专业指导

    • 发布日期:2009-06-05
    • 文件大小:142336
    • 提供者:herojiang1989
  1. VHDL语言的FPGA小实验

  2. 适合初学者作为练习和巩固的文件 实验一 运算器组成实验 5 1.算术逻辑运算实验 5 2.带进位算术运算实验 8 3. 移位运算器实验 9 实验二 存储器实验 10 1、FPGA中LPM_ROM配置与读出实验 10 2.LPM_RAM_DP双端口RAM实验 11 3. FIFO读/写实验 13 4. FPGA与外部RAM接口实验 14 5.FPGA与外部EEPROM接口实验 16 实验三 微控制器实验 17 1 时序电路实验 17 2.程序计数器PC与地址寄存器AR实验 18 3.微控制器组成
  3. 所属分类:硬件开发

    • 发布日期:2010-02-02
    • 文件大小:2097152
    • 提供者:xiaoy131677
  1. cpu模型机课程设计.zip

  2. 台模型计算机的设计 一、教学目的、任务与实验设备 1. 教学目的 (1)融会贯通本课程各章节的内容,通过知识的综合运用,加深对计算机系统各模块的工作原理及相互联系的认识,加深计算机工作中“时间—空间”概念的理解,从而清晰地建立计算机的整机概念。 (2)学习设计和调试计算机的基本步骤和方法,提高使用软件仿真工具和集成电路的基本技能。 (3)培养科学研究的独立工作能力,取得工程设计与组装调试的实践和经验。 2.设计与调试任务 (1)按给定的数据格式和指令系统,在所提供的器件范围内,设计一台微程序控
  3. 所属分类:嵌入式

    • 发布日期:2010-12-07
    • 文件大小:1048576
    • 提供者:for_you
  1. 《51单片机工程应用实例》随书光盘

  2. 第1章 C51系列单片机的硬件结构 1.1 AT89C51单片机 1.1.1 AT89C51单片机的内部结构 1.1.2 AT89C51单片机的封装和引脚 1.1.3 AT89C51单片机的存储器 1.1.4 AT89C51单片机定时/计数器 1.1.5 AT89C51单片机的串口 1.1.6 AT89C51单片机的中断 1.1.7 AT89C51单片机的时钟电路和时序 1.1.8 AT89C51的工作方式 1.1.9 AT89C51的程序封锁位 1.2 AT89C2051单片机 1.3 ST
  3. 所属分类:嵌入式

    • 发布日期:2011-08-10
    • 文件大小:2097152
    • 提供者:maohj2008
  1. 时序电路组成、控制原理实验

  2. 时序电路组成、控制原理实验时序电路组成、控制原理实验
  3. 所属分类:专业指导

    • 发布日期:2011-11-22
    • 文件大小:33792
    • 提供者:genge_zhen
  1. fpga实验精华

  2. 前 言 2 实验一 运算器组成实验 1.算术逻辑运算实验 2.带进位算术运算实验 3. 移位运算器实验 实验二 存储器实验 1、FPGA中LPM_ROM配置与读出实验 2.LPM_RAM_DP双端口RAM实验 3. FIFO读/写实验 13 4. FPGA与外部RAM接口实验 14 5.FPGA与外部EEPROM接口实验 16 实验三 微控制器实验 17 1 时序电路实验 17 2.程序计数器PC与地址寄存器AR实验 18 3.微控制器组成实验 20 实验四 总线控制实验 22 二.实验原理
  3. 所属分类:嵌入式

    • 发布日期:2013-05-06
    • 文件大小:2097152
    • 提供者:qiao333777
  1. Proteus仿真—40个单片机初学程序.

  2. 1. 闪烁灯 1.  实验任务 如图4.1.1所示:在P1.0端口上接一个发光二极管L1,使L1在不停地一亮一灭,一亮一灭的时间间隔为0.2秒。 2.  电路原理图 图4.1.1 3.  系统板上硬件连线 把“单片机系统”区域中的P1.0端口用导线连接到“八路发光二极管指示模块”区域中的L1端口上。 4.  程序设计内容 (1). 延时程序的设计方法 作为单片机的指令的执行的时间是很短,数量大微秒级,因此,我们要求的闪烁时间间隔为0.2秒,相对于微秒来说,相差太大,所以我们在执行某一指令时,插
  3. 所属分类:硬件开发

    • 发布日期:2009-04-13
    • 文件大小:5242880
    • 提供者:q123456qpf
  1. NEFU计组实验1 寄存器实验 .rar

  2. NEFU2020.6.5计算机组成原理实验logisim文件,仅供参考,参考,参考 实验目的: 一、 实验目的 理解并掌握存储器的读、写操作过程 理解存储操作中锁存脉冲的作用 掌握存储操作中时序电路的作用 实验内容: 学会对MAR寄存器的使用,并读出数据到MDR寄存器 学会存储器的写入数据操作,并能选中相应地址单元,把MDR寄存器数据写入到存储器中 掌握存储器数据端口的双向控制模式 学会设计时序电路,并利用相应的时序电路,控制存储器的读、写操作
  3. 所属分类:其它

    • 发布日期:2020-06-05
    • 文件大小:3072
    • 提供者:weixin_44382711
  1. NEFU计组实验3 存储器实验.rar

  2. NEFU2020.6.29计算机组成原理实验logisim文件,仅供参考,参考,参考 一、 实验目的 理解并掌握存储器的读、写操作过程 理解存储操作中锁存脉冲的作用 掌握存储操作中时序电路的作用 实验内容 学会对MAR寄存器的使用,并读出数据到MDR寄存器 学会存储器的写入数据操作,并能选中相应地址单元,把MDR寄存器数据写入到存储器中 掌握存储器数据端口的双向控制模式 学会设计时序电路,并利用相应的时序电路,控制存储器的读、写操作
  3. 所属分类:其它

    • 发布日期:2020-06-29
    • 文件大小:4096
    • 提供者:weixin_44382711
  1. 西电EDA作业电子琴文件.zip

  2. 西安电子科技大学EDA实验课程大作业,电子琴代码 本课程设计主要是基于VHDL文本输入法设计乐曲演奏电路,该系统基于计算机中时钟分频器的原理,采用自顶向下的设计方法来实现,通过按键输入来控制音响或者自动演奏已存入的歌曲。系统由乐曲自动演奏模块、音调发生模块和数控分频模块三个部分组成。系统实现是用硬件描述语言VHDL按模块化方式进行设计,然后进行编程、时序仿真、电路功能验证,奏出美妙的乐曲(当然由于条件限制,暂不进行功能验证,只进行编程和时序仿真)。该设计最重要的一点就是通过按键控制不同的音调发生
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:9437184
    • 提供者:weixin_40598553