您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 成功解决FPGA设计时序问题的三大要点

  2. 高速设计往往有严格的规范和严谨的发布时间表,所以需要一个交互式的时序规划和分析工具,来获得快速和完整的时序空余,以分析并解决可能影响到最终设计成功的因素。本文说明了如何利用TimingDesigner软件对FPGA设计流程进行准确地捕捉和交换时序信息,以帮助在整个设计过程中管理时序空余,并提供可视化的界面验证设计,并预测设计性能。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-04
    • 文件大小:148480
    • 提供者:yifei918
  1. pads9.0电子设计软件

  2. PADS 9.0版产品的出现标志着下一代PADS流程技术的诞生。与以往的旧产品相比, PADS 9.0修复和改善了之前版本软件的不足和缺点,集成了许多全新的功能,拥有了更高的可扩展性和集成度,从而使设计者能够结合Mentor Graphics众多独特的创新技术,实现设计、分析、制造和多平台的协作。而且, 与PADS 9.0的可扩展定制流程策略相对应,Mentor Graphics提供了一系列预置的PADS套件,使之能够满足各种产品设计不同的技术要求,然而代价却十分低廉。LS和ES产品包就是因应
  3. 所属分类:嵌入式

    • 发布日期:2009-12-15
    • 文件大小:29696
    • 提供者:cadeda2009
  1. 时序图设计软件(Timegen)

  2. 时序图设计软件,相当好的一款软件,可以轻松的对齐时序图
  3. 所属分类:电信

    • 发布日期:2011-04-20
    • 文件大小:125952
    • 提供者:landro
  1. 超市管理系统设计

  2. 超市管理系统设计,包含超市销售系统源码,题目和要求,有活动、时序图,测试报告,测试结果报告详细设计等
  3. 所属分类:软件测试

    • 发布日期:2012-03-22
    • 文件大小:1048576
    • 提供者:shangyu1
  1. 基于FPGA 与VHDL 的微型打印机的驱动设计

  2. 为了取代传统利用单片机驱动微型打印机,使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 设计驱动打印机的硬件控制电路,并正确控制微型打印机的工作时序。软件使用硬件描述语言VH DL 实现对微型打印机的时序控制,并通过Quar tus 软件平台下载到FPGA 调试通过,证明该方法行之有效,完全可以取代传统利用单片机来驱动微型打印机,且抗干扰性好,可靠性高,具有较强的可移植性。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:391168
    • 提供者:weixin_38633897
  1. 高速嵌入式视频系统中SDRAM时序控制分析

  2. 本文利用C-NOVA公司数字电视MPEG-2解码芯片AVIA9700内置的SDRAM控制器所提供的时序补偿机制,设计了一个方便使用的内存时序测试软件工具,利用这个工具,开发测试人员可在以AVIA9700为解码器的数字电视接收机设计和生产中进行快速诊断,并解决SDRAM的时序问题。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:202752
    • 提供者:weixin_38741891
  1. 基于FPGA 与VHDL 的微型打印机的驱动设计

  2. 摘要:为了取代传统利用单片机驱动微型打印机,使用Altera公司的FPGA芯片EP3C25Q240C8N设计驱动打印机的硬件控制电路,并正确控制微型打印机的工作时序。软件使用硬件描述语言VHDL实现对微型打印机的时序控
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:285696
    • 提供者:weixin_38617436
  1. 基于FPGA与VHDL的微型打印机的驱动设计

  2. 摘要:为了取代传统利用单片机驱动微型打印机,使用Altera公司的FPGA芯片EP3C225Q240C8N设计驱动打印机的硬件控制电路,并正确控制微型打印机的工作时序。软件使用硬件描述语言VHDL实现对微型打印机的时序控制,并通
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:217088
    • 提供者:weixin_38677244
  1. 基于单片机的模拟开关时序设计与仿真

  2. 为了有效解决微电容测量电路中的电荷注入效应,基于单片机设计合理的开关时序电路,并采用Proteus和Keil软件进行仿真,结果证明了整个系统的程序设计与外围电路的正确性,提高了调试效率。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:323584
    • 提供者:weixin_38663837
  1. 低功耗非接触式射频读写器的设计与实现[图]

  2. 芯片电路的功耗主要来自开关的动态功耗和漏电的静态功耗。动态功耗主要是电容的充放电(包括网络电容和输入负载)以及P/N MOS同时打开形成的瞬间短路电流。静态功耗主要是扩散区与衬底形成二极管的反偏电流和关断晶体管中通过栅氧的电流。工作时序及软件算法设计有缺陷,会降低系统工作效率、延长工作时间,也会直接增加系统能量的消耗。本文将具体阐述低功耗设计理念在基于MSP430和MFRC522的非接触式读写器上的应用与实现。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:160768
    • 提供者:weixin_38698433
  1. EDA/PLD中的基于FPGA 与VHDL 的微型打印机的驱动设计

  2. 摘  要:为了取代传统利用单片机驱动微型打印机,使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 设计驱动打印机的硬件控制电路,并正确控制微型打印机的工作时序。软件使用硬件描述语言VH DL 实现对微型打印机的时序控制,并通过Quar tus  软件平台下载到FPGA 调试通过,证明该方法行之有效,完全可以取代传统利用单片机来驱动微型打印机,且抗干扰性好,可靠性高,具有较强的可移植性。   0   引  言   FPGA 即现场可编程逻辑阵列。是在CPLD 的基础上发展起来
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:299008
    • 提供者:weixin_38752907
  1. 电子测量中的CCD时序电路与数据缓存器的一体化设计

  2. 摘要:在分析了 Sarnoff公司的 VCCD512H面阵型 CCD图像传感器驱动时序关系的基础上,结合某 CCD相机电子系统的总体要求,完成了基于 FPGA驱动时序发生器与数据缓存器的一体化设计。选用 Xilinx公司的 XQ2V3000系列FPGA作为硬件设计平台,运用 VHDL语言对驱动时序电路和数据缓存子系统进行了描述,并采用Alter公司的Quartus II集成设计软件对设计进行了 RTL级仿真及配置。仿真结果表明,所设计的基于 FPGA一体化时序与数据缓存子系统不仅可以满足 CCD
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:229376
    • 提供者:weixin_38595850
  1. EDA/PLD中的FPGA设计流程

  2. Altera的Quartus:registered: II 是业内领先的FPGA设计软件,具有最全面的开发环境,实现无与伦比的性能表现,而且效率高,易于使用。详细的FPGA设计流程信息可以参考以下的网页: Quartus II 在线演示 Quartus II 使用手册简介 (PDF) Quartus II 手册 EDA合作伙伴设计流程支持 Quartus II 软件在设计流程方法、系统设计、时序逼近方法、系统内验证技术以及第三方EDA支持等方面都具有其独特的优势。下面是Quartus
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:89088
    • 提供者:weixin_38520192
  1. 嵌入式系统/ARM技术中的高速嵌入式视频系统中SDRAM时序控制分析

  2. 摘要:在高速数字视频系统设计中,SDRAM信号时序问题至关重要。本文在AVIA9700数字电视接收机方案基础上,分析了高速嵌入式视频系统由于各种原因引起的布线延时所产生的SDRAM访问时序问题以及SDRAM控制器所提供的延时补偿机制,并利用时序诊断软件工具完成了SDRAM访问时序诊断测试。  关键词:数字视频系统;时序分析;数字电视接收机;AVIA9700   在高速数字视频系统应用中,使用大容量存储器实现数据缓存是一个必不可少的环节。SDRAM就是经常用到的一种存储器。  但是,在主芯片与S
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:168960
    • 提供者:weixin_38545517
  1. EDA/PLD中的Altera高密度FPGA设计软件

  2. Altera近日推出Quartus II 5.0设计软件,显现出FPGA业首个增量编译特性。其提高了70%设计编译时间,使得应用Quartus II 5.0设计高密Stratix II的工程师能够便捷快速的完成设计编译。该版本软件的发行也有益于时序收敛、系统整合、外部处理器、I/O管脚设计等领域。    2004年,Quartus II软件技术领导地位的确立来源于其带来了70%商业增长。FPGA与可编程逻辑器期刊授予了Quartus II软件“Reader’s Chioce”荣誉。与使用IS
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:53248
    • 提供者:weixin_38677044
  1. CCD时序电路与数据缓存器的一体化设计

  2. 摘要:在分析了 Sarnoff公司的 VCCD512H面阵型 CCD图像传感器驱动时序关系的基础上,结合某 CCD相机电子系统的总体要求,完成了基于 FPGA驱动时序发生器与数据缓存器的一体化设计。选用 Xilinx公司的 XQ2V3000系列FPGA作为硬件设计平台,运用 VHDL语言对驱动时序电路和数据缓存子系统进行了描述,并采用Alter公司的Quartus II集成设计软件对设计进行了 RTL级仿真及配置。仿真结果表明,所设计的基于 FPGA一体化时序与数据缓存子系统不仅可以满足 CCD
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:308224
    • 提供者:weixin_38606639
  1. 低功耗非接触式射频读写器的设计与实现

  2. 对于需要电池供电的便携式系统,功率问题成为电路设计考虑的重要因素之一。芯片电路的功耗主要来自开关的动态功耗和漏电的静态功耗。动态功耗主要是电容的充放电(包括网络电容和输入负载)以及P/N MOS同时打开形成的瞬间短路电流。静态功耗主要是扩散区与衬底形成二极管的反偏电流和关断晶体管中通过栅氧的电流。工作时序及软件算法设计有缺陷,会降低系统工作效率、延长工作时间,也会直接增加系统能量的消耗。本文将具体阐述设计理念在基于MSP430和MFRC522的读写器上的应用与实现。模块电路设计系统选用MSP43
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:177152
    • 提供者:weixin_38665668
  1. PCB电路设计中的瞬态信号分析

  2. 我仍然记得我的  个微分方程类。讨论的  个主题是阻尼振荡器电路和瞬态信号响应,它出现在许多不同的物理系统中。互连中以及PCB中电源线上的瞬态响应是导致位错误,时序抖动和其他信号完整性问题的原因。您可以确定采用瞬态信号分析来设计完美电路的过程中要采取的设计步骤。  可以手动检查和计算简单电路中的瞬态信号分析,从而可以绘制瞬态响应随时间的变化曲线。更复杂的电路可能难以手动分析。相反,您可以在仿真器设计期间使用模拟器进行时域瞬态信号分析。如果使用正确的设计软件,您甚至不需要编码技能。  形式上,瞬变
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:87040
    • 提供者:weixin_38678406
  1. Altera高密度FPGA设计软件

  2. Altera近日推出Quartus II 5.0设计软件,显现出FPGA业增量编译特性。其提高了70%设计编译时间,使得应用Quartus II 5.0设计高密Stratix II的工程师能够便捷快速的完成设计编译。该版本软件的发行也有益于时序收敛、系统整合、外部处理器、I/O管脚设计等领域。    2004年,Quartus II软件技术领导地位的确立于其带来了70%商业增长。FPGA与可编程逻辑器期刊授予了Quartus II软件“Reader’s Chioce”荣誉。与使用ISE 7.
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:51200
    • 提供者:weixin_38556205
  1. 基于FPGA 与VHDL 的微型打印机的驱动设计

  2. 摘  要:为了取代传统利用单片机驱动微型打印机,使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 设计驱动打印机的硬件控制电路,并正确控制微型打印机的工作时序。软件使用硬件描述语言VH DL 实现对微型打印机的时序控制,并通过Quar tus  软件平台到FPGA 调试通过,证明该方法行之有效,完全可以取代传统利用单片机来驱动微型打印机,且抗干扰性好,可靠性高,具有较强的可移植性。   0   引  言   FPGA 即现场可编程逻辑阵列。是在CPLD 的基础上发展起来的新
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:415744
    • 提供者:weixin_38661852
« 12 3 4 5 6 7 8 9 10 ... 34 »