您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 时序电路的组成与控制原理实验报告

  2. 掌握时序电路的组成原理和控制原理 学会用实验手段分析时序电路的工作过程;提高对基本逻辑电路、部件的分析和设计能力;
  3. 所属分类:专业指导

    • 发布日期:2009-06-05
    • 文件大小:142336
    • 提供者:herojiang1989
  1. fpga时序系统理论

  2. 详细说明了FPGA设计过程中的时序问题 对于系统设计工程师来说,时序问题在设计中是至关重要的,尤其是随着时钟频率的提高,留给数据传输的有效读写窗口越来越小,要想在很短的时间限制里,让数据信号从驱动端完整地传送到接收端,就必须进行精确的时序计算和分析。同时,时序和信号完整性也是密不可分的,良好的信号质量是确保稳定的时序的关键,由于反射,串扰造成的信号质量问题都很可能带来时序的偏移和紊乱。因此,对于一个信号完整性工程师来说,如果不懂得系统时序的理论,那肯定是不称职的。本章我们就普通时序(共同时钟)
  3. 所属分类:硬件开发

    • 发布日期:2009-06-26
    • 文件大小:377856
    • 提供者:yhk2006
  1. 成功解决FPGA设计时序问题的三大要点

  2. 高速设计往往有严格的规范和严谨的发布时间表,所以需要一个交互式的时序规划和分析工具,来获得快速和完整的时序空余,以分析并解决可能影响到最终设计成功的因素。本文说明了如何利用TimingDesigner软件对FPGA设计流程进行准确地捕捉和交换时序信息,以帮助在整个设计过程中管理时序空余,并提供可视化的界面验证设计,并预测设计性能。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-04
    • 文件大小:148480
    • 提供者:yifei918
  1. Tcp协议图 时序过程 协议头

  2. Tcp协议图 时序过程 协议头分析Tcp协议图 时序过程 协议头分析Tcp协议图 时序过程 协议头分析Tcp协议图 时序过程 协议头分析
  3. 所属分类:其它

    • 发布日期:2010-01-03
    • 文件大小:120832
    • 提供者:scunet
  1. qq软件的uml建模过程

  2. 我的课程结课作业,对QQ软件的UML建模,有用例图,类图,时序图,协作图,活动图,配置图等。供初学者参考。
  3. 所属分类:专业指导

  1. I2C总线信号时序分析

  2. 在I2C总线通信的过程中,参与通信的双方互相之间所传输的信息种类归纳如下。   主控器向被控器发送的信息种类有:启动信号、停止信号、7位地址码、读/写控制位、10位地址码、数据字节、重启动信号、应答信号、时钟脉冲。   被控器向主控器发送的信息种类有:应答信号、数据字节、时钟低电平。
  3. 所属分类:C

    • 发布日期:2010-03-03
    • 文件大小:157696
    • 提供者:yemingzhu163
  1. SDRAM原理和时序

  2. 中文资料,详细介绍了SDRAM工作过程及时序,适合初学者学习
  3. 所属分类:专业指导

    • 发布日期:2010-05-19
    • 文件大小:1048576
    • 提供者:ccadaren
  1. LCD液晶知识 驱动 特点 制作过程

  2. LCD特点 时序控制 防静电方法 驱动波形: 根据此电信号,笔段波形不是与公用波形同相就是反相。同相时液晶上无电场,LCD处于非选通状态。反相时,液晶上施加了一矩形波。当矩形波的电压比液晶阈值高很多时,LCD处于选通状态。
  3. 所属分类:专业指导

    • 发布日期:2010-09-12
    • 文件大小:232448
    • 提供者:cindy00
  1. I2C总线的工作时序

  2. 在I2C总线通信的过程中,参与通信的双方互相之间所传输的信息种类归纳如下。   主控器向被控器发送的信息种类有:启动信号、停止信号、7位地址码、读/写控制位、10位地址码、数据字节、重启动信号、应答信号、时钟脉冲。   被控器向主控器发送的信息种类有:应答信号、数据字节、时钟低电平。
  3. 所属分类:C

    • 发布日期:2010-10-28
    • 文件大小:162816
    • 提供者:doudouguagua
  1. FPGA的时序约束与时序分析

  2. 介绍了在FPGA开发过程中时序约束与时序分析的问题~~~值得一看
  3. 所属分类:硬件开发

    • 发布日期:2011-01-22
    • 文件大小:2097152
    • 提供者:liukai14052
  1. 多线程程序时序分析的隐Markov模型

  2. 针对多线程程序数据竞争分析与检测困难的问题,提出一种基于隐Markov模型的多线程程序时序分析方法.用随机变量不确定性刻画不同线程之间时序上的交互关系,分析数据竞争条件下程序不确定结果的概率分布情况;建立多线程程序时序分析的隐Markov模型,使用Baum-Welch和前向算法仿真上下文对程序实际运行状态的影响.实验结果表明,该模型能够快速有效反映多线程执行时序,用于指导多线程程序时序竞争检测过程.
  3. 所属分类:嵌入式

    • 发布日期:2011-01-29
    • 文件大小:1048576
    • 提供者:mianyanglangzi
  1. 时序模型建立的静态时序分析技术

  2. 时序模型建立是一种有效的静态时序分析技术 文章介绍了该技术的一种自底向上的综合策略的实现方 法 介绍了其设计思想和实现细节 重点对模型提取方法的时序模型建立问题进行了详细的分析 并给出了相应实 现过程 以使该技术更好地应用于 %&’ 设计中 发挥更好的效率
  3. 所属分类:电信

    • 发布日期:2011-04-11
    • 文件大小:211968
    • 提供者:hitghf
  1. UML时序图画法,有详细步骤和例子

  2. uml时序图画法,项目过程中到的。 UML时序图画法,有详细步骤和例子
  3. 所属分类:其它

    • 发布日期:2011-05-26
    • 文件大小:257024
    • 提供者:isb_0708
  1. BBS信息系统面向对象分析与设计过程

  2. 1、BBS论坛系统需求分析 2 2 、BBS论坛系统分析建模 3 2.1识别参与者 3 2.2识别用例(并写出用例描述、包括活动图) 3 2.3绘制用例图 5 3.BBS论坛系统系统设计建模 7 3.1分析类图 7 3.2时序图(按ABCE法则) 7 3.3协作图 8 3.4类图(添加类的属性、方法及类之间的联系) 10 3.5包图 10 3.6部署图 11 4.实训小结 11
  3. 所属分类:管理软件

    • 发布日期:2011-07-15
    • 文件大小:151552
    • 提供者:lingchen1127
  1. 主板上电POWER时序

  2. 整个上电时序Power Sequencing的详细过程: 1.在未插上ATX电源之前,由主板上的电池产生VBAT电压和CMOS跳线上的RTCRST#来供给南桥,RCTRST#用来复位南 桥内部的逻辑电路,因此我们应首先在未插上ATX电源之前量测电池是否有电,CMOS跳线上是否有2.5V-3V的电压。 2.检查晶振是否输出了32.768KHz的频率给南桥(在nFORCE芯片组的主板上,还要量测25MHz的晶振是否起振) 3.插上ATX电源之后,检查5VSB、3VSB、1.8VSB、1.5VSB、
  3. 所属分类:硬件开发

    • 发布日期:2011-07-20
    • 文件大小:3145728
    • 提供者:hester1988
  1. openfire流程分析时序图

  2. 主要分析了注册、添加好友的过程mdl格式,用Rational Rose或PowerDesigner打开
  3. 所属分类:其它

    • 发布日期:2011-07-20
    • 文件大小:545792
    • 提供者:yjl49
  1. 组合逻辑和时序逻辑电路的设计

  2. EDA详细实验报告,实验一实验二,组合逻辑电路的设计、时序逻辑电路的设计,包含需要的完整实验程序,操作过程和实验结果分析以及实验心得。
  3. 所属分类:其它

    • 发布日期:2011-11-24
    • 文件大小:106496
    • 提供者:lj923
  1. 老罗的android之旅时序图

  2. 老罗android之旅,UML流程图(自己画的) (Android系统进程Zygote启动过程的源代码分析UML,Android系统默认Home应用程序(Launcher)的启动过程源代码分析uml,Android系统在新进程中启动自定义服务过程(startService)的原理分析UML,Android应用程序安装过程源代码分析UML.jpg,Android应用程序绑定服务(bindService)的过程源代码分析UML.jpg,Android应用程序进程启动过程的源代码分析uml.jpg,
  3. 所属分类:Android

    • 发布日期:2012-07-25
    • 文件大小:547840
    • 提供者:ldinvicible
  1. 主板时序信号量测判断

  2. 时序对于主板来说是非常重要的,在开机过程中,时序中的任何一环出现问题,都会导致系统不能正常开启.
  3. 所属分类:虚拟化

    • 发布日期:2012-10-07
    • 文件大小:1048576
    • 提供者:wonidayetadie
  1. I2C 总线时序总结

  2. 描述了I2C 总线的时序和开发过程中的一些注意事项
  3. 所属分类:硬件开发

    • 发布日期:2012-12-21
    • 文件大小:142336
    • 提供者:yudongyang77
« 12 3 4 5 6 7 8 9 10 ... 45 »