点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 时序逻辑设计原理
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
时序电路的组成与控制原理实验报告
掌握时序电路的组成原理和控制原理 学会用实验手段分析时序电路的工作过程;提高对基本逻辑电路、部件的分析和设计能力;
所属分类:
专业指导
发布日期:2009-06-05
文件大小:142336
提供者:
herojiang1989
组成原理 加减法指令的实现
完整的报告 (1)课程设计的题目。 (2)设计的目的及设计原理。 (3)根据设计要求给出模型机的逻辑框图。 (4)设计指令系统,并分析指令格式。 (5)设计微程序及其实现的方法(包括微指令格式的设计,后续微地址的产生方法以及微程序入口地址的形成)。 (6)模型机当中时序的设计安排。 (7)设计指令执行流程。 (8)给出编制的源程序,写出程序的指令代码及微程序。 (9)说明在使用软件HKCPT的联机方式与脱机方式的实现过程(包括编制程序中加减法指令的时序分析,累加器A和有关 寄存器、存储器的数据
所属分类:
专业指导
发布日期:2009-06-27
文件大小:277504
提供者:
dengxinxu2277
数字显示仪表课程设计
第1章 数显仪表工作原理 1 1.1 数字式显示仪表的基本构成 1 1.2 数字仪表的主要技术指标 2 1.3 线性化问题 3 第2章 数字仪表的制作 3 2.1 ICL7107双积分A/D转换器 3 2.2 ICL7107D的双积分A/D转换 3 2.3 ICL7107的逻辑电路 4 2.4 时钟脉冲发生器 4 2.5 数字计数器 4 2.6 时序逻辑控制电路 5 2.7 LED显示器 5 2.8 发光二极管 5 2.9 主要集成块 5 第3章 数显仪表的安装 6 3.1 数显部分安装 6
所属分类:
专业指导
发布日期:2009-07-19
文件大小:565248
提供者:
ruanhuibao
同步状态机的原理、结构和设计___(寇飞强).ppt
同步状态机的原理、结构和设计FSM用来解决一般时序逻辑电路问题,包括同步/异步时序逻辑 状态寄存器 当前状态(现态)寄存器 组合逻辑电路 三段式状态机
所属分类:
专业指导
发布日期:2009-08-13
文件大小:614400
提供者:
KOUTENGQIANG
时序逻辑电路-DOC
时序逻辑电路原理,计数器,时序逻辑电路设计 DOC文件
所属分类:
专业指导
发布日期:2009-10-14
文件大小:855040
提供者:
a342288073
数字逻辑 课程设计 多功能数字钟
1.1 设计目的 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟,而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法,且由于数字钟包括组合逻辑电路和时叙电路,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的
所属分类:
专业指导
发布日期:2009-12-20
文件大小:816128
提供者:
qq784954642
基本模型机的设计-加减法指令的实现
基本模型机的设计-加减法指令的实现3) 根据设计要求给出模型机的逻辑框图。 设计指令系统,并分析指令格式。 设计微程序及其实现的方法(包括微指令格式的设计,后续微地址的产生方法以及微程序入口地址的形成)。 模型机当中时序的设计安排。 设计指令执行流程。 给出编制的源程序,写出程序的指令代码及微程序。 说明在使用软件HKCPT的联机方式与脱机方式的实现过程(包括编制程序中每指条令的时序分析,累加器A和有关寄存器、存储器的数据变化以及数据流程)。
所属分类:
专业指导
发布日期:2010-01-14
文件大小:1048576
提供者:
ybylovegm
数字设计:原理与实践 答案
结合作者严谨的学术风范与丰富的实践背景,讲述了插件板级和VLSI系统中的数字设计基本原理和实践需求,提供了广泛的逻辑设计实践,给出了大量实际应用,并配有丰富的练习题。全书共分9章,主要内容包括:数字设计介绍,数制和编码,数字电路,组合逻辑设计原理和实践,硬件描述语言(HDL),时序逻辑设计原理和实践,存储器、CPLD和FPGA。
所属分类:
硬件开发
发布日期:2010-04-24
文件大小:301056
提供者:
eric43
数字设计ppt时序逻辑和组合逻辑
内容是关于大学本科(数字设计原理与实践)课本的详细ppt,John F。wakerly编写的,主要是时序逻辑和组合逻辑部分
所属分类:
专业指导
发布日期:2010-05-04
文件大小:11534336
提供者:
kaixin1233211234567
第7章 时序逻辑设计原理
第7章 时序逻辑设计原理第7章 时序逻辑设计原理第7章 时序逻辑设计原理第7章 时序逻辑设计原理
所属分类:
专业指导
发布日期:2010-11-25
文件大小:2097152
提供者:
youshaohuade
基于VHDL的图像传感器TCDl206的驱动设计
介绍图像传感器TCDl206的主要特点、结构原理、引脚功能,并详细分析其驱动时序。通过研究采用VHDL实现TCDl206驱动脉冲的方法及逻辑设计原理,完成了驱动脉冲的VHDL程序设计和时序仿真。仿真结果证明了该驱动电路的可行性。
所属分类:
其它
发布日期:2020-10-22
文件大小:509952
提供者:
weixin_38528463
基于有限状态机的飞行器自毁系统时序控制设计
飞行器自毁系统是飞行器的重要组成部分,它的可靠性和稳定性是飞行器可靠工作的基础。分析飞行器自毁系统工作原理,采用复杂可编程逻辑器件(CPLD)实现了飞行器自毁系统设计,结合CPLD的特点,提出一种基于改进型有限状态机的飞行器自毁系统时序控制的设计方法,并在CPLD中予以实现。仿真及实验表明,基于有限状态机的飞行器自毁系统定时精度达到纳秒级,可以有效地控制自毁信号输出并消除毛刺现象,很好地满足系统性能要求。该方法具有结构简单紧凑、成本低、可靠性高、精度高等优点。
所属分类:
其它
发布日期:2020-10-22
文件大小:802816
提供者:
weixin_38599231
基于FPGA的线阵CCD驱动时序发生器设计
在分析TOSHIBA公司的TCD1702C型线阵CCD驱动时序关系的基础上,结合现场可编程门阵列FPGA器件和VHDL硬件描述语言,采用Quartus Ⅱ 3.0软件平台与仿真环境,设计了可调节曝光时间的CCD驱动时序发生器,并阐述了其逻辑设计原理。
所属分类:
其它
发布日期:2020-10-26
文件大小:240640
提供者:
weixin_38698860
基于可编程计数器的时序逻辑电路设计
0 引言 各种MSI中规模数字集成电路都有自己的主要特性和应用目标,如果进行非常规使用,则改变它的使用方向,就可进一步发挥其功能和作用。扩展专用集成电路的应用领域是一项有实际意义的研究。本文研究了MSI可编程计数器改变应用方向的逻辑修改方法及时序逻辑电路的设计技术。 1 基本原理 74LSl61是可编程中规模同步4位二进制加法计数器,图1为其图形符号。其中,Q3,Q2,Q1,Q0为计数状态输出端;C为进位输出端;EP,ET为计数控制端;为预置数控制端;D3~D0为预置数输入端;
所属分类:
其它
发布日期:2020-11-06
文件大小:296960
提供者:
weixin_38668672
基于数据选择器和D触发器的多输入时序电路设计
在SSI时序逻辑电路设计中,遵循的设计准则是:在保证所设计的时序逻辑电路具有正确功能的前提下,触发器的激励函数应最小化,从而简化电路结构。用卡诺图法或公式法化简触发器的激励函数,在多输入变量时相当繁琐甚至难以进行。因此,需要寻求多输入时序逻辑电路简捷设计方法。本文给出多输入变量时序逻辑网络的一种新型结构:将D触发器和数据选择器进行组合,构成既有存储功能又有数据选择功能的多输入时序网络,并给出设计过程中不需要进行函数化简的设计技术。 1 基本原理 1.1 基本多输入时序网络 1.
所属分类:
其它
发布日期:2020-11-06
文件大小:229376
提供者:
weixin_38692043
EDA/PLD中的基于VHDL的图像传感器TCDl206的驱动设计
摘要:介绍图像传感器TCDl206的主要特点、结构原理、引脚功能,并详细分析其驱动时序。通过研究采用VHDL实现TCDl206驱动脉冲的方法及逻辑设计原理,完成了驱动脉冲的VHDL程序设计和时序仿真。仿真结果证明了该驱动电路的可行性。 电荷耦合器件CCD(Charge Couple Device)是集光电转换、电荷储存、电荷转移为一体的新型光电传感器件。该器件的主要功能是将光学图像转换为电信号。当对其施加特定时序脉冲时,其存储电荷能在CCD内作定向移动,从而实现自扫描.输出电压信号的大小与
所属分类:
其它
发布日期:2020-11-07
文件大小:241664
提供者:
weixin_38568031
常用时序逻辑部件
这一章主要是介绍常用的时序逻辑功能部件。如计数器、移位寄存器的分析与设计方法以及集成计数器、集成移位寄存器的原理及应用。它是本课程的重点内容之一,我们一定要掌握好! 在学习时要注意同步、异步计数器和移位寄存器的工作原理及设计方法;同步式集成计数器T214、异步式集成计数器T210以及集成移位寄存器T454的工作原理及应用。 在学习是我们把这一章的内容共分为三节,它们分别是: §1.计数器 §2.寄存器与移位寄存器 §3.序列信号发生器
所属分类:
其它
发布日期:2020-12-09
文件大小:108544
提供者:
weixin_38669832
RFID技术中的基于ispLSI器件的线阵CCD时序发生器设计
摘 要:本文介绍了线阵CCD的时序逻辑,分析了时序发生器的组成原理及工作过程;并详细论述了基于ispLSI1016、利用Synario对CCD时序发生器进行的设计、编译,且进行了功能仿真。关键词:线阵CCD;时序发生器;在系统可编程;ispLSI器件引言CCD驱动电路的设计是CCD应用的关键问题之一。由于不同厂家生产的CCD的驱动时序不尽相同,同一厂家不同型号的CCD驱动时序也不完全一样,因此CCD用户必须面对驱动电路的设计问题。以往采用不同功能的数字芯片搭成的驱动电路,调试困难,灵活性较差。而
所属分类:
其它
发布日期:2020-12-09
文件大小:87040
提供者:
weixin_38727694
基于VHDL的图像传感器TCD1206的驱动设计
介绍图像传感器TCD1206的主要特点、结构原理、引脚功能,并详细分析其驱动时序。通过研究采用VHDL实现TCD1206驱动脉冲的方法及逻辑设计原理,完成了驱动脉冲的VHDL程序设计和时序仿真。仿真结果证明了该驱动电路的可行性。
所属分类:
其它
发布日期:2021-01-30
文件大小:729088
提供者:
weixin_38748239
基于VHDL的图像传感器TCDl206的驱动设计
摘要:介绍图像传感器TCDl206的主要特点、结构原理、引脚功能,并详细分析其驱动时序。通过研究采用VHDL实现TCDl206驱动脉冲的方法及逻辑设计原理,完成了驱动脉冲的VHDL程序设计和时序仿真。仿真结果证明了该驱动电路的可行性。 电荷耦合器件CCD(Charge Couple Device)是集光电转换、电荷储存、电荷转移为一体的新型光电传感器件。该器件的主要功能是将光学图像转换为电信号。当对其施加特定时序脉冲时,其存储电荷能在CCD内作定向移动,从而实现自扫描.输出电压信号的大小与
所属分类:
其它
发布日期:2021-01-19
文件大小:313344
提供者:
weixin_38662122
«
1
2
3
4
5
6
7
8
9
10
»