您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 时序电路的组成与控制原理实验报告

  2. 掌握时序电路的组成原理和控制原理 学会用实验手段分析时序电路的工作过程;提高对基本逻辑电路、部件的分析和设计能力;
  3. 所属分类:专业指导

    • 发布日期:2009-06-05
    • 文件大小:142336
    • 提供者:herojiang1989
  1. 开放式CPU设计 实验程序 时序部件实验

  2. 开放式CPU设计 实验程序 时序部件实验 所有程序均编译测试通过 请放心下载
  3. 所属分类:其它

    • 发布日期:2009-12-02
    • 文件大小:347136
    • 提供者:w405924507
  1. 简单实验计算机的设计

  2. 实验计算机指令的设计 已知技术参数和设计要求:1、 使用FD-CES实验仪 2、 主要模块:运算器、寄存器、指令部件、内存、总线缓冲、微程序控制、启停和时序模块。 3、 完成以下6条指令的设计: MOV A,#DATA MOV Ri,A ADD A,Ri LDA addr STA addr HALT
  3. 所属分类:专业指导

    • 发布日期:2010-01-13
    • 文件大小:839680
    • 提供者:yugui_ok
  1. uboott移植实验手册及技术文档

  2. 实验三 移植U-Boot-1.3.1 实验 【实验目的】 了解 U-Boot-1.3.1 的代码结构,掌握其移植方法。 【实验环境】 1、Ubuntu 7.0.4发行版 2、u-boot-1.3.1 3、FS2410平台 4、交叉编译器 arm-softfloat-linux-gnu-gcc-3.4.5 【实验步骤】 一、建立自己的平台类型 (1)解压文件 #tar jxvf u-boot-1.3.1.tar.bz2 (2)进入 U-Boot源码目录 #cd u-boot-1.3.1 (3)创
  3. 所属分类:Flash

    • 发布日期:2010-01-28
    • 文件大小:2097152
    • 提供者:yequnanren
  1. 组成原理课程设计代码——完整版

  2. 序 号 实验项目 名称 实 验 内 容 学时 要求 性质 类别 所用主要仪 器及台套数 所在实验室 1 QuartusII的使用 在本次实验中,学会QuartusII软件的使用,然后利用此系统完成: 〈1〉 一位全加器设计 〈2〉 并行八位寄存器设计。 下载到实验箱上,在实验箱上验证。 必做 验证 专业基础 计算机组成原理实验箱30台 P4计算机60台 硬件基础实验室 2 层次化设计方法 在本次实验中,学会层次化设计方法,利用该方法完成: 〈1〉同步二进制计数器 〈2〉多位二进制加法器 下载到
  3. 所属分类:专业指导

    • 发布日期:2010-09-18
    • 文件大小:5120
    • 提供者:chitu1
  1. cpu模型机课程设计.zip

  2. 台模型计算机的设计 一、教学目的、任务与实验设备 1. 教学目的 (1)融会贯通本课程各章节的内容,通过知识的综合运用,加深对计算机系统各模块的工作原理及相互联系的认识,加深计算机工作中“时间—空间”概念的理解,从而清晰地建立计算机的整机概念。 (2)学习设计和调试计算机的基本步骤和方法,提高使用软件仿真工具和集成电路的基本技能。 (3)培养科学研究的独立工作能力,取得工程设计与组装调试的实践和经验。 2.设计与调试任务 (1)按给定的数据格式和指令系统,在所提供的器件范围内,设计一台微程序控
  3. 所属分类:嵌入式

    • 发布日期:2010-12-07
    • 文件大小:1048576
    • 提供者:for_you
  1. 计算机组成与结构课程设计

  2. 1. 实验计算机整机应由如下几个模块组成:运算器、指令部件、内存、微程序控制器、总线缓冲电路、启停和时序控制电路。 2. 运算器采用多累加器结构。 3. 操作数寻址方式采用以下几种: 直接地址寻址 (addr)-﹥Ai,或(Ai)-﹥addr 累加器直接寻址 (Ai)-﹥A,或 (A)-﹥Ai 累加器间接寻址 ((Ai))-﹥A,或 (A)-﹥(Ai) 立即数寻址 data-﹥A,或data-﹥Ai 4. 指令系统按16条指令规模设计,主要设计如下几条指令: MOV Ai,DATA MOV A
  3. 所属分类:其它

    • 发布日期:2011-12-17
    • 文件大小:250880
    • 提供者:wanglei_134
  1. 计算机组成实验报告

  2. 计算机组成的4个实验报告 实验一 编码实验:HAMMING码 实验二 编码实验:CRC码 实验三 编码实验:BCD码的加法 实验四 运算部件实验:移位器 实验五 运算部件实验:并行乘法器 实验六 运算部件实验:并行除法器实验 实验七 时序部件实验 实验八 通用寄存器组实验
  3. 所属分类:专业指导

    • 发布日期:2013-07-11
    • 文件大小:1048576
    • 提供者:zxcvbnm_w
  1. 时序部件实验

  2. 计算机组成原理实验 时序部件 节拍发生器 Vhdl源代码
  3. 所属分类:硬件开发

    • 发布日期:2013-11-25
    • 文件大小:246784
    • 提供者:u012947344
  1. 计算机组成原理实验指导书

  2.    本实验机由两大部分组成,左边为实验模块部分(CPT-A),如图1,主要分布着各个实验单元和监控单元:运算器模块、指令部件模块、存储器模块、总线传输模块、微程序模块以及启停和时序模块,用于调试和观察数据的监控模块。实验机的右边为数据输出板(CPT-B),如图2,板上分布着24个二进制开关、若干个LED发光二极管、DIP插座,还有一块用于显示当前状况的液晶显示器。CPT-A上的控制信号都通过2根扁平电缆连到了CPT-B上。
  3. 所属分类:专业指导

    • 发布日期:2013-12-12
    • 文件大小:781312
    • 提供者:aiyan1111111
  1. 开放式CPU实验 时序部件实验+实验报告

  2. 开放式CPU实验,时序部件实验实验代码加实验报告
  3. 所属分类:硬件开发

    • 发布日期:2013-12-25
    • 文件大小:335872
    • 提供者:u011368119
  1. 基于模型机的Micro cpu设计

  2. 设计过程中重点实现:运算器执行算术逻辑运算的具体实现,数据通路组成和实现,控制器的基本原理和设计实现,时序控制信号的设计实现,模型系统验证程序的存储。 由功能分析, 本次组成原理实验中设计的模型机包含下面这些部件:算术逻辑运算部件(ALU)、程序计数器(PC)、指令寄存器(IR)、存储器(RAM)、时序和微程序控制部件。模型机的数据通路为单总线结构,总线宽度为8位。
  3. 所属分类:硬件开发

    • 发布日期:2014-12-08
    • 文件大小:1048576
    • 提供者:karma_w
  1. 基础推荐:如何快速入门单片机.pdf

  2. 基础推荐:如何快速入门单片机pdf,始编写的程序难兔岀现语法错误或其它不规范的峾句,由于κeiC编译时对错 误语句提示的是英文,不太好理解,若用汇编的话,可使用DS下的宏汇编编 译器AsM51:他可以对出错语句进行中文提示;你源程序的注释部分还可以使 用中文,这更便于你今后对程序的维护。编译出的代码一般扩展名为*hex或 bin:这个代码文件必须送到单片机中单片机在电路中才能按你的"计划"去工 作。将这个代码文件送到单片机中的工具就是编程器,与电脑迳接的编程器一般 都通过并∏或者串∏与编程器的硬
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:1048576
    • 提供者:weixin_38743481
  1. 剪切型压电喷头驱动电源的设计与实现

  2. 喷头驱动电源是压电喷头的核心部件之一。针对厚度剪切型压电喷头致动器结构特征,分析了0.11~0.32 μm范围内的致动壁位移随驱动电压在20~60 V范围内近似线性增大的关系,推导出致动壁15 kHz的谐振基频数值,结合喷墨通道“三循环”驱动方式时序,设计了一种基于直流变换原理的开关式驱动电源,实现了32路喷墨通道分组喷射,其最大输出电压范围±60 V,正负脉宽和设置时间在15~200 μs内在线可调,单路输出电流大于6 mA,脉宽最大误差小于3%。初步测试实验了该驱动电源的可行性。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:640000
    • 提供者:weixin_38605967
  1. 实验4 模型机中时序部件的实现

  2. CPU(2)
  3. 所属分类:讲义

    • 发布日期:2020-12-22
    • 文件大小:4194304
    • 提供者:Hvve_wei
  1. 基于静态固体斜楔干涉的红外探测技术

  2. 针对现有傅里叶变换红外光谱遥测技术响应速度慢、灵敏度低、抗震性差等缺点,提出一种基于静态固体斜楔干涉具为核心的傅里叶变换红外光谱遥测技术。选用UL04371-042型非制冷红外焦平面阵列探测器(UIRFPA)作为干涉信号探测的核心部件。在分析静态固体斜楔干涉具基础理论及探测器性能的基础上设计了驱动电路,FPGA作为时序控制的主体,在Xilinx ISE 12.4的开发环境中,利用Verilog硬件描述语言编程,对探测器的工作时序进行了设计输入和仿真验证。使得干涉信号通过高速AD采集,FPGA外扩
  3. 所属分类:其它

    • 发布日期:2021-03-23
    • 文件大小:1048576
    • 提供者:weixin_38502292