您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 完美时序——时钟产生和分发设计指南

  2. 本书是由工程师们编写的,目标读者是那些希望用最好的方法设计时钟电路的工程师。它重点讲述高速数字设计中时钟发生和分发电路的实施。本书材料是从许多经过时间检验的设计方案中挑选出来的,同时还对可满足更快的时钟频率需要的新技术进行了介绍。
  3. 所属分类:专业指导

    • 发布日期:2009-07-01
    • 文件大小:4194304
    • 提供者:flyasolo
  1. 数字电子电路大全通用数字电路

  2. 第一章,时钟信号产生电路 第二章,波形整形 第三章,定时延时 . . .
  3. 所属分类:专业指导

    • 发布日期:2009-07-12
    • 文件大小:3145728
    • 提供者:yanlihui13579
  1. 完美时序时钟产生和分发系统设计指南

  2. 完美时序,时钟产生和分发系统设计指南。在您设计时钟电路时是否仅仅因为某些方法在过去一直沿用,所以就采用它呢?或者您曾经使用过某个器件仅仅是因为其他设计中使用了它?这种现象在如今的设计中经常出现,特别是在时钟发生和分发电路中。
  3. 所属分类:专业指导

    • 发布日期:2009-08-28
    • 文件大小:2097152
    • 提供者:kingson129
  1. 完美时序 时钟产生和分发设计指南

  2. 本书是由工程师们编写的,目标读者是那些希望用最好的方法设计时钟电路的工程师。它重点讲述高速数字设计中时钟发生和分发电路的实施。本书材料是从许多经过时间检验的设计方案中挑选出来的,同时还对可满足更快的时钟频率需要的新技术进行了介绍。 最终目标是获得纯净、稳定的时钟。现在,许多公司投入整个部门来专门研究信号集成,他们进行仿真、设计审查以及各种分析,以确保时钟的最佳运行状态。设计者应考虑到几个影响时钟波形的因素,本书将研讨时钟设计的若干关键问题。
  3. 所属分类:嵌入式

    • 发布日期:2009-09-11
    • 文件大小:4194304
    • 提供者:zhangjiekl
  1. 篮球竞赛24s定时电路设计

  2. 数电课程设计,定时电路是数字系统中的基本单元电路,它主要是由计数器和振荡器组成。而本课程设计主要是由时钟脉冲产生电路、计数译码显示电路和控制电路三部分组成。
  3. 所属分类:专业指导

    • 发布日期:2010-01-09
    • 文件大小:567296
    • 提供者:numberrongbo
  1. 完美时序-时钟产生和分发设计指南

  2. 本书是由工程师们编写的,目标读者是那些希望用最好的方法设计时钟电路的工程师。它重点讲述高速数字设计中时钟发生和分发电路的实施。本书材料是从许多经过时间检验的设计方案中挑选出来的,同时还对可满足更快的时钟频率需要的新技术进行了介绍。 最终目标是获得纯净、稳定的时钟。现在,许多公司投入整个部门来专门研究信号集成,他们进行仿真、设计审查以及各种分析,以确保时钟的最佳运行状态。设计者应考虑到几个影响时钟波形的因素,本书将研讨时钟设计的若干关键问题。
  3. 所属分类:嵌入式

    • 发布日期:2010-07-31
    • 文件大小:4194304
    • 提供者:zsh2007
  1. 数字电路课程设计汽车转向灯

  2. 汽车转向灯是一种附加车载装置,它能够在汽车转向时对车辆起到警示作用。本文设计了汽车转向灯控制电路,能够在汽车转向时控制左、右各3个指示灯按一定的规律闪动,以提示后面车辆注意。控制电路主要由时钟产生电路、左、右转控制电路、驱动电路等组成。
  3. 所属分类:专业指导

    • 发布日期:2011-01-03
    • 文件大小:479232
    • 提供者:longxingxueyuan
  1. 通用数字电路

  2. 内容涵盖时钟信号产生电路、波形整形及变换电路、定时与延时电路、数据运算电路等等
  3. 所属分类:硬件开发

    • 发布日期:2013-08-29
    • 文件大小:3145728
    • 提供者:yuanchenbo
  1. 完美时序 时钟产生和分发设计指南

  2. 在您设计时钟电路时是否仅仅因为某些方法在过去一直沿用,所以就采用它呢?或者您曾经使用过某个器件仅仅是因为其他设计中使用了它?这种现象在如今的设计中经常出现,特别是在时钟发生和分发电路中。 本书是由工程师们编写的,目标读者是那些希望用最好的方法设计时钟电路的工程师。它重点讲述高速数字设计中时钟发生和分发电路的实施。本书材料是从许多经过时间检验的设计方案中挑选出来的,同时还对可满足更快的时钟频率需要的新技术进行了介绍。
  3. 所属分类:专业指导

    • 发布日期:2009-02-12
    • 文件大小:4194304
    • 提供者:liangxf88
  1. EDA1.5分频时钟产生电路

  2. EDA1 5分频时钟产生电路module fdiv1 5 clkin clr clkout ; input clkin clr; output clkout; reg clkout clk1; wire clk2; integer count; xor xor1 clk2 clkin clk1 ; 异或门 always posedge clkout or negedge clr
  3. 所属分类:硬件开发

    • 发布日期:2013-12-09
    • 文件大小:905
    • 提供者:u013092019
  1. 6-时钟切换电路的设计思想.pdf

  2. 该文件主要是讲述了电路进行时钟切换的时候产生的毛刺(glitch)所带来的的伤害,以及如何设计防止毛刺发生的时钟切换电路。
  3. 所属分类:硬件开发

    • 发布日期:2020-06-25
    • 文件大小:677888
    • 提供者:XXQ121
  1. RC时钟信号产生电路

  2. 本文主要介绍的是RC时钟信号产生电路
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:29696
    • 提供者:weixin_38645335
  1. 基于CPLD的位同步时钟提取电路设计

  2. 本位同步时钟提取方案已在CPLD器件上进行了仿真实现,通过以上的分析可知,本位同步时钟的提取方案具有结构简单、节省硬件资源、同步建立时间短等优点,在输入信号有一次跳变后,系统出现连“1”连“0”,或信号中断时,此系统仍然能够输出位同步时钟脉冲,此后,只要输入信号恢复并产生新的跳变沿,系统仍可以调整此位同步时钟脉冲输出而重新同步,此系统中输入的时钟信号频率相对码元速率越高,同步时钟的位置就越精确,而当输入码元速率改变时,只要改变本系统中的N值系统就可重新正常工作。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:120832
    • 提供者:weixin_38734993
  1. 花样广告灯电路的设计与仿真

  2. 让人眼花缭乱的广告彩灯随处可见,它将城市的夜晚装扮的美丽迷人,商家已无法离开广告彩灯这一非常有效的宣传武器。利用价格低廉的普通集成芯片便可实现对多种花样的广告彩灯控制。本文利用最常用的555定时器及74LS系列器件设计8路彩灯控制电路,并基于Multis-im软件对设计电路进行了仿真验证,基于protel99设计了8路彩灯控制电路的PCB电路,实现了8路彩灯控制。   1 系统设计   1.1 系统功能   8路彩灯控制系统框图如图1所示。由时钟产生电路产生频率约为1 Hz的时钟信号,以时
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:236544
    • 提供者:weixin_38588520
  1. RFID技术中的时钟产生电路的具体设计及芯片选择

  2. 时钟信号产生电路的具体设计要用到一个电压比较器,它可用作过零检测器,电压比较器两端的电压极性每改变一次,比较器的输出也翻转一次,从而实现了时钟的恢复。   这里电压比较器用芯片实现。我们选择National Semiconductor公司生产的LMV761单6-脚SOT23低压具 有推挽输出的精密比较器芯片实现如图1所示。   该芯片主要用于便携式系统、扫描器、机顶盒、窗比较器、零交叉检测、高速采样电路等。   该芯片是精密比较器,它的设计满足了小尺寸低功耗和高性能的便携性要求。   工
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:69632
    • 提供者:weixin_38713009
  1. PCB技术中的高精度高速A/D转换器时钟稳定电路设计

  2. 进入21世纪后,人类社会已全面进入信息时代,信息产业成为了现代社会最重要的支柱和最主要的产业,伴随着半导体技术、数字信号处理技术及通信技术的飞速发展,A/D、D/A转换器近年也呈现高速发展趋势,而随着高速、高精度A/D转换器(ADC)的发展,尤其是能直接进行中频采样的高分辨率数据转换器的上市,对稳定的采样时钟的需求越来越迫切,随着通信系统中的时钟速度迈入GHz级,相位噪声和时钟抖动已成为模拟设计中必须要考虑的因素。数据转换器的主要作用要么是由定期的时间采样产生模拟波形,要么是由一个模拟信号产生一
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:97280
    • 提供者:weixin_38582719
  1. 脉冲产生电路和定时电路

  2. 时钟脉冲是数字系统中一个非常重要的因素。形成脉冲的电路是利用惰性元件(电容C或电感L)的充放电现象。脉冲电路是由两部分组成:惰性电路和开关。开关的作用是破坏稳态,使电路出现暂态 我们这一章主要是学习由555定时电路所构成的脉冲电路。 我们在学习时把这一章的内容分为三姐,它们分别是: §1. 555定时电路 §2. 单稳态电路 §3. 多谐振荡器和施密特电路 §8、1 555定时电路 555定时电路的应用十分广泛,它由TTL集成定时电路和CMOS
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:59392
    • 提供者:weixin_38631182
  1. 模拟技术中的高速ADC的低抖动时钟设计

  2. 引言       ADC是现代数字解调器和软件无线电接收机中连接模拟信号处理部分和数字信号处理部分的桥梁,其性能在很大程度上决定了接收机的整体性能。在A/D转换过程中引入的噪声来源较多,主要包括热噪声、ADC电源的纹波、参考电平的纹波、采样时钟抖动引起的相位噪声以及量化错误引起的噪声等。除由量化错误引入的噪声不可避免外,可以采取许多措施以减小到达ADC前的噪声功率,如采用噪声性能较好的放大器、合理的电路布局、合理设计采样时钟产生电路、合理设计ADC的供电以及采用退耦电容等。本文主要讨论采样时
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:78848
    • 提供者:weixin_38737335
  1. 基于高分辨率A/D转换器和DL技术实现时钟稳定电路的设计

  2. 进入21世纪后,人类社会已全面进入信息时代,信息产业成为了现代社会重要的支柱和主要的产业,伴随着半导体技术、数字信号处理技术及通信技术的飞速发展,A/D、D/A转换器近年也呈现高速发展趋势,而随着高速、高  A/D转换器(ADC)的发展,尤其是能直接进行中频采样的高分辨率数据转换器的上市,对稳定的采样时钟的需求越来越迫切,随着通信系统中的时钟速度迈入GHz级,相位噪声和时钟抖动已成为模拟设计中必须要考虑的因素。  数据转换器的主要作用要么是由定期的时间采样产生模拟波形,要么是由一个模拟信号产生一
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:149504
    • 提供者:weixin_38668335
  1. 时钟产生电路的具体设计及芯片选择

  2. 时钟信号产生电路的具体设计要用到一个电压比较器,它可用作过零检测器,电压比较器两端的电压极性每改变,比较器的输出也翻转,从而实现了时钟的恢复。   这里电压比较器用芯片实现。我们选择National Semiconductor公司生产的LMV761单6-脚SOT23低压具 有推挽输出的精密比较器芯片实现如图1所示。   该芯片主要用于便携式系统、扫描器、机顶盒、窗比较器、零交叉检测、高速采样电路等。   该芯片是精密比较器,它的设计满足了小尺寸低功耗和高性能的便携性要求。   工作条件如
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:77824
    • 提供者:weixin_38507121
« 12 3 4 5 6 7 8 9 10 ... 43 »