点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 时钟使能
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
DS1302时钟芯片驱动程序
1.每次上电,必须把秒寄存器高位(第7位)设置为0,时钟才能走时。 2.如果需要写入数据和时钟日历信息,必须把“写保护”寄存器设置成为0,方法入下: write_clock(0xc1|0x7,0); 3.使能“慢速充电”,方法如下:
所属分类:
嵌入式
发布日期:2009-09-16
文件大小:4096
提供者:
molunwei
EDA技术与VHDL 电子时钟课程设计报告
数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。电路通过使用数字元件,采用三个计数器来构成完成二十四小时的数字钟设计,并且将译码器和二选一数字选择器配合使用来完成动时间写出。此外,使能端和复位端控制信号用来控制电路,使得该电路可以完成保持、清零、预置时间、等一系列的功能。
所属分类:
专业指导
发布日期:2010-01-04
文件大小:660480
提供者:
nemolei
VHDL语言编写的时钟
这是一个用VHDL语言编写的时钟,具有使能端和复位功能,下载后可直接在MAX+plusⅡ上编译仿真下载到实验箱上使用
所属分类:
嵌入式
发布日期:2010-05-16
文件大小:316416
提供者:
xiaorenwu00
3208点阵时钟源代码
#include //定义头文件 MCS-51单片机 //------------------------------定义缩写字符 #define uchar unsigned char #define uint unsigned int //------------------------------定义扬声器接口,低电平使能 sbit Bell_Out = P1 ^ 5;//扬声器驱动 //------------------------------定义DS18B20温度传感器数据接口 s
所属分类:
C/C++
发布日期:2012-05-09
文件大小:11264
提供者:
yc448194192
fpga的时钟使能
不错的时钟使能分析
所属分类:
嵌入式
发布日期:2012-05-18
文件大小:383
提供者:
zhangshixiaohuzi
异步时钟域数据复用
TS_IN[7:0]、CLK、SYNC分别为TS传输流的数据信号、字节时钟、同步信号 DIN[7:0]、CLK_W、EN分别是需要复用的数据、相应的字节时钟和数据使能。 假设TS传输流中的空帧足够多,要求将某些空帧的数据区(共7个数据)全部换为数据DIN(帧同步字节和空帧标志不变),按照TS传输流格式进行传输。TS传输流数据帧中的数据和DIN数据不能出现丢失。
所属分类:
硬件开发
发布日期:2012-05-21
文件大小:1048576
提供者:
pengsirstudent
VHDL时序电路设计
VHDL输入法设计含异步清零和同步时钟使能的加法计数器10进制
所属分类:
软件测试
发布日期:2015-11-18
文件大小:6144
提供者:
qq_32902415
1602液晶显示DS1302时钟
液晶显示时间 通过dofly自带的串口调试软件,打开串口,波特率默认9600,点击更新时间即可,如果不行,按下开发板复位重新更新 ------------------------------------------------*/ #include //包含头文件,一般情况不需要改动,头文件包含特殊功能寄存器的定义 #include #include "ds1302.h" #include "delay.h" #include "1602.h" bit ReadTimeFlag;//定义读时
所属分类:
C++
发布日期:2016-01-16
文件大小:20480
提供者:
yuanpeiwen520
带复位和时钟使能的十进制计数器
带复位和时钟使能的十进制计数器,有波形仿真图,通过了硬件测试
所属分类:
嵌入式
发布日期:2008-12-22
文件大小:163840
提供者:
alex_gaozq
使用HSE时钟时的程序设置时钟参数流程
STM32中有一个全速功能的USB模块,其串行接口引擎需要一个频率为48MHz的时钟源。该时钟源只能从PLL输出端获取,可以选择为1.5分频或者1分频,也就是,当需要使用USB模块时,PLL必须使能,并且时钟频率配置为48MHz或72MHz。
所属分类:
其它
发布日期:2020-07-18
文件大小:55296
提供者:
weixin_38641366
Systick滴答时钟
SysTick 是一个24 位的倒计数定时器,当计到0 时,将从RELOAD 寄存器中 自动重装载定时初值。只要不把它在SysTick 控制及状态寄存器中的使能位清 除,就永不停息。
所属分类:
其它
发布日期:2020-08-15
文件大小:80896
提供者:
weixin_38650629
采用智能时钟门控技术降低动态开关功耗
时钟门控是一种广为人知的功耗优化方法常用于ASIC 和FPGA设计, 这种方法可减少不必要的开关操作。该方法通常需要设计人员在代码中添加少量逻辑来禁用或取消选择没必要保持使能的顺序组件, 例如寄存器。尽管通过该方法降低动态功耗的效果明显, 但设计人员在手动进行优化时往往面临巨大挑战 ●若要真正减少设计中不必要的活动, 只有对设计本身有着深人的了解, 而且通常需要对RT L进行大量修改。 ●目前大多数ASIC 和FPGA设计都整合了最新的、传统的以及第三方IP 电路设计, 但是通常只有
所属分类:
其它
发布日期:2020-11-04
文件大小:159744
提供者:
weixin_38734269
外设时钟控制寄存器
外设时钟控制寄存器(PCLKCR)控制片上各种时钟的工作状态,使能或禁止相关外设的时钟,其分配如图1所示,各位功能定义如表1所列。 图1 外设时钟控制寄存器(PCLKCR) 表1 外设时钟控制寄存器(PCLKCR)功能定义 欢迎转载,信息来源维库电子市场网(www.dzsc.com) 来源:ks99
所属分类:
其它
发布日期:2020-11-13
文件大小:139264
提供者:
weixin_38664159
ST推出用于手机时钟管理的全新低功耗时钟分配芯片
意法半导体(ST)推出一系列时钟分配芯片,新产品是市场上首批每条通道输出使能可以独立控制的时钟分配IC,用于提高嵌入式应用和手持产品的时钟管理精确度,首次推出的产品共有六款。 在手机和M2M(机器对机器)通信设备中,双通道STCD1020、三通道STCD1030和四通道STCD1040可以节省元器件数量和材料成本,降低电路板设计的复杂性。通过把一个主时钟信号分配给多个时钟域,设计人员不必再为支持GSM、蓝牙、WLAN、WiMAX或其它射频通信的芯片组以及机顶盒的芯片组配备多个单独的时
所属分类:
其它
发布日期:2020-11-19
文件大小:60416
提供者:
weixin_38553648
通信与网络中的ST推出六款低功耗时钟分配芯片STCD10x0
意法半导体推出一系列时钟分配芯片,新产品是市场上首批每条通道输出使能可以独立控制的时钟分配IC,用于提高嵌入式应用和手持产品的时钟管理精确度,首次推出的产品共有六款。 在手机和M2M(机器对机器)通信设备中,双通道STCD1020、三通道STCD1030和四通道STCD1040可以节省元器件数量和材料成本,降低电路板设计的复杂性。通过把一个主时钟信号分配给多个时钟域,设计人员不必再为支持GSM、蓝牙、WLAN、WiMAX或其它射频通信的芯片组以及机顶盒的芯片组配备多个单独的时钟源。随着晶振
所属分类:
其它
发布日期:2020-11-19
文件大小:60416
提供者:
weixin_38595356
ST的通道输出使能独立控制的全新时钟芯片
意法半导体推出一系列时钟分配芯片,新产品是市场上首批每条通道输出使能可以独立控制的时钟分配IC,用于提高嵌入式应用和手持产品的时钟管理精确度,首次推出的产品共有六款。 在手机和M2M(机器对机器)通信设备中,双通道STCD1020、三通道STCD1030和四通道STCD1040可以节省元器件数量和材料成本,降低电路板设计的复杂性。通过把一个主时钟信号分配给多个时钟域,设计人员不必再为支持GSM、蓝牙、WLAN、WiMAX或其它射频通信的芯片组以及机顶盒的芯片组配备多个单独的时钟源。随着晶振
所属分类:
其它
发布日期:2020-11-19
文件大小:60416
提供者:
weixin_38610657
嵌入式系统/ARM技术中的Dallas新型非易失性SRAM模块内置实时时钟
Dallas Semiconductor近日推出内置实时时钟(RTC)、采用单芯片表贴封装的非易失性SRAM(NVSRAM)模块——DS3030/DS3045/DS3050/DS3065。在意外或不定期的掉电情况下,这些模块为保护重要数据提供了一种完全集成的便利方法。器件采用27×27mm、256焊球BGA封装,并与外部环境完全隔离密封。 新型的DS3030/DS3045/DS3050/DS3065包含可承受回流焊的电池。由于内部集成有智能电路,可持续监视VCC,检查是否超出容限。一旦出现
所属分类:
其它
发布日期:2020-11-28
文件大小:58368
提供者:
weixin_38635449
时钟系统编程clock.s
时钟系统初始化代码解析: 关闭PLL输出 设置各PLL的lock time 设置分频系数 设置PLL倍频参数 使能各PLL 时钟系统参数设置完成后,打开各PLL,在lock time之后SoC各模块将按照我们设置的值工作
所属分类:
嵌入式
发布日期:2020-12-08
文件大小:2048
提供者:
chenjinnanone
Maxim推出中心频谱扩展时钟调制器DS1081L/83L
Maxim推出DS1081L/DS1083L16MHz至134MHz中心频谱扩展时钟调制器。该系列调制器采用集成的锁相环(PLL)抖动时钟输出,将其调节到中心频率的用户可选幅度之内,即0 (禁止)到±2.0%,从而降低了基波和谐波频率的峰值EMI。EMI的降低是在不牺牲时钟上升/下降时间或增加空间、重量、设计时间以及机械屏蔽所需的成本等因素的基础上。DS1081L/DS1083L理想用于抖动电视和PC显示器大规模LCD面板的行/列驱动时钟信号。 DS0181L采用8引脚TSSOP封装,可
所属分类:
其它
发布日期:2020-12-04
文件大小:61440
提供者:
weixin_38734008
基于 STM 32 建立时钟方案
基于 STM 32 建立时钟方案 2019-10-30 15:48 预计 4 分钟读完 这里必须阐明系统时钟的简历对于系统运行的重要性。系统所有的运行都是建立在时钟的正常运行上的,没有稳健的系统时钟,就不可能有稳定的系统。 在系统中,复位后首要的任务是建立系统时钟,以下是建立系统时钟的基本步骤: 1. 将所有的 RCC 外设寄存器重设为默认值; 2. 启用外部高速晶振; 3. 等待,知道外部高速晶振稳定; 4. 设置欲取指缓存
所属分类:
其它
发布日期:2021-01-20
文件大小:59392
提供者:
weixin_38621104
«
1
2
3
4
5
6
7
8
9
10
...
48
»