您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. cpld经典编程50例

  2. 非常经典的CPLD编程源码,包括时钟分频电路、编、译码电路、触发电路、寄存器、综合实例等若干个精巧电路设计源码
  3. 所属分类:专业指导

    • 发布日期:2009-07-10
    • 文件大小:284672
    • 提供者:cyqhj9
  1. linux系统移植开发文档

  2. Linux系统移植 目 录 第一部分 前言...................................................................................................................................8 1 硬件环境.........................................................................................
  3. 所属分类:硬件开发

    • 发布日期:2010-03-16
    • 文件大小:1048576
    • 提供者:merry3688
  1. 微机原理与接口课程设计报告和源码

  2. 微机原理与接口课程设计中要做的课题有分频器 汉字显示器 计时时钟 数字温度计 随机抽奖器 远程监控系统的报告和源码。
  3. 所属分类:专业指导

    • 发布日期:2010-05-16
    • 文件大小:1048576
    • 提供者:oppolryqyx
  1. 高级 FPGA 教学实验平台实验指导书-逻辑设计

  2. 第一章、ALTERA QUATUSII 5.0 使用介绍...................................... 3 1. 概述 .................................................................. 3 2. QUATUSII 设计过程 ..................................................... 5 2.1. 建立工程 ......................
  3. 所属分类:硬件开发

    • 发布日期:2011-11-12
    • 文件大小:1048576
    • 提供者:nnectar
  1. FPGA源代码-从零开始走进FPGA-例程汇总.rar

  2. 1)water_led_design 一个项目吧,但是结构很完整,基本上都是必须的部分了,虽说只是流水灯 http://www.chinaaet.com/lib/detail.aspx?id=87304 (2)edge_tech_design verilog的边沿检测技术,在fpga信号处理中应用相当的大,这也是一门艺术 http://www.chinaaet.com/lib/detail.aspx?id=87305 (3)synchronism_design fpga中往往会遇到跨时钟,或者
  3. 所属分类:硬件开发

    • 发布日期:2014-04-09
    • 文件大小:1048576
    • 提供者:qq396581272
  1. 富士通MB95310L/370L系列单片机中文硬件手册

  2. 极其详细的富士通F2MC-8FX8位微控制器MB95310L/370L系列单片机中文硬件手册。目录: 第1章概要 ................................................................................................... 1 1.1 MB95310L/370L 系列特性 ...................................................................
  3. 所属分类:嵌入式

    • 发布日期:2014-11-10
    • 文件大小:10485760
    • 提供者:lexus500
  1. DS_NUC122_Series_SC_V2.01.pdf

  2. DS_NUC122_Series_SC_V2.01nuvT。n NUC122 串行外围设备接口 概述 特征 定时器控制器 概述 特征 接凵控制器 概述 特征 看门狗定时器 概述 特征 设备控制器 概述 特征 电气特性 绝对最大额定值 直流电气特性 交流特性 外部 高速晶体交流特性 外部 高速晶体 外部 低速晶体 内部 高速振荡器 内部 低高速振荡器 模拟特性 和电源管理规格 低压复位规格 欠压检测规格 上电复位规格 规格 电气特性 封装信息 历史版本信息 图 图 框图 图功能框图 图 电源分配图
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:1048576
    • 提供者:weixin_38743481
  1. DS_N76E616_SC_Rev1.04.pdf

  2. DS_N76E616_SC_Rev1.04nuvoTon N76E616规格书 地址自动识别 总线 功能描述 起始 及结束 条件 位地址和数据格式 应答 仲裁 控制寄存器 工作模式 主机发送模式 主机接收模式 从机接收模式 从机发送模式 广播呼叫模式 状态字 中断服务程序范例 超时 中断 引脚中断 位模数转换 功能描述 工作方式 转换结果比较器 控制寄存器 驱动 功能描述 控制寄存器 程序流程 时控保护 中断系统 中断概述 中断使能 中断优先级 中断服务 中断延迟 外部屮断 在应用编程 命令 用
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:2097152
    • 提供者:weixin_38743968
  1. RFID技术中的2.4GHz动态CMOS分频器的设计

  2. 摘要:对现阶段的主流高速CMOS分频器进行分析和比较.在此基础上设计一种采用TSPC(truesingle phase clock)和E-TSPC(extended TSPC)技术的前置双模分频器电路。该分频器大大提高了工作频率,采用0.6um CMOS工艺参数进行仿真的结果表明,在5V电源电压下,最高频率达到3GHz,功耗仅为8mW。      关键词:锁相环;双模前置分频器;源极耦合逻辑; 单相时钟;扩展单相时钟 中图分类号:TN772 文献标识码:A 文章编号:1006—6977(2006
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:76800
    • 提供者:weixin_38656989
  1. ATmega_VuMeter:基于TrinketPro 3V(ATmega328P)的VuMeter-源码

  2. ATmega_VuMeter 基于TrinketPro 3V(ATmega328P)的VuMeter 介绍 Trinket Pro 3V的设计说明 相关规格 CPU频率:12MHz RAM:2048字节 具有60个LED RAM的FASTLed Demo的内存占用:[==] 17.6%(从2048字节使用361字节)闪存:[==] 20.5%(从28672字节使用5864字节) 声音包络 采样和存储要求 对于此应用,无需采样高于〜8KHz的频率。 另外,我们想捕获从〜100Hz(男性)到〜
  3. 所属分类:其它

    • 发布日期:2021-03-06
    • 文件大小:13312
    • 提供者:weixin_42121905
  1. pico-examples-源码

  2. Raspberry Pi Pico SDK示例 入门 有关和运行的信息,请参阅和README入门。 第一个例子 应用程序 描述 链接到预建的UF2 用于Pico的强制性Hello World程序(通过串行版本输出) 用于Pico的强制性Hello World程序(通过USB版本输出) 闪烁LED指示灯。 模数转换器 应用程序 描述 显示来自ADC输入的电压。 显示基于两个ADC输入的操纵杆X / Y输入。 用于与ADC交互的交互式外壳。 包括自由运行捕获模式的示例。 钟表 应用程序 描
  3. 所属分类:其它

    • 发布日期:2021-03-06
    • 文件大小:2097152
    • 提供者:weixin_42168902
  1. 时钟分频器-源码

  2. 时钟分频器
  3. 所属分类:其它

    • 发布日期:2021-02-16
    • 文件大小:212992
    • 提供者:weixin_42104947
  1. SD卡二进制读取:一个基本的数据读取电路,用于练习用SD卡进行读写-源码

  2. SD卡二进制读数 该项目从SD卡读取数据,并将其以32位为一组输出到Mimas A7 Artix 7的7段显示器。 概述 七段显示子系统 七段显示从扩展到包括16位十六进制显示,或覆盖整个屏幕。 因此,启用了一些关键更改。 需要解码器才能在各个显示器之间进行切换。 这种单冷解码器输出各个段的使能信号,并与多路复用器(现在具有四个输入而不是两个输入)一起工作,以将适当的数据写入适当的位置。 在以前的实现中,使用了两个显示器,输出切换速率为95.367 Hz(使用20的分频值)。 由于这是开关频
  3. 所属分类:其它

    • 发布日期:2021-02-15
    • 文件大小:5120
    • 提供者:weixin_42109178
  1. 8x PLL的特性-TCL流-sky130进程角的时钟倍频器-源码

  2. 8x PLL的特性-TCL流-sky130进程角的时钟倍频器 PLL作为时钟倍频器的块DIAGARAM如下: 这里M = 8 通过室内室温下130nm ss角的香料仿真测试 PD电路输出 红色:时钟2 \蓝色:时钟1 \橙色:向上信号\绿色:向下信号 分频器电路输出 红色:输出时钟蓝色:输入时钟 电荷泵(CP)输出 红色:电荷泵输出电压 VCO输出 PLL输出 预布局仿真的PLL输出如下: 红色:参考时钟蓝色:输出时钟除以8黄色:下降信号棕色:上升信号粉红色(顶部):ChargePum
  3. 所属分类:其它

    • 发布日期:2021-02-12
    • 文件大小:89088
    • 提供者:weixin_42162216
  1. Z80-512K:Z80 CPU和内存模块-源码

  2. Z80-512K Z80 CPU和内存模块 表中的内容 总览 Z80-512K是RC2014 *兼容模块,旨在运行RomWBW固件,包括CP / M,ZSDOS和这些操作系统下的各种应用程序。 Z80-512K在单个模块中结合了以下RC2014 *模块的功能,从而节省了背板的空间: Z80 CPU模块 512k ROM 512k RAM模块 时钟和复位模块 除这些功能外,Z80-512K还包括可编程CLK2时钟分频器,对电池后备SRAM的支持,电源故障NMI生成和看门狗。 可以使用Z80-
  3. 所属分类:其它

    • 发布日期:2021-02-07
    • 文件大小:5242880
    • 提供者:weixin_42144199
  1. PiFmAdv:具有RDS编码的高级Raspberry Pi FM发射机-源码

  2. PiFmAdv 使用Raspberry Pi的FM-RDS发送器 该程序使用实时生成的RDS(无线电数据系统)数据生成FM调制。 它可以包括单声道或立体声音频。 PiFmAdv调制PLLC而不是时钟分频器,以获得更好的信号纯度,这意味着信号的噪声也较小。 这对立体声有很大的影响,因为它的接收效果更好。 为了使PLLC调制稳定,还需要执行另一步骤。 由于低电压检测,可以将PLLC频率降低到安全值,以防止崩溃。 发生这种情况时,载波频率会根据原始GPU频率而变化。 为避免这种情况,我们可以轻松更
  3. 所属分类:其它

    • 发布日期:2021-02-05
    • 文件大小:2097152
    • 提供者:weixin_42135073
  1. arduino-eurorack-projects:具有Arduino和通用C ++库的Eurorack模块化合成器DIY项目-源码

  2. Arduino Eurorack项目 使用Arduino和通用C ++库进行DIY Eurorack项目。 模组 每个模块都有其自己的详细自述文件。 :4HP时钟分频器。 :两个伯努利门,是Mutable Instruments Branchs的克隆。 :在CV / gate输出上播放Terry Riley的“ In C”的虚拟合奏。 :6HP中复音和单音MIDI至4x CV / gate接口。 库和工具 :便捷的阅读方法,反跳,单次和长按组合,内部上拉用法。 :具有低/高阈值的模
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:9437184
    • 提供者:weixin_42099116
  1. ESP32ACMotorInverter_Test:测试ESP32作为电机逆变器。 未在生产中使用,但效果很好-源码

  2. 警告! 在Makefile上设置您的IDF_PATH和工具链(gcc,binutils,xtensa ...)路径。 更改mcpwm.c文件中的时钟预分频比,使pwm频率达到30000hz(在中心对齐模式下为15Khz),请参见此处: ://gist.github.com/fabiovila/77c544286e9b0260a5a09823b47ba39f 结果 不要在生产中使用,但是可以在带有10A 600V IPM模块的电路板(由我设计)中与1HP 220V三相电动机配合使用。
  3. 所属分类:其它

    • 发布日期:2021-04-02
    • 文件大小:296960
    • 提供者:weixin_42117340
  1. avsdpll_1v8_sky130_ss-源码

  2. 130nm PLL时钟倍频器IP 目录: 目录 PLL时钟倍频器 PLL作为时钟倍频器的块DIAGARAM如下: 这里M = 8 通过室内室温下130nm ss角上的香料模拟测试进行了测试 规格 范围 描述 分 典型值 最大限度 单元 条件 VDD 数字供应 -- 1.8 -- 伏特 T = 27℃ 时钟参考 参考 5 -- 12.5 兆赫 T = 27℃ 时钟输出 输出时钟 40 -- 100 兆赫 PLL模式,T = 27C 时钟输出 输出时钟 -- --
  3. 所属分类:其它

    • 发布日期:2021-03-29
    • 文件大小:3145728
    • 提供者:weixin_42129113
  1. fpga-fibonacci:FPGA Fibonacci术语生成器。输出到7段显示器并与主机进行UART通信以进行错误检查-源码

  2. 斐波那契 该项目使用Cyclone V入门套件来计数并显示可变数量的斐波纳契项到4位LED 7段显示器。 UART模块还用于通过串行终端通信指示是否由于溢出而出现错误的术语。 Quartus II是该项目的设计软件,VHDL被用作硬件描述语言。 该系统可以分为几个块: 时钟边沿分频器(用于为各个系统块生成使能脉冲) 斐波那契术语生成器 波特率发生器 UART模块 十进制到BCD转换器 7段LED驱动器(用于显示斐波纳契项)
  3. 所属分类:其它

    • 发布日期:2021-03-21
    • 文件大小:82944
    • 提供者:weixin_42117485
« 12 3 »