您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog HDL硬件描述语言.rar

  2. www.bestlinux.cn西安万达嵌入式 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15
  3. 所属分类:C++

    • 发布日期:2009-05-06
    • 文件大小:4194304
    • 提供者:qiang215510171
  1. Linux高级编程开发教程.rar

  2. 目 录 雷蒙序 简介 Linux文档工程小组“公告” 译者序 第一部分 Linux内核 前言 第1章 硬件基础与软件基础 6 1.1 硬件基础 6 1.1.1 CPU 7 1.1.2 存储器 8 1.1.3 总线 8 1.1.4 控制器和外设 8 1.1.5 地址空间 9 1.1.6 时钟 9 1.2 软件基础 9 1.2.1 计算机语言 9 1.2.2 什么是操作系统 11 1.2.3 内核数据结构 13 第2章 内存管理 15 2.1 虚拟内存 抽象模型 15 2.1.1 请求调页 17
  3. 所属分类:Linux

    • 发布日期:2009-05-08
    • 文件大小:17825792
    • 提供者:tonny5102
  1. Verilog教程(PDF格式)

  2. 目 录 译者序 前言 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 1 5 3.5 编译指令 15 3.5.1 `defi
  3. 所属分类:C++

    • 发布日期:2009-05-11
    • 文件大小:3145728
    • 提供者:xiongyanping
  1. Verilog 教程

  2. 第1章 简介 1 1.1 什么是Verilog HDL? 1 1.2 历史 1 1.3 主要能力 1 第2章 HDL指南 4 2.1 模块 4 2.2 时延 5 2.3 数据流描述方式 5 2.4 行为描述方式 6 2.5 结构化描述形式 8 2.6 混合设计描述方式 9 2.7 设计模拟 10 第3章 Verilog语言要素 14 3.1 标识符 14 3.2 注释 14 3.3 格式 14 3.4 系统任务和函数 15 3.5 编译指令 15 3.5.1 `define和`undef 15
  3. 所属分类:C++

    • 发布日期:2009-07-06
    • 文件大小:3145728
    • 提供者:wanghanding1988
  1. DM642基本资料 里面很详细哦

  2. TI公司的TMS320DM642(以下简称DM642)是一款专门面向多媒体应用的专用DSP。该DSP时钟高达600MHz,8个并行运算单元,处理能力达4800MIPS(Million Instructions Per Second) 每秒处理的百万级的机器语言指令数;采用二级缓存结构;具有64位外接存储器接口;兼容IEEE—1149.1(JTAG)边界扫描;为了面向多媒体应用,还集成了3个可配置的视频端口、面向音频应用的McASP(Multi Channel AudioSerial Pott)
  3. 所属分类:硬件开发

    • 发布日期:2010-10-30
    • 文件大小:318464
    • 提供者:a_li_lang
  1. FPGA基本内部结构

  2. FPGA内部比较复杂,根据Datasheet上的分类,主要包括以下几个部分: l 输入/输出模块 Input/Output Blocks (IOB) l 可配置逻辑单元 Configurable Logic Blocks (CLB) l Bram Block SelectRAM l 18 x 18 乘法器 (18-Bit x 18-Bit Multipliers) l 全局时钟网络 (Global Clock Mux) l 数字时钟管理模块 (DCM) l 布线资源 Routing Resou
  3. 所属分类:硬件开发

    • 发布日期:2011-07-19
    • 文件大小:151552
    • 提供者:liaiqin880524
  1. 嵌入式课件

  2. ARM9嵌入式系统设计基础教程ppt 第1章 嵌入式系统基础知识 1.1 嵌入式系统的定义和组成 1.1.1 嵌入式系统的定义 1.1.2 嵌入式系统发展趋势 1.1.3 嵌入式系统的组成 1.1.4 实时系统 1.2 嵌入式微处理器体系结构 1.2.1 冯•诺依曼结构与哈佛结构 1.2.2 精简指令集计算机 1.2.3 流水线技术 1.2.4 信息存储的字节顺序 1.3 嵌入式微处理器的结构和类型 1.3.1 嵌入式微控制器 1.3.2 嵌入式微处理器 1.3.3 嵌入式DSP处理器 1.3
  3. 所属分类:嵌入式

    • 发布日期:2012-04-06
    • 文件大小:7340032
    • 提供者:lyjdqpi
  1. 单片机原理及接口技术复习资料

  2. 单片机原理及接口技术 复习资料,基本整理完全,如有错误请指出,改正后发到群共享内 单片机的定义: 单片机是指一块集成在一块芯片的完整计算机系统。 单片机组成: CPU、内存、内部和外部总线系统,大部分还会具有外存,同时集成诸如通讯接口,定时器、实时时钟。 单片机应用: 智能仪器仪表、机电一体化产品、实时工业控制、分布系统的前端模块、家用电器 51单片机基本结构: 串行口输入和输出引脚RXD和TXD; 外部中断输入引脚(!INT0)和(!INT1); 外部技术输入引脚T0和T1; 外部数据存储写
  3. 所属分类:嵌入式

    • 发布日期:2012-05-02
    • 文件大小:51200
    • 提供者:wammaw1314
  1. C开发金典随书源码:含数据结构 数值计算分析 图形图像处理 目录和文件操作 系统调用方面的范例

  2. 配书光盘Readme文件 C 语言通用范例开发金典 第1章 数据结构. 1 1.1 数组和字符串 2 1.1.1 一维数组的倒置 2 范例1-1 一维数组的倒置 2 ∷相关函数:fun函数 1.1.2 一维数组应用 3 范例1-2 一维数组应用 3 1.1.3 一维数组的高级应用 5 范例1-3 一维数组的高级应用 5 1.1.4 显示杨辉三角 7 范例1-4 显示杨辉三角 7 ∷相关函数:c函数 8 1.1.5 魔方阵 9 范例1-5 魔方阵 9 1.1.6 三维数组的表示 14 范例1-6
  3. 所属分类:C

    • 发布日期:2013-10-25
    • 文件大小:4194304
    • 提供者:vcfriend
  1. vhdl教程 挺好的资源

  2. vhdl学习资料,大家喜欢就看看吧VHDL培训教程 第一讲、VHDL简介及其结构 第二讲、VHDL中的对象、操作符、数据类型 第三讲、VHDL中的控制语句及模块 第四讲、状态机的设计VHDL培训教程 欢迎参加VHDL培训 浙江大学电子信息技术研究所 电子设计自动化(EDA)培训中心 编写:王勇 TEL:7951949或7951712 EMAIL:wangy@isee.zju.edu.cn第一讲、VHDL简介及其结构 • 通过本课的学习您可以了解以下几点 1、VHDL 的基本概念 2、VHDL的
  3. 所属分类:C

    • 发布日期:2008-10-27
    • 文件大小:490496
    • 提供者:ylw51100
  1. 低功耗10Gbs CMOS 1∶ 4 分接器.pdf

  2. 采用 T SM C 0.18 μm C M O S 工艺实现了一个应用于光纤通信系统 SD H ST M -64的10 G b/s 1:4分接器,整个系统采 用树型结构,由一个高速1:2分接单元,两个低速1:2分接单元,分频器,数据及时钟输入输出缓冲组成,其中高速分接单元采用 共栅结构,单时钟输入的触发器实现;而低速分接单元则由动态 C M O S 逻辑实现,两个基本结构的使用都有利于降低功耗。该 芯片工作速度最高达12.5 G b/s,功耗仅为120 m W 。
  3. 所属分类:其它

    • 发布日期:2019-09-15
    • 文件大小:344064
    • 提供者:weixin_38744375
  1. 使用vrilog语言通过quartues编译百秒内倒计时电路

  2. FPGA 器件属于专用集成电路中的一种半定制电路,是可编程的逻辑列阵,能够有效的解决原有的器件门电路数较少的问题。FPGA 的基本结构包括可编程输入输出单元,可配置逻辑块,数字时钟管理模块,嵌入式块RAM,布线资源,内嵌专用硬核,底层内嵌功能单元。由于FPGA具有布线资源丰富,可重复编程和集成度高,投资较低的特点,在数字电路设计领域得到了广泛的应用。FPGA的设计流程包括算法设计、代码仿真以及设计、板机调试,设计者以及实际需求建立算法架构,利用EDA建立设计方案或HD编写设计代码,通过代码仿真保
  3. 所属分类:硬件开发

    • 发布日期:2020-01-09
    • 文件大小:29696
    • 提供者:qq_42047541
  1. Experion PKSTM 混合控制器结构描述.pdf

  2. Experion PKSTM 混合控制器结构描述pdf,Experion PKSTM 混合控制器结构描述系统的可用性提升到最高水平。 最高的可用性一I/O链接接口模件(IOLM)、通讦、IO处理器卡件均可实现冗余,以提供给系统最 高的可用性 控制策略组态完全一体化一为了简化工程设计和组态,PMIO提供了相关的 Controlbuilder算法,与 共他的IO包括现场总线算法无缝地集成在一起 可冗余的配置一PMIO配置的可冗余性使之适用于一切要求高可用性的工业应用 现场供电一所有的Io均支持对砚场
  3. 所属分类:其它

    • 发布日期:2019-10-12
    • 文件大小:281600
    • 提供者:weixin_38743506
  1. 1.4【计算机组成与体系结构】考点汇总(共43页).pdf

  2. 对电网应聘人员:计算机专业的笔试相关内容TCPU=In×CPI×TC In执行程序中指令的总数 CPI执行每条指令所需的平均时钟周期数 T时钟周期时间的长度 3.MIPS、 MFLOPS (1) MIPS MIPS (Million Instructions Per Second MIPS=In/(Te×106) In/(In×CPI×Tc×106) Rc/(CPI×106) Te:执行该程序的总时间 In:执行该程序的总指令数 Rc:时钟周期Tc的到数 MIPS只适合评价标量机,不适合评价向量
  3. 所属分类:电信

    • 发布日期:2019-09-03
    • 文件大小:422912
    • 提供者:madam001
  1. CCD图像传感器在微光电视系统中的应用

  2. CCD (Charge Coupled Device) ,即电荷耦合器件,是一种金属-氧化物-半导体结构的新型器件,其基本结构是一种密排的MOS电容器,能够存储由入射光在CCD像敏单元激发出的光信息电荷,并能在适当相序的时钟脉冲驱动下,把存储的电荷以电荷包的形式定向传输转移,实现自扫描,完成从光信号到电信号的转换。这种电信号通常是符合电视标准的视频信号,可在电视屏幕上复原成物体的可见光像,也可以将信号存储在磁带机内,或输入计算机,进行图像增强、识别、存储等处理。因此,CCD器件是一种理想的摄像器
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:88064
    • 提供者:weixin_38671048
  1. 时钟单元基本结构

  2. TMS320F28l2处理器内部集成了振荡器、锁相环、看门狗及工作模式选择等控制电路。振荡器、锁相环主要为处理器CPU及相关外设提供可编程的时钟,每个外设的时钟都可以通过相应的寄存器进行编程设置;看门狗可以监控程序的运行状态,提高系统的可靠性。图6.1为281x处理器内部各种时钟和复位电路的结构框图。   图1 F28l0和F28l2内部的备种时钟和复位电路   由图1可以看出,DSP除了提供基本的锁相环电路外,还可以根据处理器内部外设单元的工作要求配置需要的时钟信号。处理器还将集成的外
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:99328
    • 提供者:weixin_38623919
  1. CCD相机系统中驱动电路的设计

  2. 0 引 言   电荷耦合器件(CCD)是一种转换式图像传感器,是以电荷作为信号的MOS型半导体器件。其基本结构是一种密排的MOS电容器,能够存储由入射光在CCD光敏单元激发而产生的电荷,并且能在适当的时钟脉冲驱动下,把存储的电荷以电荷包的形式定向传输转移,从而完成从光信号到电信号的转换。CCD具有体积小、质量轻、功耗小、工作电压低和抗烧毁等特点,在分辨率、动态范围、灵敏度等方面的优越性也是很多其他器件无法比拟的,目前CCD器件已经广泛地应用到各种各样的成像系统中,成为现代电子学和现代测试技术中
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:261120
    • 提供者:weixin_38607784
  1. 单片机与DSP中的51单片机控制24C02串行E2PROM的读写

  2. I2C总线是一种用于IC器件之间连接的二线制总线。它通过SDA(串行数据线)及SCL(串行时钟线)两根线在连到总线上的器件之间传送信息,并根据地址识别每个器件:不管是单片机、存储器、LCD驱动器还是键盘接口。  1.I2C总线的基本结构 采用I2C总线标准的单片机或IC器件,其内部不仅有I2C接口电路,而且将内部各单元电路按功能划分为若干相对独立的模块,通过软件寻址实现片选,减少了器件片选线的连接。CPU不仅能通过指令将某个功能单元电路挂靠或摘离总线,还可对该单元的工作状况进行检测,从而实现对硬
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:94208
    • 提供者:weixin_38687218
  1. 全局时钟资源和时钟多路复用器(BUFGMUX)

  2. 在Spartan-3器件内部提供了全局时钟资源,其中包括专用时钟输入引脚、缓冲器和布线资源,其时钟分配树结构如图1所示。主要时钟连接路径为从专用时钟输入引脚的全局时钟,在驱动全局时钟缓冲器后经由全局布线资源到达触发器或其他时钟触发的单元,DCM介于全局时钟引脚和全局缓冲器之间便于定制时钟的充分利用。   图1 Spartan-3器件中的时钟分配树结构   这种时钟结构贯穿整个FPGA具有低容值和低偏移互连特性非常适合走高频率信号,这些资源保证了DOM模块的时钟输出具有最小的传输延迟,可提
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:182272
    • 提供者:weixin_38741101
  1. 传感技术中的CCD图像传感器在微光电视系统中的应用

  2. 摘  要:  本文在对CCD图像传感器的特性进行分析的基础上,阐述了CCD图像传感器在微光电视系统中的应用,重点讨论了CCD与像增强器耦合方式,并指出了应用当中应该注意的几个问题及解决的途径。 关键词:  CCD ,图像增强,微光电视,耦合 1   引言     CCD (Charge Coupled Device) ,电荷耦合器件,是一种金属-氧化物-半导体结构的新型器件,其基本结构是一种密排的MOS电容器,能够存储由入射光在CCD像敏单元激发出的光信息电荷,并能在适当相序的时钟脉冲驱动
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:106496
    • 提供者:weixin_38582506
« 12 3 4 5 6 »