您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DSP5416定时器功能实现

  2. /************************************************************* *Copyright (c) 2005,北京精仪达盛科技有限公司研发部 *All rights reserved * *文件名称:tms320uc5402.h *文件标示: *摘 要:本文件内容为TMS320UC5402 DSP 寄存器定义头文件 * 寄存器都以指针方式进行寻址 * *当前版本:1.0 *作 者:王飞 *完成日期:2005年2月17日 * *取代版本:
  3. 所属分类:C

    • 发布日期:2010-07-09
    • 文件大小:2048
    • 提供者:huoluanzhixia
  1. 设计一个通用寄存器组,16位的寄存器。(含报告)

  2. 设计一个通用寄存器组,满足以下要求: ①通用寄存器组中有4个16位的寄存器。 ②当复位信号reset=0时,将通用寄存器组中的4个寄存器清零。 ③通用寄存器组中有1个写入端口,当DRWr=1时,在时钟clk的上升沿将数据总线上的数据写入DR[1..0]指定的寄存器。 ④通用寄存器组中有两个读出端口,由控制信IDC控制,分别对应算术逻辑单元的A口和B口。IDC=0选择目的操作数;IDC=1选择源操作数。 ⑤设计要求层次设计。底层的设计实体有3个:通用寄存器组数据输入模块包括4个16位寄存器,具有
  3. 所属分类:专业指导

    • 发布日期:2011-01-09
    • 文件大小:537600
    • 提供者:jj070728
  1. 锁存器、触发器、寄存器和缓冲器的区别

  2. 锁存器、触发器、寄存器和缓冲器锁存器(latch)---对脉冲电平敏感,在时钟脉冲的电平作用下改变状态 锁存器是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)信号的电平值,仅当锁存器处于使能状
  3. 所属分类:其它

    • 发布日期:2015-03-31
    • 文件大小:74752
    • 提供者:qq_25271965
  1. MCS - 51单片机寄存器功能

  2. 21个特殊功能寄存器(52系列是26个)不连续地分布在128个字节的SFR存储空间中,地址空间为80H-FFH,在这片SFR空间中,包含有128个位地址空间,地址也是80H-FFH,但只有83个有效位地址,可对11个特殊功能寄存器的某些位作位寻址操作(这里介绍一个技巧:其地址能被8整除的都可以位寻址)。在51单片机内部有一个CPU用来运算、控制,有四个并行I/O口,分别是P0、P1、P2、P3,有ROM,用来存放程序,有RAM,用来存放中间结果,此外还有定时/计数器,串行I/O口,中断系统,以及
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:247808
    • 提供者:weixin_38711008
  1. 锁存器、触发器、寄存器和缓冲器的区别

  2. 锁存器是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)信号的电平值,仅当锁存器处于使能状态时,输出才会随着数据输入发生变化。(简单地说,它有两个输入,分别是一个有效信号EN,一个输入数据信号DATA_IN,它有一个输出Q,它的功能就是在EN有效的时候把DATA_IN的值传给Q,也就是锁存的过程)。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:110592
    • 提供者:weixin_38679045
  1. 时钟单元寄存器

  2. 振荡器、锁相环、看门狗及处理器工作模式选择等控制电路的配置寄存器如表1所列。   表1   时钟、锁相环、看门狗以及低功耗模式寄存器   欢迎转载,信息来源维库电子市场网(www.dzsc.com)   来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:89088
    • 提供者:weixin_38632825
  1. 时钟单元基本结构

  2. TMS320F28l2处理器内部集成了振荡器、锁相环、看门狗及工作模式选择等控制电路。振荡器、锁相环主要为处理器CPU及相关外设提供可编程的时钟,每个外设的时钟都可以通过相应的寄存器进行编程设置;看门狗可以监控程序的运行状态,提高系统的可靠性。图6.1为281x处理器内部各种时钟和复位电路的结构框图。   图1 F28l0和F28l2内部的备种时钟和复位电路   由图1可以看出,DSP除了提供基本的锁相环电路外,还可以根据处理器内部外设单元的工作要求配置需要的时钟信号。处理器还将集成的外
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:99328
    • 提供者:weixin_38623919
  1. 事件管理器捕获单元时钟基准的选择

  2. 对于EVA模块,捕获单元3有自己独立的时钟基准,捕获单元1和2共同使用一个时间基准,因此同时使用2个通用定时器,捕获单元1和2共用1个,捕获单元3用1个。对于EVB模块,捕获单元6有一个独立的时钟基准。捕获单元的操作不会影响任何通用定时器的任何操作,也不会影响与通用定时器的操作相关的比较/PWM操作9为使捕获单元能够正常工作,必须配置下列寄存器:   ●初始化CAPFIFO=寄存器,清除相应的状态位;   ●设置使用的通用定时器的工作模式;   ●设置相关通用定时器的比较寄存器或周期寄存器
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:26624
    • 提供者:weixin_38640150
  1. 事件管理器件捕获单元的结构

  2. 捕获单元的操作由4个16位控制寄存器(CAPCONA/B和CAPFIFOA/B)控制。由于捕获单元的时钟由定时器提供,在使用时,相关的定时器控制寄存器Ta-CON(x=1,2,3或4)也控制捕获单元的操作。捕获单元的结构如图所示”概括起来有以下特点:   ●1个16位捕获控制寄存器(EVA ̄CAPCONA,EVB-CAPCONB),可读写。   ●1个16位捕获FIFO状态寄存器(EVA ̄CAPFIFOA,EVB-CAPFIFOB)。   ●可选择通用定时器1或2(EVA)和通用定时器3或
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:78848
    • 提供者:weixin_38693084
  1. 死区定时器控制寄存器

  2. 每个比较单元都有一个死区定时器,但各比较单元共用一个时钟预定标分频器和死区周期寄存器。每个单元的死区可以独立地使能或禁止。   图 死区设置寄存器   表 死区设置寄存器功能定义  欢迎转载,信息来源维库电子市场网(www.dzsc.com)   来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:105472
    • 提供者:weixin_38699551
  1. 事件管理器比较单元功能介绍

  2. 事件管理器(EVA)模块中有3个比较单元(比较单元1、2和3),事件管理器(EVB)模块中也有3个比较单元(比较单元4、5和6)。每个比较单元都有2个相关的PWM输出。比较单元的时钟基准由通用定时器1和通用定时器3提供。事件管理器的比较单元做为PWM信号输出的辅助电路,主要用来控制信号处理器的PWM输出的占空比,其结构如图1所示。   图1 事件管理器比较单元   比较单元的功能结构如图2所示。心模块是比较逻辑,主要由事件管理器定时器1的计数寄存器TICNT和比较寄存器CMPRx构成。两
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:111616
    • 提供者:weixin_38630697
  1. 通用定时器

  2. 每个事件管理器有两个通用定时器,事件管理器EVA使用定时器GP1和GP2,事件管理器EVB使用定时器GP3和GP4。每个通用定时器都可以独立使用,也可以多个定时器彼此同步使用。通用定时器的比较寄存器用作比较功能时可以产生PWM波形。当定时器工作在增或增减模式时,有3种连续工作方式,可使用可编程预定标的内部或外部输入时钟。通用定时器还为事件管理器的每个子模块提供基准时钟:GP1为比较器和PWM电路提供基准时钟;GP2为捕获单元和正交脉冲计数操作提供基准时钟。周期寄存器和比较寄存器有双缓冲,允许用户
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:81920
    • 提供者:weixin_38738272
  1. EDA/PLD中的CoolRunner-II器件的宏单元Macrocell

  2. 在CoolRunner-II器件的每个功能块中有16个独立的宏单元,每个宏单元由触发器、多路选择器及时钟资源等构成,如图1所示。    图1 CoolRunner-II宏单元结构  宏单元中的触发器可以构成普通的触发器、锁存器和双沿触发器(DualEDGE),双沿触发器的使用及丰富了CoolRunner-II的应用,节省了逻辑资源。例如利用双沿触发器可构成时钟的倍频器、移位寄存器、计数器及脉宽调制器(PWM)等,如图2所示。一般情况下,在普通的CPLD器件中使用触发器来实现信号的倍频功能需
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:120832
    • 提供者:weixin_38556416
  1. EDA/PLD中的CoolRunner-II器件的使用双沿触发寄存器

  2. 在CoolRunner-II器件中每个宏单元的触发器都具有双沿触发(DET)的功能,这个特性可以进一步提高器件的资源利用率和可靠性,有效地降低器件的功耗。因为寄存器采用双沿触发后可以使器件的时钟信号频率降低一半,从而带来功耗的降低和可靠性的提高。双沿触发寄存器可用于高性能移位寄存器、计数器、比较器及状态机等,设计工具可以自动地推论在ABEL、HDL语言及Schematic设计中的DET触发器。 例1:基于VHDL语言的设计。           process  (clock)        
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:28672
    • 提供者:weixin_38704922
  1. 模拟技术中的TMS320C28x模数转换器的精度校正

  2. TMS320C28x模数转换器的精度校正 作 者: 西北工业大学 赵宇萍 谢拴勤 郭晓康 引 言:  TMS320F2812是德州仪器公司(TI)推出的主频最高可达150 MHz的32位高性能数字信号处理器(DSP),内部集成了ADC转换模块。ADC模块是一个12位、具有流水线结构的模数转换器,内置双采样保持器(S/H),可多路选择16通道输入,快速转换时间运行在25 MHz、ADC时钟或12.5 Msps,16个转换结果寄存器可工作于连续自动排序模式或启动/停止模式。  在现代电子系统中
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:91136
    • 提供者:weixin_38530115
  1. TMS320C28x模数转换器的精度校正

  2. 引言:  TMS320F2812是德州仪器公司(TI)推出的主频最高可达150MHz的32位高性能数字信号处理器(DSP),内部集成了ADC转换模块。ADC模块是一个12位、具有流水线结构的模数转换器,内置双采样保持器(S/H),可多路选择16通道输入,快速转换时间运行在25MHz、ADC时钟或12.5Msps,16个转换结果寄存器可工作于连续自动排序模式或启动/停止模式。  在现代电子系统中,作为模拟系统与数字系统接口的关键部件,模数转换器(ADC)已经成为一个相当重要的电路单元,用于控制回路
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:180224
    • 提供者:weixin_38655682
  1. CoolRunner-II器件的使用双沿触发寄存器

  2. 在CoolRunner-II器件中每个宏单元的触发器都具有双沿触发(DET)的功能,这个特性可以进一步提高器件的资源利用率和可靠性,有效地降低器件的功耗。因为寄存器采用双沿触发后可以使器件的时钟信号频率降低一半,从而带来功耗的降低和可靠性的提高。双沿触发寄存器可用于高性能移位寄存器、计数器、比较器及状态机等,设计工具可以自动地推论在ABEL、HDL语言及Schematic设计中的DET触发器。 例1:基于VHDL语言的设计。           process  (clock)        
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:27648
    • 提供者:weixin_38704830
  1. CoolRunner-II器件的宏单元Macrocell

  2. 在CoolRunner-II器件的每个功能块中有16个独立的宏单元,每个宏单元由触发器、多路选择器及时钟资源等构成,如图1所示。    图1 CoolRunner-II宏单元结构  宏单元中的触发器可以构成普通的触发器、锁存器和双沿触发器(DualEDGE),双沿触发器的使用及丰富了CoolRunner-II的应用,节省了逻辑资源。例如利用双沿触发器可构成时钟的倍频器、移位寄存器、计数器及脉宽调制器(PWM)等,如图2所示。一般情况下,在普通的CPLD器件中使用触发器来实现信号的倍频功能需
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:146432
    • 提供者:weixin_38674675
  1. 51单片机中21个特殊功能寄存器的工作原理解析

  2. 21个特殊功能寄存器(52系列是26个)不连续地分布在128个字节的SFR存储空间中,地址空间为80H-FFH,在这片SFR空间中,包含有128个位地址空间,地址也是80H-FFH,但只有83个有效位地址,可对11个特殊功能寄存器的某些位作位寻址操作(这里介绍一个技巧:其地址能被8整除的都可以位寻址)。   在51单片机内部有一个CPU用来运算、控制,有四个并行I/O口,分别是P0、P1、P2、P3,有ROM,用来存放程序,有RAM,用来存放中间结果,此外还有定时/计数器,串行I/O口,中断系
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:191488
    • 提供者:weixin_38570519
  1. MCS - 51单片机寄存器功能

  2. 21个特殊功能寄存器(52系列是26个)不连续地分布在128个字节的SFR存储空间中,地址空间为80H-FFH,在这片SFR空间中,包含有128个位地址空间,地址也是80H-FFH,但只有83个有效位地址,可对11个特殊功能寄存器的某些位作位寻址操作(这里介绍一个技巧:其地址能被8整除的都可以位寻址)。   在51单片机内部有一个CPU用来运算、控制,有四个并行I/O口,分别是P0、P1、P2、P3,有ROM,用来存放程序,有RAM,用来存放中间结果,此外还有定时/计数器,串行I/O口,中断系
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:247808
    • 提供者:weixin_38741030
« 12 3 4 5 6 7 8 9 10 ... 13 »