您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 通过 UART 读写 SDRAM verilog 源代码, 附时序约束文件

  2. 通过 UART 的接口发送命令来读写 SDRAM 命令格式如下: 00 02 0011 1111 2222 00: 写数据 02: 写个数 0011: 写地址 1111 2222: 写数据, 是 16 bit, 每写完一个数据,向串口发送 FF 回应; 输出: FF FF 01 03 0044 01: 读sdram 03: 读的个数 0044: 读的地址 输出: xxxx xxxx xxxx sdram 在 0044 0045 0046 处的数据; sdram 使用的是 K4S161622D.
  3. 所属分类:其它

    • 发布日期:2010-10-10
    • 文件大小:14336
    • 提供者:littlexidong
  1. lpc2478芯片资料

  2. LPC2478系列ARM一款具有极高集成度并且以ARM7TDMI-S为内核的微控制器,支持支持实时仿真和嵌入式跟踪,处理器时钟高达72MHz。 片内集成:支持STN和TFT显示的LCD控制器、10/100M以太网媒体访问控制器(MAC)、USB 2.0全速Device/Host/OTG控制器、4个UART,2路CAN-bus、1个SPI接口、2个SSP接口、3个I2C接口和1个I2S接口。同时还带有1个片内4MHz内部振荡器、98KB RAM以及1个支持异步静态存储器设备和动态存储器的外部存储
  3. 所属分类:其它

    • 发布日期:2011-07-28
    • 文件大小:433152
    • 提供者:li285915046
  1. 远盈基于MX53的WinCE7工业嵌入式系统

  2. 作为一个技术先导型公司, 远盈公司致力于飞思卡尔i.MX系列的方案研发已有多年, 相继已成功推出基于i.MX25、i.MX28、i.MX35及i.MX51等开发工具,远盈科技紧随市场需要,于2011年6月成功推出基于飞思卡尔i.MX53的Windows CE 7系统级平台的开发工具: YY-i.MX53W。 i.MX53以ARM Cortex A8为核心构架;主频可以扩展到1GHZ~1,2GHZ, 拥有32K的指令缓存和数据缓存以及256K的二级缓存,并且集成了多媒体硬件加速单元:3D和2D图
  3. 所属分类:网络监控

    • 发布日期:2011-09-06
    • 文件大小:68608
    • 提供者:sailor819
  1. NB110说明书

  2. 网桥-2M线转以太口。 NB110 系列以太网桥包括 NB110B 、 NB 110C 、 NB110D 、 NB110E 、 NB110F 五个型号,是 迈普通信 研制的高性能、自学式远程以太网网桥。 NB110 系列产品提供 10/100M 自适应及全 / 半双工以太网口、 V.35 口和 2M G.703 线路口,配合 MP9710/9400 大客户专线接入平台,或成对使用可以在两个以太网络间提供 2M 或 2~8M 数据透传,适用于金融、电信、教育、证券、企业等用户构建高速、低成本的专
  3. 所属分类:电信

    • 发布日期:2011-09-13
    • 文件大小:363520
    • 提供者:dk11122
  1. 基于FPGA的出租车计价器

  2. 有计程,计时,计费模块,代码,仿真图 分频模块:将1M的时钟频率进行分频 计程模块:接收,统计100m的脉冲信号个数。小于起步里程时,输出起步里程,负责输出实际里程 计费模块:接收,统计里程数小于起步价时,输出起步价,负责输出实际价钱 显示:显示计时和里程,价钱的数值
  3. 所属分类:C/C++

    • 发布日期:2011-12-29
    • 文件大小:226304
    • 提供者:panbian7
  1. STM32F407系统时钟设置程序STM32F4xx_Clock_Configuration_V1.0.1.xls

  2. 来自于ST官网,STM32F4xx_Clock_Configuration_V1.0.1.xls 填入想要的时钟参数,点击run,则可获得相应参数的值 PLL_N PLL_P PLL_Q
  3. 所属分类:其它

    • 发布日期:2012-05-24
    • 文件大小:1048576
    • 提供者:weixi87
  1. 网络先锋控制卡

  2. 室内外通用,支持无灰度全彩;全智能扫描设置、 100M网络、任意分区、50芯接口两个、485、232串口通讯,飘雪、镭射效果。带模拟时钟,正计时倒计时,支持FLASH、图片、播放。支持二次开发,自动获取屏大小,提供银行统一发布软件,
  3. 所属分类:管理软件

    • 发布日期:2012-10-04
    • 文件大小:1048576
    • 提供者:pxs0113
  1. 基于FPGA的全数字锁相环【VerilogHDL】

  2. 曾在网上搜过,只有两个版本,都不能用,于是就自己弄了一个 本人水平有限,有不对之处希望指正 foreveronly@vip.qq.com欢迎交流 仿真通过10K~100K方波,理论上应该更宽,但本人只用到这么宽,就只实验了这几个点。 相差恒定90度【输出超前】 仿真时钟100M,硬件不够自行倍频
  3. 所属分类:硬件开发

    • 发布日期:2013-05-31
    • 文件大小:14336
    • 提供者:foreveronly
  1. 通信网络技术

  2. 网 络 化 监 督 与 控 制 系 统 通信网络技术 通信网是一种由通信端点、节(结)点和传输链路相互有机地连接起来,以实现在两个或更多的规定通信端点之间提供连接或非连接传输的通信体系。通信网按功能与用途不同,一般可分为物理网、业务网和支撑管理网等三种。   物理网是由用户终端、交换系统、传输系统等通信设备所组成的实体结构,是通信网的物质基础,也称装备网。用户终端是通信网的外围设备,它将用户发送的各种形式的信息转变为电磁信号送入通信网路传送,或将从通信网路中接收到的电磁信号等转变为用户可识别的
  3. 所属分类:网络监控

    • 发布日期:2014-08-06
    • 文件大小:37888
    • 提供者:jh123456987
  1. icool6410 硬件手册

  2. ICOOL6410是斯道推出的一款低价高品质核心板加底板的ARM11开发板,主频800Mhz,外频可以跑到DDR400,并且支持TF卡裸机启动烧录。 该开发板性价比好功能全。主处理器采用三星的S3C6410,内存选用三星的K4X1G163PE DDR400 (BGA封装),CPU主频可以跑到800Mhz,外频可以跑到400Mhz,该CPU有2D/3D加速功能. 该板支持高清视频到720P,外置存储有NAND/TFcard.电源全部采用Torex的DC2DC ,具有良好的功耗.该板布局合理,接口
  3. 所属分类:硬件开发

    • 发布日期:2015-10-17
    • 文件大小:1048576
    • 提供者:cjhh319
  1. LMK04906寄存器配置

  2. LMK04906寄存器配置,晶振20MHz, AC耦合,VCO=2.4G(请注意VCO只能配置在2.37-2.7G之间,否则将不成功),产生多路时钟(120M,160M,100M等),在项目上已验证。
  3. 所属分类:其它

    • 发布日期:2017-05-28
    • 文件大小:412
    • 提供者:huahao6869
  1. 使用AD9834与STM32联调的函数信号发生器

  2. 功能:stm32f103rct6控制,75MHz时钟, AD9834正弦波点频输出,范围0-30M(可编辑0-100M),方波:50k-5M,三角波:0-10M,扫频默认正弦波 。显示模块:12864
  3. 所属分类:硬件开发

    • 发布日期:2017-09-04
    • 文件大小:611328
    • 提供者:xcs101
  1. 基于Verilog的数字频率计的代码

  2. Vorilog语言编写的数字频率计测频部分的代码,本人毕业设计测频部分实用代码,绝对有效。系统的时钟频率为100M,包含50M的自检信号。
  3. 所属分类:硬件开发

    • 发布日期:2018-05-13
    • 文件大小:6291456
    • 提供者:tanliang1233
  1. vrilog 流水灯

  2. 以Nexys4 DDR开发板上的晶振产生的100M的脉冲作为时钟信号,先进行分频,分频至1HZ,然后驱动十六个led显示按照设置的模式显示。五个拨码开关,SW4,SW3,SW2,SW1,SW0为五个输入信号,可以控制五种闪烁模式,结果在LED15~LED0上显示出来。要求实现如下功能: (1)从右往左依次点亮16个led。 (2)从左往右依次点亮16个led。 (3)从中间往两边依次点亮16个led。 (4)从两边往中间依次点亮16个led。 (5)16个led以1Hz的频率闪烁。
  3. 所属分类:硬件开发

    • 发布日期:2018-06-25
    • 文件大小:741376
    • 提供者:nextpackage
  1. 8路网络控制器

  2. 整体定时控制(年月日周时分循环控制) 8路独立定时控制 8路输入关联直接直接8路输出 通过1个以太网口(10/100M),可以用自定义协议控制或者MODBUS TCP协议控制 带有实时时钟,同时具有网络校对时间的功能。控制器启动或者晚上12点自动校对 一键恢复控制器出厂配置:192.168.0.200-1300
  3. 所属分类:其它

    • 发布日期:2018-07-20
    • 文件大小:253952
    • 提供者:xiaoya3304756
  1. ALU流水的单周期MIPS Verilog完整代码(100M时钟,含测试的FIR汇编代码和机器码)

  2. 单周期MIPS CPU的Verilog完整代码,Vivado 2017软件工程。ALU全部采用门级语言编写,并添加一级流水,达到100M时钟要求,含帮助文件夹,说明功能和模块结构。含完成32位FIR的MIPS汇编代码和机器码,工程使用ILA抓取预期结果和结果信号差,含matlab代码分析导出信号计算信噪比。
  3. 所属分类:硬件开发

    • 发布日期:2019-03-13
    • 文件大小:210763776
    • 提供者:super_jasper
  1. 三旺 MODEL7211(10/100M以太网网桥)产品说明书.pdf

  2. 三旺 MODEL7211(10/100M以太网网桥)产品说明书pdf,三旺 MODEL7211(10/100M以太网网桥)产品说明书以太网网桥 以太网网桥 【简介】 接口连接: 或 接口阻抗:Ω9不平衡接头,9平衡接头自适应 以太网网桥是通过单线路实现以太网的低成本桥接设备。线路 接凵保护 电磁隔离 接口采用不成帧 速率接口。以太网数据包占用帧全部个时隙。 接口协议标准:符合 建议 主链路可提供两种时钟源:从口恢复的时钟,和设备內部时钟。以太网接 输出抖动转移:符合 建议 ∏采用 标准,支持全义
  3. 所属分类:其它

    • 发布日期:2019-10-31
    • 文件大小:188416
    • 提供者:weixin_38744270
  1. 三旺 MODEL7212(10/100M以太网FE1网桥)产品说明书.pdf

  2. 三旺 MODEL7212(10/100M以太网FE1网桥)产品说明书pdf,三旺 MODEL7212(10/100M以太网FE1网桥)产品说明书以太网网桥 以太网网桥 【简介】 接口连接: 或 接口阻抗:9不平衡接头,9平衡 接头自适应 以太网网桥是通过单线路实现以太网的低成本桥接设备。线路 接凵保护: 电磁隔离 接口采用成帧速率接口。以太网数据包占用帧全部或部分时隙。主链路 接口协议标准:符合 建议 可提供两种时钟源:从口恢复的时钟,和设备内部时钟。以太网接口采用 输出抖动转移:符合 建议 标
  3. 所属分类:其它

    • 发布日期:2019-10-20
    • 文件大小:191488
    • 提供者:weixin_38744435
  1. Maxim推出可提供全运营级时钟同步的IC DS3104

  2. Maxim推出业界第一款可提供全运营级时钟同步的IC DS3104,适用于新型同步以太网(SyncE)线卡以及SONET/SDH/SyncE混合线卡。这一新型线卡时钟IC采用Maxim经过验证的基于DSP的数字PLL (DPLL)技术(首先用于高度集成的DS3100单片IC时钟卡),适合于下一代电信系统。     DS3104的关键创新之处在于包含了两路独立的DPLL,可以实现以太网时钟速率和SONET/SDH速率之间的双向频率转换,并且完全支持1G、10G以及100M以太网MII时钟速率。
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:89088
    • 提供者:weixin_38723559
  1. 通信与网络中的美信电信时钟器件支持SONET/SDH/SyncE及无线系统

  2. Maxim Integrated Products(美信)推出业界第一款可提供全运营级时钟同步的IC DS3104,适用于新型同步以太网(SyncE)线卡以及SONET/SDH/SyncE混合线卡。这一新型线卡时钟IC采用Maxim经过验证的基于DSP的数字PLL(DPLL)技术(首先用于高度集成的DS3100单片IC时钟卡),适合于下一代电信系统。 DS3104的关键创新之处在于包含了两路独立的DPLL,可以实现以太网时钟速率和SONET/SDH速率之间的双向频率转换,并且完全支持1G、1
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:87040
    • 提供者:weixin_38639747
« 12 3 »