您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 晶振和电容匹配指导

  2. 晶振和电容匹配指导,用于准确的晶体工作场合。
  3. 所属分类:硬件开发

    • 发布日期:2014-02-14
    • 文件大小:290816
    • 提供者:u013661323
  1. 联盛德W600之PCB硬件设计最小系统(附元器件库)

  2. W600的硬件设计外围很简单,需要注意的是: 芯片5,6,7脚附件分别为 10uf 和 4.7nf 滤波器电容。 芯片9,10 脚附近放置 47uf 滤波电容。 芯片 11 脚需外接 24K 1%精度电阻。 芯片 24 脚需要外接 1uf 滤波电容。 射频部分空间允许情况下可以留π型网络,以便后期射频调试。(尤其是过认证要求会高一些) 晶振频率为40MHz,晶振匹配电容一般为15pF,由于各家晶振生产工艺,PCB走线设计等因素,可能需要根据实际情况调节匹配电容容值(频偏在±10ppm范围内较好)
  3. 所属分类:其它

    • 发布日期:2021-01-06
    • 文件大小:1048576
    • 提供者:weixin_38613681
  1. 联盛德W600之PCB硬件设计最小系统(附元器件库)

  2. W600的硬件设计外围很简单,需要注意的是: 芯片5,6,7脚附件分别为 10uf 和 4.7nf 滤波器电容。 芯片9,10 脚附近放置 47uf 滤波电容。 芯片 11 脚需外接 24K 1%精度电阻。 芯片 24 脚需要外接 1uf 滤波电容。 射频部分空间允许情况下可以留π型网络,以便后期射频调试。(尤其是过认证要求会高一些) 晶振频率为40MHz,晶振匹配电容一般为15pF,由于各家晶振生产工艺,PCB走线设计等因素,可能需要根据实际情况调节匹配电容容值(频偏在±10ppm范围内较好)
  3. 所属分类:其它

    • 发布日期:2021-01-06
    • 文件大小:1048576
    • 提供者:weixin_38711008