点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 智力抢答器VHDL设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的抢答器设计
智力竞赛抢答计时器的设计 一、 课题说明在许多比赛活动中,为了准确、公正、直观地判断出第一抢答者,通常设置一台抢答器,通过数显、灯光及音响等多种手段指示出第一抢答者。同时,还可以设置计时、计分、犯规奖惩计录等多种功能。 二、 设计要求 1、设计一个4组参加的智力竞赛抢答计时器。每组设置一个抢答按钮供抢答者使用。 2、电路具有第一抢答信号的鉴别和锁存功能。在主持人将系统复位并发出抢答指令后,当有某一组参赛者首先按下抢答开关时,数码管显示相应组别并伴有声响。此时,电路应具备自锁功能,使别组的抢答开
所属分类:
硬件开发
发布日期:2009-05-11
文件大小:235520
提供者:
yinmy123456
智力抢答器VHDL设计
这个设计主要是用VHDL语言编程,实现四路智力抢答器。 输入:总共有八个按键输入,其中开始键(start)、复位键(reset)、加分键(up)和减分键(dn)由主持人控制;另外还有四个选手的抢答按键。
所属分类:
专业指导
发布日期:2010-05-24
文件大小:3145728
提供者:
hxt20081989
可满足8个组,同时参加竞赛的智力竞赛抢答器设计
可满足8个组,同时参加竞赛。抢答器复位后,数码显示为0,在竞赛主持人出完题并示意抢答开始后,每个组都可以通过各自的按钮开关发出抢答信号,抢答器一旦接收到某组最先发出的信号后,立即让数码管显出该组的组号,同时发出音响提示,且对后来组发出的抢答信号一律不与理睬。主持人用复位钮复位抢答器,数码显示归0,提示音停止,在抢答组回答完问题后,重复前述过程,可进行下一题抢答。
所属分类:
专业指导
发布日期:2010-06-12
文件大小:203776
提供者:
sunlu131415
EDA课程设计—智力竞赛抢答器
基于VHDL语言的智力竞赛抢答器课程设计 每个步骤都有仿真图和相应程序
所属分类:
嵌入式
发布日期:2010-12-26
文件大小:295936
提供者:
f166783980
基于FPGA数字抢答器的设计
抢答器是为智力竞赛参赛者答题时进行抢答而设计的一种优先判决器电路,竞赛者可以分为若干组,抢答时各组对主持人提出的问题要在最短的时间内做出判断,并按下抢答按键回答问题。当有人抢答则在显示器上显示该组组号,同时电路将其他各组按键封锁。若在规定时间内无人抢答,警报器发出警报。回答完问题后,由主持人将按键恢复,重新进行下一轮抢答。本设计应用EDA技术,在复杂可编程逻辑芯片EPF10K10LC84-4上用VHDL编写各个功能模块并联合外围电路完成了数字抢答器的设计。采用FPGA 控制增强了系统的灵活性,
所属分类:
硬件开发
发布日期:2011-03-29
文件大小:1048576
提供者:
luomeigang
智力抢答器的设计与分析
EDA技术综合应用实例与分析1\EDA技术综合应用实例与分析
所属分类:
专业指导
发布日期:2011-05-25
文件大小:672768
提供者:
yiranbuneng
智力抢答器
这个设计主要是用VHDL语言编程,实现四路智力抢答器。
所属分类:
专业指导
发布日期:2011-12-19
文件大小:36864
提供者:
xijiwumin
基于VHDL的智力竞赛抢答器
本设计为四路智能抢答器,所以这种抢答器要求有四路不同组别的抢答输入信号,并能识别最先抢答的信号,直观地通过数显和蜂鸣等方式显示出组别;对回答问题所用的时间进行计时、显示、超时报警、预置答题时间,同时该系统还应有复位、倒计时启动功能。
所属分类:
其它
发布日期:2012-02-08
文件大小:804864
提供者:
xp3525
基于FPGA的智力竞赛抢答器设计
基于FPGA的智力竞赛抢答器设计 1、设计一个4人参加的智力竞赛抢答器,当有某一参赛者首先按下抢答开关时,相应显示灯亮并伴有声响,此时抢答器不再接受其他输入信号。 2、电路具有回答问题时间控制功能,要求回答问题时间小于或等于100s(显示为0~99),时间显示采用倒计时方式。当达到限定时间时,发出声响以示警告。 3、使用工具软件MAX-PLUSⅡ,利用VHDL硬件描述语言进行各模块及整个系统 的仿真与分析。
所属分类:
专业指导
发布日期:2012-05-07
文件大小:287744
提供者:
luchenleiya
EDA技术综合应用实例与分析
第1章 EDA技术综合应用设计基础 第2章 多路彩灯控制器的设计与分析 第3章 智力抢答器的设计与分析第4章 电子密码锁的设计与分析 第5章 微波炉控制器的设计与分析 第6章 交通控制器的设计与分析 第7章 综合计时系统的设计与分析 第8章 数据采集控制系统的设计与分析 第9章 电梯控制器的设计与分析 第10章 车载DVD位控系统的设计与分析 第11章 直接数字频率合成器的设计与分析 第12章 图像边缘检测器的设计与 分析 第13章 等精度数字频率计的设计与分析第14章 出租车计费系统的设计与
所属分类:
交通
发布日期:2008-07-09
文件大小:6291456
提供者:
PIDER2008
EDA技术综合应用实例与分析
第1章 EDA技术综合应用设计基础 第2章 多路彩灯控制器的设计与分析 第3章 智力抢答器的设计与分析第4章 电子密码锁的设计与分析 第5章 微波炉控制器的设计与分析 第6章 交通控制器的设计与分析 第7章 综合计时系统的设计与分析 第8章 数据采集控制系统的设计与分析 第9章 电梯控制器的设计与分析 第10章 车载DVD位控系统的设计与分析 第11章 直接数字频率合成器的设计与分析 第12章 图像边缘检测器的设计与 分析 第13章 等精度数字频率计的设计与分析第14章 出租车计费系统的设计与
所属分类:
交通
发布日期:2008-07-09
文件大小:1048576
提供者:
PIDER2008
EDA技术综合应用实例与分析2
第1章 EDA技术综合应用设计基础 第2章 多路彩灯控制器的设计与分析 第3章 智力抢答器的设计与分析第4章 电子密码锁的设计与分析 第5章 微波炉控制器的设计与分析 第6章 交通控制器的设计与分析 第7章 综合计时系统的设计与分析 第8章 数据采集控制系统的设计与分析 第9章 电梯控制器的设计与分析 第10章 车载DVD位控系统的设计与分析 第11章 直接数字频率合成器的设计与分析 第12章 图像边缘检测器的设计与 分析 第13章 等精度数字频率计的设计与分析第14章 出租车计费系统的设计与
所属分类:
交通
发布日期:2008-07-09
文件大小:5242880
提供者:
PIDER2008
EDA技术综合应用实例与分析4
第1章 EDA技术综合应用设计基础 第2章 多路彩灯控制器的设计与分析 第3章 智力抢答器的设计与分析第4章 电子密码锁的设计与分析 第5章 微波炉控制器的设计与分析 第6章 交通控制器的设计与分析 第7章 综合计时系统的设计与分析 第8章 数据采集控制系统的设计与分析 第9章 电梯控制器的设计与分析 第10章 车载DVD位控系统的设计与分析 第11章 直接数字频率合成器的设计与分析 第12章 图像边缘检测器的设计与 分析 第13章 等精度数字频率计的设计与分析第14章 出租车计费系统的设计与
所属分类:
交通
发布日期:2008-07-09
文件大小:4194304
提供者:
PIDER2008
成都大学EDA课程设计
本课程设计是用EDA技术知识完成一个具有完整功能的电子系统设计,主要利用MAX+plusⅡ为开发平台,用VHDL语言编程实现电路的功能,从系统顶层模块的划分、各功能模块的硬件语言描述、各模块及整体电路仿真、到最后下载到可编程器件实现真实的电路,最终完成一个八路智力竞赛抢答器。这是一次采用现代电子设计自动化技术完成一个电子系统设计的全过程。让学生得到一次自主使用VHDL语言描述电路功能的训练机会,从而提高对VHDL语言的使用能力,提高对使用Max+plusⅡEDA软件工具的熟练程度,最终获得初步
所属分类:
专业指导
发布日期:2012-12-13
文件大小:317440
提供者:
he335904187