您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA发展趋势

  2.    FPGA技术正处于高速发展时期,新型芯片的规模越来越大,成本也越来越低,低端的FPGA已逐步取代了传统的数字元件,高端的FPGA不断在争夺ASIC的市场份额。本节从FPGA软、硬件来展望未来的FPGA设计技术,给读者留一个FPGA技术的宏观轮廓。
  3. 所属分类:制造

    • 发布日期:2013-11-05
    • 文件大小:55296
    • 提供者:u012731403
  1. 100W以上大功率电子产品电源设计方案.pdf

  2. 如何为 100W 以上的大功率电子产品选择合适的电源?这个问题看似非常简单。   设计团队基本上有三个方案可供选择: 规格固定的标准元件:这些标准元件的规格参数都指定在一个细小的范围之内,因此只适用于一般电路设计经常采用的输入和输出。 全面客制的设计:系统的功率、输出数目、尺寸大小、相关的环保规定以及其他必要的 参数都必须符合用户的严格规定。   可配置或可编程电源:可配置电源的功率大小有较多选择,而且功率输出的数目也较多。工程师只需挑选一款适用的模块插在原有的底座内取代旧模块,便可改变电源的
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:821248
    • 提供者:weixin_39840387
  1. 《安防+AI 人工智能工程化白皮书》.pdf

  2. 『安防+AI 人工智能工程化白皮书』集合了中科院自动化所、浙江 宇视科技有限公司的技术专家及行业专家的研究成果、实践经验。本报告从当前 人工智能技术与产业发展的背景、智慧安防生态圈、智慧安防典型应用、智慧安 防规模化应用存在的问题,以及智慧安防未来趋势等五个维度,系统梳理总结了 当前安防+AI 的发展现状,尤其重点分析指出了智慧安防领域存在的八大限制性 因素,以及智慧安防的八大新的发展趋势,供学术界及实业界的学者、专家参考。第四章智慧安防规模应用的八大限制性因素 24 4.1成本高昂 25 4.
  3. 所属分类:机器学习

    • 发布日期:2019-10-20
    • 文件大小:4194304
    • 提供者:yutong_zhou
  1. 浅谈存储器体系结构的未来发展趋势

  2. 对存储器带宽的追求成为系统设计最突出的主题。SoC设计人员无论是使用ASIC还是FPGA技术,其思考的核心都是必须规划、设计并实现存储器。系统设计人员必须清楚的理解存储器数据流模式,以及芯片设计人员建立的端口。即使是存储器供应商也面临DDR的退出,要理解系统行为,以便找到持续发展的新方法。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:266240
    • 提供者:weixin_38606202
  1. 未来FPGA技术的发展趋势

  2. FPGA技术正处于高速发展时期,新型芯片的规模越来越大,成本也越来越低,低端的FPGA已逐步取代了传统的数字元件,高端的FPGA不断在争夺ASIC的市场份额。本节从FPGA软、硬件来展望未来的FPGA设计技术,给读者留一个FPGA技术的宏观轮廓。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:102400
    • 提供者:weixin_38628429
  1. DSP中的三重播放业务将推动未来10年驱动半导体行业发展创新

  2. 语音、数据和多媒体技术的数字融合趋势推动了IC设计行业的快速发展。对三重播放业务的部署将成为未来5-10年驱动半导体行业发展创新的主要动力。这一市场需求对于功耗、性能和成本提出了巨大的挑战,使得可编程解决方案成为替代ASIC和ASSP的颇具吸引力的解决方案。PLD行业将会继续遵循摩尔定律向前发展,并为我们的客户带来巨大的优势。在性能提升方面,传统的处理器架构已经显现出发展疲势,而FPGA的发展前景仍然欣欣向荣。   随着全球无线基础设施持续从原有标准迁移到TD-SCDMA和长期演化(LTE)技术
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:101376
    • 提供者:weixin_38626473
  1. 全数字交流伺服系统信号处理设计与应用

  2. 摘  要:交流伺服系统作为现代工业生产设备的重要驱动源之一,是工业自动化不可缺少的基础技术。本文在总结当前交流伺服系统的发展趋势和研究与应用成果的基础上,对交流伺服系统的未来发展做出了展望。 提出了基于ACTEL现场可编程逻辑器件APA300的光电编码器与光栅尺信号处理电路设计原理,该电路由4倍频细分、辨向电路、计数电路组成,信号处理模块通过VHDL语言实现。   基于FPGA的全数字交流伺服系统信号处理系统电路如图1所示,以DSP芯片作为伺服驱动器的核心处理器,完成数据处理和控制算法;FPGA
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:158720
    • 提供者:weixin_38532139
  1. EDA/PLD中的基于TPS6211X的FPGA高效电源设计

  2. 1 前言   随着ARM微处理器技术和现场可编程逻辑阵列技术(FPGA)的发展及其在手持式设备中的应用,手持式设备低功耗、微型化的要求越来越高。作为必然趋势,节能将是未来手持式电子设备的必然特性,但是高效率和节能是一对矛盾,虽然作为手持设备能量来源的锂电池的容量越来越大,但随着功能的完善,手持设备的总功耗也在不断增加,而锂电池容量的能量体积比是有限的,这就要求不断提高电源器件的转换效率和改善电源管理方案。   在手持设备中,为了获得较高的总功率,很多系统的电池电压都在7 V之上,如7.2 V
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:385024
    • 提供者:weixin_38514732
  1. EDA/PLD中的FPGA的时钟频率同步设计

  2. 引 言   网络化运动控制是未来运动控制的发展趋势,随着高速加工技术的发展,对网络节点间的时间同步精度提出了更高的要求。如造纸机械,运行速度为1 500~1 800m/min,同步运行的电机之间1μs的时间同步误差将造成30 μm的运动误差。高速加工中心中加工速度为120 m/min时,伺服电机之间1μs的时间同步误差,将造成2 μm的加工误差,影响了加工精度的提高。   分布式网络中节点的时钟通常是采用晶振+计数器的方式来实现,由于晶振本身的精度以及稳定性问题,造成了时间运行的误差。时钟同
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:169984
    • 提供者:weixin_38550834
  1. 通信与网络中的Xilinx中国大举扩张的技术谜底:FPGA的SoC和专用化趋势

  2. 过去一年中,FPGA巨头赛灵思(Xilinx)在中国大举构建生态系统,其速度和力度让人吃惊。2006年末,赛灵思公司董事会主席、总裁兼CEOWimRoelandts来华宣布了“促进中国电子设计创新”的在华发展战略,主要内容包括加强客户支持力度、建立良好生态网络、投资新兴半导体公司以及培养未来工程设计人才,拉开了赛灵思在中国大举扩张的序幕。   随后,赛灵思宣布设立了金额达7500万美元的亚太区技术基金,投资那些基于可编程逻辑、为重点行业开发创新应用的公司。2007年,赛灵思又分别在上海张江和江
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:70656
    • 提供者:weixin_38670983
  1. 嵌入式系统/ARM技术中的Altera发布第三代带收发器的FPGA

  2. 10月25日,Altera公司发布Stratix II GX——第三代带有嵌入式串行收发器的FPGA。Stratix II GX FPGA针对最佳信号完整性进行设计,为日益增长的高速串行收发器应用和协议提供了完整的可编程解决方案。Stratix II GX FPGA整合了业界速度最快、密度最高的FPGA架构,低功耗收发器数量高达20个,工作速率在622 Mbps至6.375 Gbps之间,满足了当今和未来高速设计的需求。    Altera根据客户需求和今后的协议发展趋势,仔细选择了Strati
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:67584
    • 提供者:weixin_38718307
  1. 嵌入式系统/ARM技术中的Altera带有嵌入式收发器的Stratix II GX

  2. Altera公司今天发布Stratix:registered: II GX——第三代带有嵌入式串行收发器的FPGA。Stratix II GX FPGA针对最佳信号完整性进行设计,为日益增长的高速串行收发器应用和协议提供了完整的可编程解决方案。Stratix II GX FPGA整合了业界速度最快、密度最高的FPGA架构,低功耗收发器数量高达20个,工作速率在622 Mbps至6.375 Gbps之间,满足了当今和未来高速设计的需求。 Altera根据客户需求和今后的协议发展趋势,仔细选择了St
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:59392
    • 提供者:weixin_38547397
  1. 基于TPS6211X的FPGA高效电源设计

  2. 1 前言   随着ARM微处理器技术和现场可编程逻辑阵列技术(FPGA)的发展及其在手持式设备中的应用,手持式设备低功耗、微型化的要求越来越高。作为必然趋势,节能将是未来手持式电子设备的必然特性,但是高效率和节能是一对矛盾,虽然作为手持设备能量的锂电池的容量越来越大,但随着功能的完善,手持设备的总功耗也在不断增加,而锂电池容量的能量体积比是有限的,这就要求不断提高电源器件的转换效率和改善电源管理方案。   在手持设备中,为了获得较高的总功率,很多系统的电池电压都在7 V之上,如7.2 V,9
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:560128
    • 提供者:weixin_38657457
  1. FPGA的时钟频率同步设计

  2. 引 言   网络化运动控制是未来运动控制的发展趋势,随着高速加工技术的发展,对网络节点间的时间同步精度提出了更高的要求。如造纸机械,运行速度为1 500~1 800m/min,同步运行的电机之间1μs的时间同步误差将造成30 μm的运动误差。高速加工中心中加工速度为120 m/min时,伺服电机之间1μs的时间同步误差,将造成2 μm的加工误差,影响了加工精度的提高。   分布式网络中节点的时钟通常是采用晶振+计数器的方式来实现,由于晶振本身的精度以及稳定性问题,造成了时间运行的误差。时钟同
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:217088
    • 提供者:weixin_38636655