您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 模拟技术中的基于CSMC工艺的零延时缓冲器的PLL设计

  2. 1 引言   本文在传统锁相环结构的基础上进行改进,设计了一款用于多路输出时钟缓冲器中的锁相环,其主 要结构包括分频器、鉴频鉴相器(PFD)、电荷泵、环路滤波器和压控振荡器(VCO)。在鉴相器前采用预 分频结构减小时钟信号在传输过程中受杂散分布的电容电感的影响,避免产生信号畸变、漂移等严重影 响电路随时钟精确工作的现象。PFD 比较两个分频器的信号,产生误差信号对电荷泵进行充放电,电荷 泵产生的模拟信号经过环路滤波器后调节VCO 频率。VCO 输出后的分频器的分频系数与预分频系数相 等,目的是
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:207872
    • 提供者:weixin_38742656