您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种用于高速ADC的采样保持电路的设计

  2. 近年来,随着数字信号处理技术的迅猛发展,数字信号处理技术广泛地应用于各个领域。因此对作为模拟和数字系统之间桥梁的模数转换器(ADC)的性能也提出了越来越高的要求。低电压高速ADC在许多的电子器件的应用中是一个关键部分。由于其他结构诸如两步快闪结构或内插式结构都很难在高输入频率下提供低谐波失真,因此流水线结构在高速低功耗的ADC应用中也成为一个比较常用的结构。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:260096
    • 提供者:weixin_38701952
  1. 模拟技术中的用于流水线ADC采样保持电路的设计

  2. 摘 要:介绍一种用于流水线ADC的采样保持电路。该电路选取电容翻转式电路结构,不仅提高整体的转换速度,而且减少因电容匹配引起的失真误差;同时使用栅压自举采样开关,有效地减少了时钟馈通和电荷注入效应;采用全差分运算放大器能有效的抑制噪声并提高整体的线性度。该采样保持电路的设计是在0. 5μm CMOS工艺下实现,电源电压为5 V,采样频率为10MHz,输入信号频率为1MHz时,输出信号无杂散动态范围( SFDR)为73. 4 dB,功耗约为20 mW。   随着通信技术、图像处理技术和多媒体技术
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:349184
    • 提供者:weixin_38729108
  1. 模拟技术中的适用于流水线ADC的高性能采样/保持电路

  2. 摘要:介绍了一种利用双采样技术的高性能采样/保持电路结构,电路应用于10bits50MS/s流水线ADC设计中。电路结构主要包含了增益自举运算放大电路和栅压自举开关电路。增益自举运算放大电路给采样/保持电路带来较高的增益和带宽,栅压自举开关电路克服了多种对开关不利的影响。设计还采用了双采样技术,使采样/保持速率大大提高。设计在SMIC 0.18um工艺下实现,工作电压为1.8V,通过仿真验证。本文设计的采样/保持电路可以适用于高速高精度流水线ADC中。   1 引言   随着现代电子技术迅猛
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:203776
    • 提供者:weixin_38619207
  1. 模拟技术中的适用于12 bit流水线ADC采样保持电路的设计

  2. 0  引言   随着CMOS技术的迅猛发展,CMOS图像传感器以其高集成度、低功耗、低成本等优点,已广泛用于超微型数码相机、手机等图像采集的领域。而流水线模数转换器以其高速、低功耗、中高精度而被广泛应用于图像传感器的芯片级和列级A/D转换器中。当前,流水线A/D转换器比较成熟的国际水平已达到14 bit 10 MHz。国内已流片成功的大多数是10 bit流水线A/D转换器,因此10 bit以上的高精度流水线A/D转换器还需要进一步研究。在A/D转换器中,采样保持电路作为其前端最关键的模块,它的
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:232448
    • 提供者:weixin_38698943
  1. 模拟技术中的基于12 bit流水线ADC采样保持电路的设计

  2. 0  引言   随着CMOS技术的迅猛发展,CMOS图像传感器以其高集成度、低功耗、低成本等优点,已广泛用于超微型数码相机、手机等图像采集的领域。而流水线模数转换器以其高速、低功耗、中高精度而被广泛应用于图像传感器的芯片级和列级A/D转换器中。当前,流水线A/D转换器比较成熟的国际水平已达到14 bit 10 MHz。国内已流片成功的大多数是10 bit流水线A/D转换器,因此10 bit以上的高精度流水线A/D转换器还需要进一步研究。在A/D转换器中,采样保持电路作为其前端最关键的模块,它的
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:229376
    • 提供者:weixin_38701640
  1. 一种用于高速ADC的采样保持电源电路的设计

  2. 近年来,随着数字信号处理技术的迅猛发展,数字信号处理技术广泛地应用于各个领域。因此对作为模拟和数字系统之间桥梁的模数转换器(ADC)的性能也提出了越来越高的要求。低电压高速ADC在许多的电子器件的应用中是一个关键部分。由于其他结构诸如两步快闪结构或内插式结构都很难在高输入频率下提供低谐波失真,因此流水线结构在高速低功耗的ADC应用中也成为一个比较常用的结构。  作为流水线ADC前端的采样保持电路是整个系统的关键模块电路之一。设计一个性能优异的采样保持电路是避免采样歪斜(timing skew)直
  3. 所属分类:其它

    • 发布日期:2021-01-13
    • 文件大小:195584
    • 提供者:weixin_38506182