您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 2009年下半年程序员考试最后冲刺全真模拟试题一

  2. 2009年下半年程序员考试最后冲刺全真模拟试题一   本套试题是遵循《全国计算机技术与软件专业技术资格(水平)考试程序员考试大纲与培训指南(2009版)》中程序员考试的要求,根据最近两年的程序员考试的命题规律整理编写的,基本涵盖了所有重要考点,其难度、题型、题量和命题的风格接近于考试真题(对部分答案进行了详细的分析和说明)。特供参加2009年11月考试的考生最后冲刺使用。   该套试卷分为上午试卷和下午试卷,上午试卷共75道选择题,每题1分,共75分;下午试卷共5道题,每题15分,共75分。
  3. 所属分类:C

    • 发布日期:2009-09-15
    • 文件大小:454656
    • 提供者:nyhj6
  1. 利用80C196KB片上A/D转换实现的高精度数据采集系统

  2. 摘要 本文介绍了利用80C196KB片上集成的A/D模块完成了高精度蝻数据采集系统。系统硬件上考虑 了输入模拟信号的接口电路.鞋件上采用了四字节的浮点运算,并对非标准的参考电压进行了修 正,最后通过实验对结果的精度进行了进一步的提高。系统最终对直流电压信号测量的相对误差 在0.5% 以内.绝对误差不超过002"V 关键词:80C196KB A/D转换.浮点运算 电压测量
  3. 所属分类:C

    • 发布日期:2009-11-01
    • 文件大小:727040
    • 提供者:siming89
  1. 单片机语言C51应用实战集锦

  2. 程序一 实时时钟芯片DS1302的C51程序例子程序二 C430与C51的一点区别程序三 一个菜单的例子程序四 DS1820单芯片温度测量程序五 KEILC 6.20C 版直接嵌入汇编的方法程序六 用计算机并口模拟SPI通信的C源程序程序七 CRC16-STANDARD的快速算法程序八 在PC上用并行口模拟I2C总线的C源代码程序九 一种在C51中写二进制的方法程序十 CRC算法原理及C语言实现程序十一 软件陷阱程序十二 一个简单的VB串口发送程序程序十三 12864汉字液晶显示驱动程序程序十
  3. 所属分类:C

    • 发布日期:2009-12-30
    • 文件大小:5242880
    • 提供者:laroo
  1. inside java virtual machine.chm(中文名:深入JAVA虚拟机)

  2. 第1章 Java体系结构介绍 1.1 为什么使用Java 1.2 网络带来的挑战和机遇 1.3 体系结构 1.3.1 Java虚拟机 1.3.2 类装载器的体系结构 1.3.3 Java class文件 1.3.4 Java API 1.3.5 Java程序设计语言 1.4 Java体系结构的代价 1.5 结论 1.6 资源页 第2章 平台无关 2.1 为什么要平台无关 2.2 Java的体系结构对平台无关的支持 2.2.1 Java平台 2.2.2 Java语言 2.3.3 Java cla
  3. 所属分类:Java

    • 发布日期:2010-01-20
    • 文件大小:1048576
    • 提供者:eitisiks
  1. mips软浮点文档详细说明

  2. 在嵌入式领域,为了节省成本和减少功耗,很多芯片都是没有浮点运算模块的,一般该模块叫做FPU(float process unit)。这种情况下,linux内核有一个模块叫math-emu的软件模块,就是用整数运算模拟浮点数运算,一般位于arch/mips/目录下。
  3. 所属分类:嵌入式

    • 发布日期:2010-06-23
    • 文件大小:29696
    • 提供者:cplusplus1983
  1. WinDLX模拟器模拟实验

  2. WinDLX模拟器模拟实验··一个作业报告··给广大为烦恼的同学一个方便
  3. 所属分类:数据库

    • 发布日期:2011-05-11
    • 文件大小:489472
    • 提供者:wujun2010
  1. 基于VHDL 语言的浮点乘法器的硬件实现

  2. 本文提出了一种基于VHDL 语言的浮点乘法器的硬件实现方法, 就是用VHDL 语言描述设计文件, 用 FPGA 实现浮点乘法, 并在Maxplus2 上进行了模拟仿真, 得到了很好的结果. 该浮点乘法可以实现任意位的乘 法运算.
  3. 所属分类:专业指导

    • 发布日期:2011-08-18
    • 文件大小:181248
    • 提供者:ziziyeli
  1. 模拟CPU算术运算的C语言代码

  2. 除了在必要的循环中使用了加法以外,只使用位操作(逻辑与或异或,移位等)模拟CPU的算术运算过程,支持整数与浮点的四则运算,包含字符串与浮点数的转换。
  3. 所属分类:C/C++

    • 发布日期:2013-04-22
    • 文件大小:4096
    • 提供者:s490420024
  1. mips整数模拟浮点运算的加减乘除

  2. mips整数运算模拟IEEE754浮点数运算的加减乘除
  3. 所属分类:嵌入式

    • 发布日期:2016-11-17
    • 文件大小:5120
    • 提供者:qq_27856623
  1. 浮点运算转定点运算

  2. 浮点与定点概述,浮点数的存储格式,定点数的加减乘除运算,定点数模拟浮点数运算及常见的策略,举例及编程中的心得
  3. 所属分类:C

    • 发布日期:2018-06-18
    • 文件大小:49152
    • 提供者:hjfdg
  1. ADI Blackfin?处理器上快速浮点运算模拟.pdf

  2. ADI Blackfin?处理器上快速浮点运算模拟pdf,ADI Blackfin?处理器上快速浮点运算模拟
  3. 所属分类:其它

    • 发布日期:2019-09-20
    • 文件大小:174080
    • 提供者:weixin_38743481
  1. 基于Altera浮点IP核实现浮点矩阵相乘运算的改进设计

  2. 嵌入式计算作为新一代计算系统的高效运行方式,应用于多个高性能领域,如阵列信号处理、核武器模拟、计算流体动力学等。在这些科学计算中,需要大量的浮点矩阵运算。而目前已实现的浮点矩阵运算是直接使用VHDL语言编写的浮点矩阵相乘处理单元[1],其关键技术是乘累加单元的设计,这样设计的硬件,其性能依赖于设计者的编程水平。此外,FPGA厂商也推出了一定规模的浮点矩阵运算IP核[2],虽然此IP核应用了本厂家的器件,并经过专业调试和硬件实测,性能稳定且优于手写代码,但仍可对其进行改进,以进一步提高运算速度。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:114688
    • 提供者:weixin_38731385
  1. DSP中浮点转定点运算--定点数模拟浮点数运算及常见的策略

  2. 本文主要讲解DSP中定点数模拟浮点数运算及常见的策略,具有参考价值,需要的朋友可以参考一下。
  3. 所属分类:其它

    • 发布日期:2020-09-02
    • 文件大小:47104
    • 提供者:weixin_38635794
  1. 形式化验证在处理器浮点运算单元中的应用

  2. 随着芯片复杂度的急剧增加,模拟仿真验证不能保证测试向量的完备性,尤其是一些边界情况。形式验证方法因其完整的状态空间遍历性和良好的完备性,被业界应用于设计规模不大的模块和子单元中。针对处理器浮点运算单元,采用Cadence公司JasperGold工具对一些关键模块进行了形式化验证,对流水控制中的纠错码(Error Correcting Code,ECC)、软件结构寄存器(Software Architected Register,SAR)和计算单元中的公共模块分别采用了基于FPV(Formal P
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:458752
    • 提供者:weixin_38586279
  1. 模拟技术中的浅谈雷达信号处理中的Adsp-TS101性能分析及其应用

  2. ADSP-TS101是AD公司新一代TIgerSHARC结构的数字信号处理器,具有多指令流多数据流(MIMD)结构;有两个计算单元,每个单元包括算术逻辑单元(ALU)、移位寄存器(shift)、乘法器(mult)、寄存器组(register files)。Adsp-TS101性能比ADSP21160有显着提高,且与之兼容,使得以ADSP21160开发的产品升级快速、简捷。Adsp-TS101是64位处理器,工作在250 MHz时钟下,可进行32位定点和32位或40位浮点运算,提供最高1500 M
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:211968
    • 提供者:weixin_38654415
  1. 驱动中使用整数运算模拟浮点计算的方法

  2. c语言在编写应用程序时,如果要精确计算,可用float 类型进行,如开算述平方根,三角函数等运算,但在驱动程序中,特别是在ARM的驱动中,很多不能用浮点数,即使能用也会拖慢整个系统,本文就介绍一个在驱动中使用整数代替浮点数的实例。
  3. 所属分类:C++

    • 发布日期:2020-11-27
    • 文件大小:73728
    • 提供者:ooozzzccc
  1. 日本展示512核芯片 浮点运算每秒5120亿次

  2. 日本东京大学6日发布了GRAPE-DR处理器及芯片组。GRAPE-DR为一颗数学协处理器,有512个核心,晶体管数约为3亿个,由台积电以90纳米制程制造。   目前实验用的主机板只能容纳1个Grape DR处理器,今年底将开发能配备4个该处理器的主机板。东京大学平木敬教授表示,512核心的GRAPE-DR处理器在实验中达到500MHz与每秒5120亿次浮点(512Gflops)的运算能力,最大功耗60W,每消耗1W电力可得到8.5Gflops的运算效果。   日本GRAPE超级计算机系列在行星及
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:52224
    • 提供者:weixin_38562392
  1. 模拟技术中的利用80C196KB片上A/D转换实现的高精度数据采集系统

  2. 摘 要:本文介绍了利用80C196KB片上集成的A/D模块完成了高精度的数据采集系统。系统硬件上考虑了输入模拟信号的接口电路,软件上采用了四字节的浮点运算,并对非标准的参考电压进行了修正,最后通过实验对结果的精度进行了进一步的提高。系统最终对直流电压信号测量的相对误差在0.5%以内,绝对误差不超过0.02V。关键词:80C196KB;A/D转换;浮点运算;电压测量 前言80C196KB是MCS-96系列产品中的采用CHMOS工艺的器件,其片内集成了A/D转换模块,包括一个8通道的模拟多路开
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:98304
    • 提供者:weixin_38737630
  1. DSP中浮点转定点运算–定点数模拟浮点数运算及常见的策略

  2. 4.定点数模拟浮点数运算及常见的策略   相信大家到现在已经大致明白了浮点数转换成定点数运算的概貌。其实,原理讲起来很简单,真正应用到实际的项目中,可能会遇到各种各样的问题。具我的经验,常见的策略有如下几条: 1)除法转换为乘法或移位运算 我们知道,不管硬件平台如果变换,除法运算所需要的时钟周期都远远多于乘法运算和加减移位运算,尤其是在嵌入式应用中,“效率”显得尤为重要。以笔者的经验,其实,项目中的很大一部分除法运算是可以转换成乘法和移位运算,效率还是有很大提升空间的。 2)查表计算 有些运算表
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:49152
    • 提供者:weixin_38655309
  1. 基于HLS的SAR回波模拟硬件加速设计

  2. 针对合成孔径雷达(SAR)回波模拟的实时性需求,提出了一种基于高层次综合(HLS)的回波模拟硬件加速系统。实时性是衡量回波模拟系统性能的重要指标,随着成像区域复杂度、成像质量要求等不断提高,回波模拟的计算复杂度急剧增加,模拟过程耗时巨大。将FPGA应用于SAR回波生成硬件加速,并引入高层次综合方法,解决了传统硬件开发的算法转换繁琐、不支持浮点运算等关键问题,经过验证能达到较高的性能与精度,保证了回波模拟的实时性,具有较高的应用价值。
  3. 所属分类:其它

    • 发布日期:2021-01-26
    • 文件大小:1048576
    • 提供者:weixin_38502722
« 12 3 4 5 »