您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 电子技术资料a.pdf

  2. 1. 肖特基二级管 2. RAM介绍 3. JTAG基本原理 4. 上(下)拉电阻的作用 5. O欧姆电阻作用 6. 阻抗匹配 7. 模拟电子常见问题 8. VCC,VDD,VSS的区别 9. 倍压整流 10. 电阻排 11. PLD可编程逻辑器件 12. 集电电路 OC门和三态门性能参数 13. 高阻状态 14. Backdrive技术 15. ICT在线测试原理摘要 16. 电容特性 17. 可控硅介绍 18. KELVIN四线测试技术 19. PWM 20. 变压器的主要技术参数 26
  3. 所属分类:C++

    • 发布日期:2009-07-04
    • 文件大小:906240
    • 提供者:mxy520
  1. DSP281x模板及例程

  2. DSP281x模板及例程, sprc097_281x 例程程序介绍 主要特点 高性能价格比 更加完备的硬件功能,丰富的软件例程 芯片支持C语言编写,编译率高达90% 系统资源 32位 TMS320F2812 150MHz 片内flash 128K×16 bit(128位密码保护)18K×16 bit 高速RAM 片内12位高速A/D ,16路 80ns转换时间,0~3V量程 Boot ROM:4K×16 bit OTP ROM:1K×16 bit 片外64K×16 bit RAM(可扩至512
  3. 所属分类:硬件开发

    • 发布日期:2009-07-24
    • 文件大小:430080
    • 提供者:randy6677
  1. c8051f020pdf文档

  2. C8051F020/1/2/3 混合信号ISP FLASH 微控制器 JTAG 调试和边界扫描. 模拟多路开关和PGA
  3. 所属分类:C

    • 发布日期:2009-08-10
    • 文件大小:2097152
    • 提供者:chenzhiq
  1. Mega16单片机中文资料

  2. Mega16单片机中文资料 产品特性 • 高性能、低功耗的 8 位 AVR® 微处理器 • 先进的RISC结构 – 131 条指令 – 大多数指令执行时间为单个时钟周期 –32 个8 位通用工作寄存器 – 全静态工作 – 工作于16 MHz 时性能高达16 MIPS – 只需两个时钟周期的硬件乘法器 • 非易失性程序和数据存储器 – 16K 字节的系统内可编程 Flash 擦写寿命: 10,000 次 – 具有独立锁定位的可选Boot 代码区 通过片上Boot 程序实现系统内编程 真正的同时读
  3. 所属分类:硬件开发

    • 发布日期:2009-08-26
    • 文件大小:2097152
    • 提供者:A281229961
  1. ATmega16说明书

  2. 高性能、低功耗的 8 位AVR® 微处理器 • 先进的RISC 结构 – 131 条指令 – 大多数指令执行时间为单个时钟周期 – 32个8 位通用工作寄存器 – 全静态工作 – 工作于16 MHz 时性能高达16 MIPS – 只需两个时钟周期的硬件乘法器 • 非易失性程序和数据存储器 – 16K 字节的系统内可编程Flash 擦写寿命: 10,000 次 – 具有独立锁定位的可选Boot 代码区 通过片上Boot 程序实现系统内编程 真正的同时读写操作 – 512 字节的EEPROM 擦写
  3. 所属分类:Flash

    • 发布日期:2009-08-29
    • 文件大小:2097152
    • 提供者:longyunjiu
  1. 模拟电视软件系统分析简结

  2. 模拟电视软件系统分析简结 电视软件系统架构图1.1 或1.2(带OS 层)所示;它是个层次清晰的软件基础平台,共分为应用层、通用 层、驱动程序层、OS 层,OSD 的库文件,应用层(application)用来提供软件工程师作定制化修改,通用 层(Utilities layer)用来提供一些通用的应用程序,驱动程序层(DRIVER)用来对芯片器s 件 (HARDWARA)进行驱动的程序编写,OSD 库文件(OSD LIBRARY)用来提供OSD 设计中底层应用 程序。其中修改OSD 菜单主要用
  3. 所属分类:嵌入式

    • 发布日期:2010-04-09
    • 文件大小:334848
    • 提供者:hed_tan
  1. 嵌入式系统中的JTAG接口编程技术

  2. 嵌入式系统中的JTAG接口编程技术 摘要:分析发嵌入式系统开发中常用的三种芯片编程方法,介绍了JTAG接口的标准,工作原理及在芯片中的实现,根据JTAG接口所提供的边界扫描功能 ,通过PC机并行接口模拟JTAG接口的时序,实现了使用目标系统中微处理器的JTAG接口对系统程序存储器FLASH的编程。
  3. 所属分类:硬件开发

    • 发布日期:2010-06-03
    • 文件大小:146432
    • 提供者:ppcust
  1. AVR单片机应用设计

  2. AT90S8535系统结构,AVR指令系统,定点数运算程序设计及数制转换,浮点数运算程序设计,EEPRROM读写访问,I/O端口及其应用,中断系统及应用,定时器和计数器应用,模拟量输入接口,串行口应用,存储器编程,ICCAVR应用,开发工具应用,整机设计的几个问题。
  3. 所属分类:硬件开发

    • 发布日期:2010-08-23
    • 文件大小:15728640
    • 提供者:zjzt800xx
  1. 嵌入式系统中的JTAG接口编程技术.pdf

  2. 摘要: 分析了嵌入式系统开发中常用的三种芯片编程方法,介绍了’(&) 接口的标准、工作原 理及在芯片中的实现,根据’(&) 接口所提供的边界扫描功能,通过$3 机并行接口模拟’(&) 接口的 时序,实现了使用目标系统中微处理器的’(&) 接口对系统程序存储器*+&,- 的编程。 关键词: 嵌入式系 联合测试行为组织编程器 手持设备
  3. 所属分类:嵌入式

    • 发布日期:2011-11-16
    • 文件大小:151552
    • 提供者:wanyecheng
  1. 模拟JTAG加载CPLD的源码及说明文档。

  2. 本文以Lattice CPLD为例子,详细介绍了MCU如何模拟JTAG在线加载CPLD。资源包括说明文档和C代码。
  3. 所属分类:硬件开发

    • 发布日期:2018-05-31
    • 文件大小:134144
    • 提供者:weixin_42352057
  1. SIMJTAG MCU模拟JTAG口在线编程CPLD_v1

  2. 本文以Lattice CPLD为例子,详细介绍了MCU如何模拟JTAG在线加载CPLD。资源包括说明文档和C代码。
  3. 所属分类:硬件开发

    • 发布日期:2019-02-25
    • 文件大小:32768
    • 提供者:u014402533
  1. FPGA的JTAG口上下电顺序

  2. 在烧掉了两块FPGA芯片的JTAG口之后,决心对于JTAG接口实行小心操作。下面是抄来的JTAG电路上电及下电顺序。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:23552
    • 提供者:weixin_38571453
  1. MCU模拟JTAG烧写CPLD固件的文档资料.7z

  2. MCU模拟JTAG烧写CPLD固件的文档资料 方案一:移植 ALTERA 官方Jam STAPL Byte-Code Player Version 2.2 方案二:SVF模拟JTAG编程
  3. 所属分类:C

    • 发布日期:2020-10-06
    • 文件大小:1048576
    • 提供者:weixin_42518229
  1. 基于JTAG边界扫描方式的重构控制器的设计

  2. 本文介绍一种基于“ARM处理器+FPGA”架构的重构控制器,重构控制器中的FPGA能够根据ARM处理器传送来的命令,对目标可编程器件JTAG接口进行控制,并模拟JTAG接口中TAP状态机产生激励信号(TMS、TDI、TCK序列),向目标可编程器件的JTAG接口提供所需的激励,使目标可编程器件内的TAP状态机进行状态转换,将指令和数据扫描到FPGA内部边界扫描电路指令寄存器和数据寄存器中。完成一次目标可编程器件配置,实现用户此时所要求功能,在下一时段,可根据用户新的要求,调用重构控制器内部存储器中
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:212992
    • 提供者:weixin_38748055
  1. 嵌入式系统/ARM技术中的基于usb接口的arm嵌入式仿真器的设计

  2. 在嵌入式系统的设计过程中,仿真器完成的工作是把从PC机发出的命令和数据通过JTAG命令传送到目标机,实现协议转换的功能。目前,常用的仿真器有基于PC机串行端口和并行端口的仿真机两种类型。基于PC机串行口得功能有限,且速度很慢。基于PC机并行口得仿真机一般是采用PC机并行口外加一些锁存器来实现的,并通过PC机模拟JTAG时序。PC的并口一般只有一个,加上并口带电插拔容易损坏,当存在多个基于并口的JTAGT调试器系统时,实现使用过程中会很不方便,因此设计实现一种速度快、性能稳定、价格低廉、易于实现的
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:187392
    • 提供者:weixin_38727579
  1. 嵌入式系统/ARM技术中的基于USB-JTAG接口转换的嵌入式系统Flash编程

  2. 摘要:对Flash编程是许多嵌入式系统开发中必要的一环,传统的开发工具通常支持的是并口或串口,而随着计算机接口的单一化,即插即用的USB接口得到了广泛的应用。本文介绍了JTAG接口标准用于Flash编程的方法,并实现USB接口到JTAG接口的转换模块的硬件设计和协议转换,从而以PC机USB接口模拟JTAG接口的编程时序,利用嵌入式处理器的JTAG接口对Flash进行在线编程。   1 引言   在嵌入式系统的设计中,为了提高执行速度和系统的可靠性,操作系统和应用程序的软件代码一般都固化在非易
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:285696
    • 提供者:weixin_38723192
  1. 国半推出首款设有JTAG接口的模拟电压监控电路

  2. 美国国家半导体公司(National Semiconductor Corporation,简称国半)日前宣布该公司的通信接口边界扫描产品系列添加了一款全新模拟电压监控电路。这款型号为SCANSTA476的低功率模拟电压监控电路可以通过 IEEE 1149.1 (JTAG)总线加以控制,能够准确测量高达8条模拟或混合信号输入通道,或在其中进行取样,以便核实印刷电路板的电源供应及重要的参考电压。   SCANSTA476芯片是一款低功率的模拟电压监控电路,可在0V至+5.5V的电压范围内工作。如
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:43008
    • 提供者:weixin_38740848
  1. Lattic CPLD在线升级代码

  2. 适用于使用Lattic公司的CPLD进行模拟JTAG接口输入输出进行在线升级CPLD。
  3. 所属分类:其它

    • 发布日期:2020-12-23
    • 文件大小:11264
    • 提供者:qq_44710568
  1. 基于Linux系统的FPGA芯片在线加载的设计和实现

  2. 分析了一款FPGA芯片程序加载的原理和过程,介绍了一种在Linux操作系统下, CPU模拟JTAG接口时序在线加载Lattice系列器件的设计和实现。通过设计和实现在Linux系统下的设备驱动层,向上层加载应用程序提供调用接口,完成FPGA芯片程序的在线自动加载过程。通过实践表明,该系统具有稳定性高、操作便捷、易用性强以及可移植性强等优点,具有一定的参考意义。
  3. 所属分类:其它

    • 发布日期:2021-01-29
    • 文件大小:692224
    • 提供者:weixin_38727567
  1. 基于usb接口的arm嵌入式仿真器的设计

  2. 在嵌入式系统的设计过程中,仿真器完成的工作是把从PC机发出的命令和数据通过JTAG命令传送到目标机,实现协议转换的功能。目前,常用的仿真器有基于PC机串行端口和并行端口的仿真机两种类型。基于PC机串行口得功能有限,且速度很慢。基于PC机并行口得仿真机一般是采用PC机并行口外加一些锁存器来实现的,并通过PC机模拟JTAG时序。PC的并口一般只有一个,加上并口带电插拔容易损坏,当存在多个基于并口的JTAGT调试器系统时,实现使用过程中会很不方便,因此设计实现一种速度快、性能稳定、价格低廉、易于实现的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:194560
    • 提供者:weixin_38598213
« 12 3 4 5 6 »