您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基础电子中的欠采样:基于SARADC的应用和技术

  2. 以低吞吐量运行SAR ADC可以实现多种优势。通过增加转换操作之间的时间,可以放宽系统滤波器要求,增加获取输入信号及从ADC抽取数据的时间。由于ADC的采集周期是转换周期中读取数据最常用的区域,因此,延长采集周期将放宽数字主机的要求。可以采用主机输出-从机输入(MOSI)时钟速率较慢的低端处理器。例如,AD7980 16位SAR ADC的额定采样速率最高为1 MSPS。  ADC的繁忙周期的最大额定值为710 ns,读取数据的时间只剩下290 ns。要输出16位数据要求时钟周期不超过18 ns(
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:304128
    • 提供者:weixin_38644168
  1. 欠采样:基于SARADC的应用和技术

  2. 以低吞吐量运行SAR ADC可以实现多种优势。通过增加转换操作之间的时间,可以放宽系统滤波器要求,增加获取输入信号及从ADC抽取数据的时间。由于ADC的采集周期是转换周期中读取数据常用的区域,因此,延长采集周期将放宽数字主机的要求。可以采用主机输出-从机输入(MOSI)时钟速率较慢的低端处理器。例如,AD7980 16位SAR ADC的额定采样速率为1 MSPS。  ADC的繁忙周期的额定值为710 ns,读取数据的时间只剩下290 ns。要输出16位数据要求时钟周期不超过18 ns(或者不低于
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:429056
    • 提供者:weixin_38545117