您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种适用于CMMB 标准的新型FFT 处理器设计

  2. 针对中国移动多媒体广播(CMMB)系统中高速FFT 处理器的设计要求,提出了一 种新的适用4096 或2048 点FFT 算法的实现结构。文中采用了混合基4/2、按频率抽取FFT 算法,完成了4096/2048 点,13bit 位宽,定点复数FFT 的设计。基4 蝶形单元中采用13*10 的算术乘法器并使用6 级流水线设计,提高了FFT 的处理速度。此外通过级与级之间的控 制能够采用同一套结构实现两个点数的FFT 变换,节约了资源。本设计将每一级划分为一 个功能模块,全部采用VerilogHD
  3. 所属分类:其它

    • 发布日期:2009-11-23
    • 文件大小:403456
    • 提供者:seixght86
  1. 现代处理器核心技术-RISC、超标量技术、VLIW、超流水线等

  2. 涉及现代处理器设计的关键技术:RISC、超标量技术、VLIW、超流水线等
  3. 所属分类:专业指导

    • 发布日期:2010-02-03
    • 文件大小:5242880
    • 提供者:faint414
  1. 组成原理实验流水线处理器

  2. 计算机系组成原理实验大作业,流水线处理器,mips,适合计算机系大三学生下载参考。
  3. 所属分类:专业指导

    • 发布日期:2010-12-22
    • 文件大小:8192
    • 提供者:jinwenjiejwj
  1. 现代RISC中的流水线技术

  2. 流水线技术是提高系统吞吐率的一项强大的实现技术,并且不需要大量重复设置硬件。20世界60年代早期的一些高端机器中第一次采用了流水线技术。第一个采用指令流水线的机器是IBM7030(又称作Stretch计算机)。后来的CDC 6600同时采用了流水线和多功能部件。 到了20世纪80年代,流水线技术成为RISC处理器设计方法中最基本的技术之一。RISC设计方法的大部分技术都直接或者间接以提高流水线性能为目标。从此以后,流水线技术也被有效地应用到CISC处理器的设计中。Intel i486是IA32
  3. 所属分类:专业指导

    • 发布日期:2011-01-10
    • 文件大小:292864
    • 提供者:clyzlf
  1. 熟悉加深对流水线及RISC处理器的理解

  2. 熟悉加深对流水线及RISC处理器的理解 流水线能够提高指令执行的并行度,但是流水线要受到相关的影响,因此在对任务的指令序列进行调度时,要根据相关对指令的顺序进行调整。
  3. 所属分类:Windows Server

    • 发布日期:2011-05-02
    • 文件大小:30720
    • 提供者:shusheng2010
  1. 计算机系统机构作业 熟悉加深对流水线及RISC处理器的理解

  2. 使用WinDLX模拟器 WinDLX模拟器可以装入DLX汇编语言程序,然后单步、设置断点或者连续执行该程序。CPU的寄存器、流水线、I/O和存储器都可以使用图形的方式表示出来。模拟器还提供了对流水线操作的统计功能。该模拟器对理解流水线和RISC处理器的特点很有帮助。
  3. 所属分类:Windows Server

    • 发布日期:2011-05-02
    • 文件大小:31744
    • 提供者:shusheng2010
  1. WinDLX模拟器作业 流水线及RISC处理器的理解

  2. WinDLX模拟器可以装入DLX汇编语言程序,然后单步、设置断点或者连续执行该程序。CPU的寄存器、流水线、I/O和存储器都可以使用图形的方式表示出来。模拟器还提供了对流水线操作的统计功能。该模拟器对理解流水线和RISC处理器的特点很有帮助。
  3. 所属分类:Windows Server

    • 发布日期:2011-05-02
    • 文件大小:31744
    • 提供者:shusheng2010
  1. windlx作业 流水线及RISC处理器的理解

  2. windlx作业 流水线及RISC处理器的理解
  3. 所属分类:其它

    • 发布日期:2011-05-02
    • 文件大小:20480
    • 提供者:shusheng2010
  1. 流水线及RISC处理器课程设计

  2. 流水线及RISC处理器 WinDLX实验报告 计算机系统结构课程设计
  3. 所属分类:专业指导

    • 发布日期:2011-05-02
    • 文件大小:96256
    • 提供者:yixiantian133
  1. 大话处理器 mini电子版

  2. 大话处理器 mini电子版,包括目录、3篇序、前言、第4章微架构。内容有流水线、指令并行、数据并行、线程并行。纸质书采用黑白印刷,重新排版。
  3. 所属分类:硬件开发

    • 发布日期:2011-09-05
    • 文件大小:6291456
    • 提供者:muxiqingyang
  1. ARM流水线关键技术分析与代码优化

  2. 流水线技术通过多个功能部件并行工作来缩短程序执行时间,提高处理器核的效率和吞吐率,从而成为微处理器设计中最为重要的技术之一。ARM7处理器核使用了典型三级流水线的冯•诺伊曼结构,ARM9系列则采用了基于五级流水线的哈佛结构。通过增加流水线级数简化了流水线各级的逻辑,进一步提高了处理器的性能。
  3. 所属分类:嵌入式

    • 发布日期:2011-10-10
    • 文件大小:435200
    • 提供者:lenk2010
  1. 龙芯2F处理器用户手册

  2. 龙芯系列微处理器介绍 龙芯系列处理器通过充分开发指令级并行性、数据级并行性、线程级并行性来提高性能。其中龙芯1号系列微处理器实现了带有静态分支预测和阻塞Cache的单发射乱序执行流水线;龙芯2号系列微处理器实现了带有动态分支预测和非阻塞Cache的超标量四发射乱序执行流水线,龙芯2号系列微处理器还使用浮点数据通路复用技术实现了定点的单指令流多数据流指令;下一代的龙芯3号系列微处理器将实现片内多核技术。
  3. 所属分类:硬件开发

    • 发布日期:2011-11-17
    • 文件大小:2097152
    • 提供者:huanglie0
  1. MIPS流水线CPU

  2. 支持22条MIPS指令用Verilog编写的流水线处理器,处理思想为流水线设计
  3. 所属分类:嵌入式

    • 发布日期:2012-05-16
    • 文件大小:5242880
    • 提供者:cai101220004
  1. 大话处理器:处理器基础知识读本

  2. 大话处理器:处理器基础知识读本的真正完整本,全部八章,手动呕血扫描加书签,非网上那种6.33MB的太监版~!以全家人性命为誓~! 作者简介   万木杨,网名木兮清扬,华为公司服务近6年,曾任软件工程师、算法工程师、系统工程师,擅长多媒体算法设计和编写高效代码。 作者自2004年起开始研究多媒体算法,从语音识别,到人脸动画,再到视频编解码,足迹遍布语音、图像、视频、3D。自2006年在DSP上编写程序,从此开始深入研究处理器内部结构,后来接触过大量的半导体公司和处理器芯片,对处理器技术和产品有着
  3. 所属分类:硬件开发

    • 发布日期:2012-10-21
    • 文件大小:25165824
    • 提供者:conlginguyingwpz
  1. 模拟MIPS流水线处理器的verilog源代码

  2. 用verilog实现的mips流水线处理器的源代码,包括控制器、算术逻辑单元ALU、数据存储器、指令存储器、寄存器堆、外设单元以及
  3. 所属分类:硬件开发

    • 发布日期:2012-11-10
    • 文件大小:15360
    • 提供者:ss_heroes
  1. mips流水线源代码

  2. 用verilog实现的mips流水线处理器源代码,包括数据存储器、指令存储器、ALU、外设、控制器、寄存器堆、整个连接模块
  3. 所属分类:硬件开发

    • 发布日期:2012-11-10
    • 文件大小:15360
    • 提供者:ss_heroes
  1. 使用Verilog实现的32位RISC处理器,4级流水线

  2. 微机原理课程大作业,大家可以参考。由多个v文件组成,包括了ALU、控制器、存储器、各种寄存器、多路选择器、符号扩展器、流水线、冒险、前传都有。并且各文件的接口很清晰。
  3. 所属分类:嵌入式

    • 发布日期:2012-12-15
    • 文件大小:27648
    • 提供者:kangxiuyuan
  1. 超标量和超长指令字处理器处理器简介

  2. 两课时的流水线处理器,超标量处理器,VLIW微结构介绍
  3. 所属分类:专业指导

    • 发布日期:2013-01-30
    • 文件大小:6291456
    • 提供者:hitmec
  1. 单片机与DSP中的32位DSP设计中的流水线数据相关问题及解决办法

  2. 引言 在航空微电子中心的某预研项目中,需要开发设计某32位浮点通用数字信号处理器(DSP)。本系统控制通路部分的设计采用超级哈佛及五级流水线结构。本文分析了该流水线的设计过程,并对遇到的数据相关问题提出了一种新的解决方法。 1 流水线结构 流水线处理器一般把一条指令的执行分成几个步骤,或称为级(stages)。每一级在一个时钟周期内完成,也就是说在每个时钟周期,处理器启动并执行一条指令。如果处理器的流水线有m级,则同时可重叠执行的指令总条数为m。由于每条指令处在不同的执行阶段,因此,如果
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:169984
    • 提供者:weixin_38683721
  1. 全流水RISCV处理器-源码

  2. RISC V RV32I verilog实现 该项目是流水线处理器/数据路径的实现。 它包括管道的五个阶段和一个工作转发单元。 它还包括一个数据路径 除CRS和FENCE指令外,此有效实现包括所有RV32I指令。 它还包含所有扩展为RV32I指令的压缩“ C”指令。 数据路径具有一个统一的存储器,可以代替两个分别用于指令和数据的独立存储器。
  3. 所属分类:其它

    • 发布日期:2021-02-16
    • 文件大小:31744
    • 提供者:weixin_42180863
« 12 3 4 5 6 7 8 9 10 ... 19 »