您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的高效FIR滤波器的设计与实现

  2. 摘要:该文在介绍有限冲激响应(FIR)数字滤波器理论及常见实现方法的基础上,提出了一种基于FPGA的高效实现方案。该方案采用对称结构、加法和移位代替乘法运算、优化的CSD编码、流水线和级联技术等方面对传统的设计方法进行了改进,并借助FPGA滤波器芯片和Quartus II软件、Matlab软件对该方案进行了仿真验证。仿真实验结果表明:此种FIR滤波器的实现方法运算速度快、实时性好、节省硬件资源,其性能优于传统的FIR滤波器设计方法。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-29
    • 文件大小:112640
    • 提供者:houxinqiang88
  1. FPGA设计的四种常用思想与技巧

  2. 常用的数据同步方法,流水线思想,乒乓思想,教你一步一步成为高手
  3. 所属分类:硬件开发

    • 发布日期:2009-07-27
    • 文件大小:142336
    • 提供者:changcheng1988
  1. FPGA设计思想与技巧

  2. 本文讨论的四种常用FPGA/CPLD设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化
  3. 所属分类:硬件开发

    • 发布日期:2010-01-16
    • 文件大小:137216
    • 提供者:Stevenme2
  1. 基于FPGA的AES加密

  2. 此程序是基于128位密钥的AES加密算法,采用流水线实现方式。
  3. 所属分类:硬件开发

    • 发布日期:2010-01-23
    • 文件大小:5120
    • 提供者:anson_an
  1. 通俗易懂的FPGA流水线技术课程

  2. 通俗易懂的FPGA流水线技术课程,学起来有点都不费力
  3. 所属分类:硬件开发

    • 发布日期:2010-02-05
    • 文件大小:1048576
    • 提供者:hunansunjianjun
  1. 一种基于FPGA的并行流水线FIR滤波器结构

  2. 一种基于FPGA的并行流水线FIR滤波器结构
  3. 所属分类:硬件开发

    • 发布日期:2010-04-19
    • 文件大小:174080
    • 提供者:ssssssswori
  1. FPGA 设计常用的四种思想与技巧

  2. FPGA 设计常用的四种思想与技巧 本文讨论的四种常用 FPGA/CPLD 设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是 FPGA/CPLD 逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD 设计工作种取得事半功倍的效果。 FPGA/CPLD 的设计思想与技巧是一个非常大的话题,由于篇幅所限,本文仅介绍一些常用的设计思想与技巧,包括乒乓球操作、串并转换、流水线操作和数据接口的同步方法。希望本文能引起工程师们的注意,如果能有意识地利用这些原则指导日后
  3. 所属分类:硬件开发

    • 发布日期:2010-05-16
    • 文件大小:109568
    • 提供者:flyawayboy
  1. FPGA设计高级进阶

  2. 目标 • 掌握FPGA的基本设计原则 • 乒乓结构、流水线设计 • 异步时钟域的处理 • 状态机的设计 • 毛刺的消除 • 掌握FPGA设计的注意事项 • 从文档到设计完成 • 从设计实例加深设计思想
  3. 所属分类:硬件开发

    • 发布日期:2010-05-28
    • 文件大小:1048576
    • 提供者:boytodance
  1. 基于FPGA的流水线LMS自适应滤波器设计

  2. 基于FPGA的流水线LMS自适应滤波器设计
  3. 所属分类:硬件开发

    • 发布日期:2010-06-01
    • 文件大小:1041408
    • 提供者:denlei1987
  1. 一种基于 FPGA的图像中值滤波器的硬件实现

  2. 随着超大规模集成电路(VLSI)技术的不断发展 ,图像的并行处理技术也得到飞速发展。现场可编程门阵列(FPGA)是在专用集成电路(ASIC)的基础上发展起来的一种可动态编程的器件 ,与其他中小规模集成电路相比 ,其优点主要在于它有很强的灵活性 ,即其内部的具体逻辑功能可以根据需要配置 ,对电路的修改和维护很方便 ,设计周期短 ,可重构 ,扩展性好等 ,特别适用于流水线方式的数据处理。文中以 XIL INX公司的 XVC30025BG352 型 FPGA 芯片为平台构建图像中值滤波实时处理模块
  3. 所属分类:硬件开发

    • 发布日期:2010-07-25
    • 文件大小:182272
    • 提供者:bingo1103
  1. FPGA设计的四种常用思想与技巧

  2. 四种常用FPGA/CPLD设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/CPLD逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工作种取得事半功倍的效果。
  3. 所属分类:硬件开发

    • 发布日期:2010-07-30
    • 文件大小:43008
    • 提供者:lijinie
  1. 利用FPGA中的流水线技巧实现乘法(VerilogHDL)

  2. 为了提高频率,fpga中常常用到流水线等技巧,本代码实现了流水线模式的乘法操作
  3. 所属分类:硬件开发

    • 发布日期:2010-08-02
    • 文件大小:296960
    • 提供者:haoqiangqiang
  1. 一种基于FPGA的FFT实现

  2. 本文讨论了一种在FPGA上可以实现的FFT结构。本结构采用基于流水线结构和快速乘法器的蝶形处理器。
  3. 所属分类:硬件开发

    • 发布日期:2010-09-08
    • 文件大小:268288
    • 提供者:woxiangwoxing
  1. FPGA 设计的四种常用思想与技巧

  2. 本文讨论的四种常用FPGA/CPLD 设计思想与技巧:乒乓操作、串并转换、流水线操作、数据 接口同步化,都是FPGA/CPLD 逻辑设计的内在规律的体现,合理地采用这些设计思想能在 FPGA/CPLD 设计工作种取得事半功倍的效果。
  3. 所属分类:硬件开发

    • 发布日期:2010-09-08
    • 文件大小:113664
    • 提供者:asteroidgbl
  1. 一种基于FPGA并行流水线的FIR滤波器设计方案

  2. 一种基于FPGA并行流水线的FIR滤波器设计方案
  3. 所属分类:硬件开发

    • 发布日期:2010-11-07
    • 文件大小:481280
    • 提供者:angelguardstar
  1. FPGA设计技巧(串并转换)

  2. 本文讨论的四种常用FPGA/CPLD 设计思想与技巧:乒乓操作、串并转换、流水线操作、数据 接口同步化,都是FPGA/CPLD 逻辑设计的内在规律的体现,合理地采用这些设计思想能在 FPGA/CPLD 设计工作种取得事半功倍的效果。
  3. 所属分类:硬件开发

    • 发布日期:2010-12-17
    • 文件大小:113664
    • 提供者:drlowa
  1. 四种常用FPGA/CPLD 设计思想与技巧

  2. 本文讨论的四种常用FPGA/CPLD 设计思想与技巧:乒乓操作、串并转换、流水线操作、数据 接口同步化,都是FPGA/CPLD 逻辑设计的内在规律的体现,合理地采用这些设计思想能在 FPGA/CPLD 设计工作种取得事半功倍的效果
  3. 所属分类:硬件开发

  1. 一种采用3级指令流水线的51内核设计

  2. 一种采用3级指令流水线的51内核设计.可以方便的进行流水线的设计。
  3. 所属分类:嵌入式

    • 发布日期:2011-03-10
    • 文件大小:159744
    • 提供者:zjkd4420381
  1. 我的论文:基于FPGA 的数字滤波器的设计与实现

  2. 提出了一种基于FPGA 的FIR 线性相位滤波器设计方案, 充分利用FPGA 四输入查找表LUT 结构构成 向量乘法器, 给出了对应的VHDL 源程序及仿真结果, 并讨论了设计误差原因及改进措施。与普通滤波器相比, 基 于查找表的FIR 滤波器具有速度快、占用资源少的特点。采用流水线技术对加法运算进行处理, 速度进一步提高。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-17
    • 文件大小:813056
    • 提供者:BARBERQS
  1. mips流水线源代码

  2. 用verilog实现的mips流水线处理器源代码,包括数据存储器、指令存储器、ALU、外设、控制器、寄存器堆、整个连接模块
  3. 所属分类:硬件开发

    • 发布日期:2012-11-10
    • 文件大小:15360
    • 提供者:ss_heroes
« 12 3 4 5 6 7 8 9 10 ... 17 »