您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字信号处理—滤波器的设计

  2. 当前我们正处于数字化时代,数字信号处理技术受到了人们的广泛关注,其理论及算法随着计算机技术和微电子技术的发展得到了飞速的发展,被广泛应用于语音控制、通信、图像处理等各个领域。数字滤波器是数字信号处理中最重要的组成部分之一,几乎出现在所有的数字信号处理系统中。数字滤波器是指完成信号滤波处理的功能,用有限精度算法实现的离散时间线性非时变系统,其输入是一组(由模拟信号取样和量化的)数字量,其输出是经过变换的另一组数字量。相对于模拟滤波器,数字滤波器没有漂移,能够处理低频信号,频率响应特性可做成非常接
  3. 所属分类:硬件开发

    • 发布日期:2009-06-10
    • 文件大小:1048576
    • 提供者:dengshaowen8
  1. KALMAN 滤波器的硬件实现

  2. KALMAN 滤波器的硬件实现 KALMAN 滤波器的硬件实现
  3. 所属分类:其它

    • 发布日期:2010-12-12
    • 文件大小:375808
    • 提供者:chen378597113
  1. FPGA实现32阶FIR数字滤波器的硬件电路方案

  2. 本文没有考虑线性相位的滤波器对称性,在考虑线性相位的基础之上结合一些其他算法可以降低器件数量和进一步提高处理速度。由于FPGA器件的可编程特性,在本设计中可以修改滤波器参数,得到高速处理的高通或者带通数字滤波器,具有一定实用价值。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:827392
    • 提供者:weixin_38705762
  1. 基于FPGA的FIR滤波器设计与实现

  2. 采用并行分布式算法和MAC算法给出了FIR滤波器的FPGA实现。以32阶FIR滤波器的设计为例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作为硬件平台,通过Modelsim、Quartus II、MATLAB软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:307200
    • 提供者:weixin_38675969
  1. 嵌入式系统/ARM技术中的一种有源电力滤波器控制系统的硬件实现

  2. 随着今年来配电网中整流器、变频调速装置、电气化铁路以及各种电力电子设备不断增加,其对供电质量造成了了严重的污染。为了解决电网污染问题,有源电力滤波器已经日益成为继无源滤波器之后的更为先进的电网滤波器装置。但是,这种滤波装置的设计和制造有其复杂性和特殊性。因此在国内有源电力滤波器应用还不普及。本TMS320LF2407A芯片的基础上,提出了有源电力滤波器控制系统的硬件电路设计方案,该方案考虑了芯片工作时的种种细节,使实现实时可靠的有源滤波功能成为可能。   1 总体设计   有源电力滤波器控制系统
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:352256
    • 提供者:weixin_38705762
  1. 优化FIR数字滤波器的FPGA实现

  2. 本文以FIR在FPGA中的实现结构为基础,研究了提高乘法器性能的途径,并实现了Booth算法的乘法器,此算法保证高速的前提下,缩小了硬件规模,使得该乘法器的设计适合工程应用及科学计算,在加法器实现上提出了一种结合了CSA加法器和树型结构的新型实现结构。利用以上两部分,成功设计了一个16阶FIR滤波器,并且达到了高速的目的,但在实现面积上还有待优化。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:178176
    • 提供者:weixin_38623272
  1. FPGA实现32阶FIR数字滤波器的硬件电路方案

  2. 本文没有考虑线性相位的滤波器对称性,在考虑线性相位的基础之上结合一些其他算法可以降低器件数量和进一步提高处理速度。由于FPGA器件的可编程特性,在本设计中可以修改滤波器参数,得到高速处理的高通或者带通数字滤波器,具有一定实用价值。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:983040
    • 提供者:weixin_38620741
  1. 基于FPGA的FIR滤波器设计与实现

  2. 采用并行分布式算法和MAC算法给出了FIR滤波器的FPGA实现。以32阶FIR滤波器的设计为例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作为硬件平台,通过Modelsim、Quartus II、MATLAB软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:308224
    • 提供者:weixin_38697808
  1. 基于FPGA CFGLUT5的可变FIR滤波器的实现

  2. 为实现系数可变FIR滤波器,以31阶FIR滤波器为例,在分布式算术结构的可变FIR滤波器基础上,利用FPGA可重构单元CFGLUT5的动态配置功能实现可重用结构共享,减少资源消耗,提高可变滤波器的硬件效率,在Xilinx Spartan6的器件上实现并验证了该可变FIR滤波器结构。结果表明,在满足工作模式切换性能的同时可以减少约25倍的占用资源(LUT),并明显提高了系统的速度。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:516096
    • 提供者:weixin_38714637
  1. 采用DSPBuilder的FIR滤波器的方案实现

  2. 在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时,由于程序的编写往往不能达到良好优化而使滤波器性能表现一般。而采用调试好的IPCore需要向Altera公司购买。笔者采用了一种基于DSPBuilder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:198656
    • 提供者:weixin_38698403
  1. 模拟技术中的基于SoPC的FIR滤波器设计与实现

  2. 0 引言   数字滤波(idgital filter)是由数字乘法器、加法器和延时单元组成的一种计算方法。其功能是对输入离散信号的数字代码进行运算处理,以达到改变信号频谱的目的。数字滤波器根据频域特性可分为低通、高通、带通和带阻4个基本类型;根据时域特性可分为无限脉冲响应(infinite impulse response,IIR)滤波器和有限脉冲响应(finite impulse response,FIR)滤波器。FIR滤波器不存在稳定性和是否可实现的问题,容易做到线性相位,故在数据通信、图
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:272384
    • 提供者:weixin_38531017
  1. 单片机与DSP中的FIR带通滤波器的FPGA实现

  2. 引 言   在FPGA应用中,比较广泛而基础的就是数字滤波器。根据其单位冲激响应函数的时域特性可分为无限冲击响应(Infinite Impulse Response,IIR)滤波器和有限冲击响应(Finite Impulse Response,FIR)滤波器。DSP Builder集成了Altera和Matlab/Simulink基于FPGA的信号处理的建模和设计。该工具可以将数字信号处理算法(DSP)系统表示成为一个高度抽象的模块,在不降低硬件性能的前提下,自动将系统映射为一个基于FPGA的
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:243712
    • 提供者:weixin_38550459
  1. 单片机与DSP中的基于多速率DA的根升余弦滤波器的FPGA实现

  2. 0 引 言   根升余弦成形滤波器是数字信号处理中的重要部件,它能对数字信号进行成形滤波,压缩旁瓣,减少干扰的影响,从而降低误码率。根据文献[1],它的传统FP-GA实现方式基于乘累加器(Multiplier Add Cell,MAC)结构,设计方便,只需要乘法器、加法器和移位寄存器即可实现,但是在FPGA中实现硬件乘法器十分耗费资源。特别是当滤波器阶数很高时,资源耗费不可忽视。若采用乘法器复用的结构,运算速度较慢。分布式算法(Distribute Arithmetic,DA)是另一种应用在F
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:505856
    • 提供者:weixin_38517728
  1. 单片机与DSP中的采用DSPBuilder的FIR滤波器的方案实现

  2. 1.引言   在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHDL
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:174080
    • 提供者:weixin_38657353
  1. 单片机与DSP中的快速实现基于FPGA的脉动FIR滤波器

  2. 引言   目前,用FPGA(现场可编程门阵列)实现FIR(有限冲击响应)滤波器的方法大多利用FPGA中LUT(查找表)的特点采用DA(分布式算法)或CSD码等方法,将乘加运算操作转化为位与、加减和移位操作。这些结构需要占用器件较多的LE(逻辑元件)资源,设计周期长,工作频率低,实时性差。本文提出一种基于Stratix系列FPGA器件的新的实时高速脉动FIR滤波器的快速实现方法。利 用FGPA集成的DSP(数字信号处理器)乘加模块定制卷积运算单元,利用VHDL(甚高速集成电路硬件描述语言)元件
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:132096
    • 提供者:weixin_38603704
  1. EDA/PLD中的浮点LMS算法的FPGA实现

  2. 引言   LMS(最小均方)算法因其收敛速度快及算法实现简单等特点在自适应滤波器、自适应天线阵技术等领域得到了十分广泛的应用。为了发挥算法的最佳性能,必须采用具有大动态范围及运算精度的浮点运算,而浮点运算的运算步骤远比定点运算繁琐,运算速度慢且所需硬件资源大大增加,因此基于浮点运算的LMS算法的硬件实现一直以来是学者们研究的难点和热点。   文献[1]提出了一种适合于FPGA(现场可编程门阵列)实现的自定义24位浮点格式和一种高效结构的多输入FPA(浮点加法器),这种结构的多输入FPA与传
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:87040
    • 提供者:weixin_38749305
  1. 全并行FIR滤波器的FPGA实现与优化

  2. FIR数字滤波器的实现方法很多,而现代数字通信对实时性的需求决定其需要很高的数据吞吐率和处理速度。文章探求高速全并行FIR的FPGA实现方法,并以8输入15阶FIR滤波器为示例,在直接型FIR的基础上改进得到全并行FIR结构,采用Verilog硬件描述语言完成设计,仿真结果与MATLAB软件测试结果一致。在此基础上,提出两种改进措施,并进行综合、布局布线,对比所占资源,结果分布式FIR为硬件实现的最佳选择。
  3. 所属分类:其它

    • 发布日期:2021-01-29
    • 文件大小:1048576
    • 提供者:weixin_38697328
  1. 高速并行成型滤波器的FPGA实现方法

  2. 成型滤波器是消除码间串扰的最有效手段之一,常规做法是利用查找表存储乘累加运算结果来实现,随着滤波器系数的增加,这种查找表算法导致现场可编程门阵列(FPGA)硬件资源的指数增长;对于可变符号速率的要求,常规做法是利用插值和抽取的方法实现数字信号的变采样处理,这种方法实现复杂,硬件成本高。文中提出了一种高速并行成型滤波器的FPGA实现方法,这种基于群延时结构的查找表算法,所需的查找表只需存储单位冲击响应的采样值,利用数据时钟相位对于查找表进行寻址,可灵活适应数据速率的变化。并且这种算法特别适用于并行
  3. 所属分类:其它

    • 发布日期:2021-01-26
    • 文件大小:1048576
    • 提供者:weixin_38700779
  1. 基于SoPC的FIR滤波器设计与实现

  2. 0 引言   数字滤波(idgital filter)是由数字乘法器、加法器和延时单元组成的一种计算方法。其功能是对输入离散信号的数字代码进行运算处理,以达到改变信号频谱的目的。数字滤波器根据频域特性可分为低通、高通、带通和带阻4个基本类型;根据时域特性可分为无限脉冲响应(infinite impulse response,IIR)滤波器和有限脉冲响应(finite impulse response,FIR)滤波器。FIR滤波器不存在稳定性和是否可实现的问题,容易做到线性相位,故在数据通信、图
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:373760
    • 提供者:weixin_38545923
  1. 浮点LMS算法的FPGA实现

  2. 引言   LMS(均方)算法因其收敛速度快及算法实现简单等特点在自适应滤波器、自适应天线阵技术等领域得到了十分广泛的应用。为了发挥算法的性能,必须采用具有大动态范围及运算精度的浮点运算,而浮点运算的运算步骤远比定点运算繁琐,运算速度慢且所需硬件资源大大增加,因此基于浮点运算的LMS算法的硬件实现一直以来是学者们研究的难点和热点。   文献[1]提出了一种适合于FPGA(现场可编程门阵列)实现的自定义24位浮点格式和一种高效结构的多输入FPA(浮点加法器),这种结构的多输入FPA与传统的级联
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:86016
    • 提供者:weixin_38655496
« 12 3 4 5 6 7 8 9 10 ... 21 »