您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数电时序逻辑电路(时序逻辑电路)

  2. 数电时序逻辑电路 时序逻辑电路 数字逻辑电路可分为两大类:组合逻辑电路和时 序逻辑电路。组合电路的输出仅由当前输入决定。时 序电路是指它的输出不仅取决于当前输入,而且也取 决于过去的输入序列,也就是说,过去输入序列不 同,则在同一当前输入的情况下,输出也可能不同。
  3. 所属分类:专业指导

    • 发布日期:2009-05-21
    • 文件大小:4194304
    • 提供者:professor12345
  1. FPGA/CPLD数字电路设计经验分享

  2. :在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-30
    • 文件大小:1048576
    • 提供者:gddengyl
  1. 教你如何读时序经典教程.pdf

  2. 教你如何读时序经典教程 电路时序 教你如何读时序经典教程 电路时序
  3. 所属分类:专业指导

    • 发布日期:2009-07-30
    • 文件大小:695296
    • 提供者:huishouliu
  1. FPGA/CPLD数字电路设计经验分享

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-09
    • 文件大小:1048576
    • 提供者:s52zok
  1. FPGA/CPLD数字电路设计经验分享

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:嵌入式

    • 发布日期:2009-10-15
    • 文件大小:1048576
    • 提供者:mynewlifever
  1. FPGACPLD数字电路设计经验分享.pdf

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:硬件开发

    • 发布日期:2009-11-07
    • 文件大小:1048576
    • 提供者:isaaczhy
  1. FPGA/CPLD数字电路设计经验分享

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-22
    • 文件大小:951296
    • 提供者:yg031
  1. FPGA/CPLD数字电路设计经验分享

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-30
    • 文件大小:1048576
    • 提供者:qqnmb
  1. FPGA设计经验谈 时序 时延 时序设计 RTL电路时序模型

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平
  3. 所属分类:硬件开发

    • 发布日期:2010-05-14
    • 文件大小:1048576
    • 提供者:johnlee521
  1. FPGA/CPLD 数字电路设计经验分享

  2. :在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中, 对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解 RTL 电路时序模型的 基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采 用这种方式可以使电路的后仿真通过率大大提高, 并且系统的工作频率可以达到一个较高水 平。
  3. 所属分类:专业指导

    • 发布日期:2011-10-17
    • 文件大小:1048576
    • 提供者:robust2009
  1. 《时序》硬件工程师必读

  2. 数字电路时序设计要点和基础讲解,时钟产生和分发设计指南
  3. 所属分类:硬件开发

    • 发布日期:2015-01-26
    • 文件大小:4194304
    • 提供者:sgx_1981
  1. FPGA封装及内部电路时序参数分析.docx

  2. 通过实例详细分析了Xilinx FPGA时序分析报告的组成和涵义,分析了FPGA端口和内部电路的延时组成,说明了正确时序约束的重要性。
  3. 所属分类:嵌入式

    • 发布日期:2020-04-22
    • 文件大小:212992
    • 提供者:yinyeyy
  1. 数字电路时序逻辑电路

  2. 数字电路时序逻辑电路 上课课件 PDF格式
  3. 所属分类:专业指导

    • 发布日期:2010-09-10
    • 文件大小:3145728
    • 提供者:buyaozheyang
  1. 广达CT6电路时序分析

  2. 广达CT6时序讲解,非常经典的讲解,很有力!值得深入学习!
  3. 所属分类:专业指导

    • 发布日期:2011-05-11
    • 文件大小:688128
    • 提供者:a295515949
  1. 电路时序问题

  2. 我们常说“时序就是一切”。在复杂电路设计中,经常会有贯穿整个电路的总线信号。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:60416
    • 提供者:weixin_38635975
  1. 电路时序问题-EDA

  2. 我们常说“时序就是一切”。在复杂电路设计中,经常会有贯穿整个电路的总线信号。
  3. 所属分类:其它

    • 发布日期:2020-08-21
    • 文件大小:192512
    • 提供者:weixin_38739101
  1. 电子测量中的硬件电路时序计算方法与应用实例

  2. 1 满足接收端芯片的建立,保持时间的必要性  在高速数字电路设计中,由于趋肤效应、临近干扰、电流高速变化等因素,设计者不能单纯地从数字电路的角度来审查自己的产品,而要把信号看作不稳定的模拟信号。采用频谱分析仪对信号分析,可以发现,信号的高频谱线主要来自于信号的变化沿而不是信号频率。例如一个1MHz的信号,虽然时钟周期为1微秒,但是如果其变化沿上升或下降时间为纳秒级,则在频谱仪上可以观察到频率高达数百兆赫兹的谱线。因此,电路设计者应该更加关注信号的边沿,因为边沿往往也就是信号频谱最高、最容易受到干
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:117760
    • 提供者:weixin_38615591
  1. 基于逆高斯分布的亚阈值CMOS电路时序分析

  2. 基于逆高斯分布的亚阈值CMOS电路时序分析
  3. 所属分类:专业指导

    • 发布日期:2020-10-29
    • 文件大小:837632
    • 提供者:qq_33023953
  1. 测试检验电路时序的FPGA逻辑验证分析仪

  2. 随着FPGA技术的广泛使用,越来越需要一台能够测试验证FPGA芯片中所下载电路逻辑时序是否正确的仪器。目前,虽然Agilent、Tektronix 等大公司生产的高端逻辑分析仪能够实现FPGA电路的测试验证功能,但此类仪器价格高昂,一般要十万、数十万人民币。所以,研究开发价格适中且具有逻辑分析仪和FPGA电路的测试验证功能的仪器是非常有价值的。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:105472
    • 提供者:weixin_38612437
  1. 电子测量中的测试检验电路时序的FPGA逻辑验证分析仪

  2. 随着FPGA技术的广泛使用,越来越需要一台能够测试验证FPGA芯片中所下载电路逻辑时序是否正确的仪器。目前,虽然Agilent、Tektronix 等大公司生产的高端逻辑分析仪能够实现FPGA电路的测试验证功能,但此类仪器价格高昂,一般要十万、数十万人民币。所以,研究开发价格适中且具有逻辑分析仪和FPGA电路的测试验证功能的仪器是非常有价值的。   本文所介绍的基于虚拟仪器技术的逻辑验证分析仪,采用FPGA技术来实现仪器硬件部分的主要设计,应用图形化编程语言LabVIEW来实现仪器的测试软件设
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:136192
    • 提供者:weixin_38623442
« 12 3 4 5 6 7 8 9 10 ... 50 »