您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 敏捷软件开发.pdf

  2. 第一部分 敏捷开发 第1章 敏捷联盟 1.1 敏捷联盟 1.2 原则 1.3 结论 参考文献 第2章 极限编程概述 2.1 极限编程实践 2.2 结论 参考文献 第3章 计划 3.1 初始探索 3.2 发布计划 3.3 迭代计划 3.4 任务计划 3.5 迭代 3.6 结论 参考文献 . 第4章 测试 4.1 测试驱动的开发方法 4.2 验收测试 4.3 结论 参考文献 第5章 重构 5.1 素数产生程序:一个简单的重构示例 5.2 结论 参考文献 第6章 一次编程实践 6.1 保龄球比赛 6
  3. 所属分类:Proxy

    • 发布日期:2010-02-04
    • 文件大小:17825792
    • 提供者:eitisiks
  1. 编程卓越之道:卷一/二

  2. 目录回到顶部↑1 编写卓越代码须知. 1.1 编程卓越之道系列 1 1.2 本卷内容 3 1.3 本卷所做的假设 5 1.4 卓越代码的各项特征 6 1.5 本卷涉及的环境 7 1.6 获取更多信息 8 2 数值表示 2.1 什么是数 10 2.2 计数系统(Numbering System) 11 2.2.1 十进制位值计数系统 11 2.2.2 进制(基数) 12 2.2.3 二进制计数系统 13 2.2.4 十六进制计数系统 15 2.2.5 八进制(基数为8)计数系统 18 2.3 数
  3. 所属分类:硬件开发

    • 发布日期:2010-10-10
    • 文件大小:39845888
    • 提供者:xqq524148626
  1. 分布式系统领域教程pdf

  2. 目 录 译者序 前言 第1章 概论 1.1 推动因素 1.2 基本计算机组成 1.3 分布式系统的定义 1.4 我们的模型 1.5 互连网络 1.6 应用与标准 1.7 范围 1.8 参考资料来源 参考文献 习题 第2章 分布式程序设计语言 2.1 分布式程序设计支持的需求 2.2 并行/分布式程序设计语言概述 2.3 并行性的表示 2.4 进程通信与同步 2.5 远程过程调用 2.6 健壮性 第 3 章 分布式系统设计的形式方法 3.1 模型的介绍 3.1.1 状态机模型 3.1.2 佩特里
  3. 所属分类:其它

    • 发布日期:2011-02-19
    • 文件大小:2097152
    • 提供者:cuiyubing819
  1. ActionScript开发人员指南中文版

  2. actionscr ipt 3.0开发人员指南中文版,总共67章,955页。学习actionscr ipt不错的书籍。 目录: 目录 第章:使用日期和时间 管理日历日期和时间 控制时间间隔 日期和时间示例:简单模拟时钟 第章:使用字符串 字符串基础知识 创建字符串 length属性 处理字符串中的字符 比较字符串 获取其他对象的字符串表示形式 连接字符串 在字符串中查找子字符串和模式 转换字符串的大小写 字符串示例:ASCII图表 第章:使用数组 数组基础知识 索引数组 关联数组 多维数组 克
  3. 所属分类:Actionscript

    • 发布日期:2012-05-07
    • 文件大小:5242880
    • 提供者:xinxin19881112
  1. 蓝牙协议及其源代码分析.pdf

  2. 目录 1. 第一章蓝牙概述和金瓯蓝牙开发平台介绍......... PAGEREF _TOC120615555 \H 12 1.1 蓝牙概述................. PAGEREF _TOC120615556 \H 12 1.1.1 蓝牙技术的诞生与发展................. PAGEREF _Toc120615557 \h 12 1.1.2 蓝牙技术介绍................. PAGEREF _Toc120615558 \h 12 1.1.3 蓝牙协议体系结
  3. 所属分类:C#

    • 发布日期:2013-03-01
    • 文件大小:8388608
    • 提供者:jasonzhang11
  1. 大型设计中FPGA 的多时钟设计策略.pdf

  2. 大型设计中FPGA 的多时钟设计策略.pdf
  3. 所属分类:硬件开发

    • 发布日期:2008-09-02
    • 文件大小:216064
    • 提供者:q042096
  1. fpga多时钟设计策略.pdf

  2. 利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种 多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟 设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何 进行布线,本文将对这些设计策略深入阐述。
  3. 所属分类:硬件开发

    • 发布日期:2013-06-09
    • 文件大小:216064
    • 提供者:hbxgwjl
  1. 代码优化:有效使用内存英文版(chm版)

  2. 现在网上流行较多的是中文版,pdf的,不过很不清晰, 所以好不容易找了个英文版的,原汁原味. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码,即有关所谓程序剖分技术,以及典型剖分工具的实用知识。第2、3章分别全面介绍RAM子系统与高速缓存子系统的代码优化知识。第4章主要介绍机器代码优化技术。各章在讨论基本原理的同时,详细给出了典型的代码实例,并对优化性能进行了定量的分析。   该书特别适合于作为应用程序员及系统程序员的学习与开发
  3. 所属分类:硬件开发

    • 发布日期:2008-09-21
    • 文件大小:10485760
    • 提供者:likefermat
  1. 贝加莱工业自动化.pdf

  2. 贝加莱工业自动化pdf,贝加莱工业自动化Automation is orange 贝加莱中国团队一直致力于为中国地区的行业用户提供完美的自动化解决方案。我们 不断地创新,提供高品质的产品并执着追求“完美自动化”方案,以确保我们在中国 实现“全球自动化合作伙伴”这一承诺。因为我们深知我们的未来和您的未来紧密结 在一起! 贝加莱(中国)总经理 肖维荣博士 》》》与您共创未来 机加MA E 贝加莱(B&R)工业自动化有限公司是一家自动化技术领域的领导厂商,总部位于奥地利 Eggelsberg,于1
  3. 所属分类:其它

    • 发布日期:2019-10-31
    • 文件大小:2097152
    • 提供者:weixin_38743737
  1. MIKOM PLC产品目录.pdf

  2. MIKOM PLC产品目录pdf,MIKOM PLC产品目录系列选型表 MX2H MX1H 逻辑最大O点 512 256 最大特殊模块数 8 0 高 速脉冲输出 2x100kHz晶体管输出型 2x100kHz晶体管输出型 单相计数通道 2×50kHz4×10kHz 2×50kHz4×10kHz 双相计数通道 1×30kHz1×5kHz 1×30kHz1×5kHz 常规性能 计数频率总和 100k Hz 80kHz 基本指令运行时间 0.084pS 0.084μs 程序执行时间 1K步/1ms 1
  3. 所属分类:其它

    • 发布日期:2019-10-19
    • 文件大小:10485760
    • 提供者:weixin_38743481
  1. Experion PKSTM 混合控制器结构描述.pdf

  2. Experion PKSTM 混合控制器结构描述pdf,Experion PKSTM 混合控制器结构描述系统的可用性提升到最高水平。 最高的可用性一I/O链接接口模件(IOLM)、通讦、IO处理器卡件均可实现冗余,以提供给系统最 高的可用性 控制策略组态完全一体化一为了简化工程设计和组态,PMIO提供了相关的 Controlbuilder算法,与 共他的IO包括现场总线算法无缝地集成在一起 可冗余的配置一PMIO配置的可冗余性使之适用于一切要求高可用性的工业应用 现场供电一所有的Io均支持对砚场
  3. 所属分类:其它

    • 发布日期:2019-10-12
    • 文件大小:281600
    • 提供者:weixin_38743506
  1. 408真题含答案09-18.pdf

  2. 计算机408考研09-18年打印真题含答案,共155页资源,自己搜集网上的内容,用Acrobat DC合并成一个文件假设某系统总线在一个总线周期中并行传输字节信息,一个总线周期占用个时钟周期,总线时钟频率 为 ,则总线带宽是 假设某计算机的存储系统出 和主存组成,某程序执行过程中访存 次,其中访问 缺失(未 命中)次,则命中率是 卜列迄项中,能引起外部中断的事件是 键盘输入 除数为 浮点运算下溢 访存缺页 单处理机系统中,可并行的是 Ⅰ进程与进程Ⅰ处理机与设备Ⅲ处理机与通道Ⅳ设备与改备 Ⅰ、Ⅱ和
  3. 所属分类:其它

    • 发布日期:2019-10-06
    • 文件大小:5242880
    • 提供者:weixin_38556197
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. 计算机等级考试四级嵌入式系统开发工程师复习要点汇总.pdf

  2. 计算机等级考试四级嵌入式系统开发工程师复习要点汇总O随光 评enku.sui.me (1)调度:给定一组实时任务和系统资源,确定每个任务何时何地执行的整 个过程。 (2)抢占式调度:通常是优先级驱动的调度,如uCOS。优点是实时性好 反应快,调度算法相对简单,可以保证高优先级任务的时间约束;缺点是上下文 切换多 (3)非抢占式调度:通常是按时间片分配的调度,不允许任务在执行期间被 中断,仟务一旦占用处理器就必须执行完毕或自愿放弃,如 Wince。优点是上 下文切换少;缺点是处理器有效资源利用率低
  3. 所属分类:嵌入式

    • 发布日期:2019-08-17
    • 文件大小:392192
    • 提供者:qq_33211808
  1. Art-Net概述.pdf

  2. Art-Net是一种基于TCP/IP协议栈的以太网协议。目的在于使用标准的网络技术允许在广域内传递大量DMX512数据。以太网实现: 注意事项: 所有的通信是UDP。本文档中定义的每个数据包的格式形成一个封闭的 UDP数据包的数据字段 包格式以类似于C语言的结构的方式,其中所有的数据项都被认为是类 型NT8,NT16或NT32根据比特数无符号整数指定。没有隐藏的填充字节 除了在一个分组,其可被向上舍入到2或4字节的倍数的最未端。在一个有效 的接收的包的未端的额外字节被忽略。 该协议被概括为处理今
  3. 所属分类:网络基础

    • 发布日期:2019-07-28
    • 文件大小:1048576
    • 提供者:helaisun