您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 可快速锁定的数字锁相环结构

  2. 用于无线通信的可快速锁定的数字锁相环结构
  3. 所属分类:专业指导

    • 发布日期:2009-07-15
    • 文件大小:580608
    • 提供者:bloodworld
  1. 基于CPLD的数字锁

  2. 基于CPLD的数字锁 课程设计报告 设计一个二位十进制数字锁
  3. 所属分类:专业指导

    • 发布日期:2009-12-28
    • 文件大小:67584
    • 提供者:hz198681
  1. 基于FPGA数字锁相环的光伏并网控制

  2. 针对光伏并网逆变器首先提出了一种基于FPGA的数字锁相环控制方法
  3. 所属分类:硬件开发

    • 发布日期:2010-12-02
    • 文件大小:287744
    • 提供者:wangzhiyong07
  1. 基于CPLD的数字锁

  2. 控制模块是整个系统的控制核心 ,负责接收其模块传来的输入信号 ,再根据系统的功能产生相应的控制信号送到相关的模块。具体操作如下:密码预先存入寄存器中,开锁时,输入密码存入另一寄存器中,当按下“确定”键时,启动比较器,比较两个寄存器中的内
  3. 所属分类:专业指导

    • 发布日期:2011-01-03
    • 文件大小:149504
    • 提供者:psx635455531
  1. 基于fpga的数字锁相环设计

  2. 基于fpga的数字锁相环设计 毕业设计论文 里面详细的介绍了锁相的概念和全数字锁相环的实现!!
  3. 所属分类:硬件开发

    • 发布日期:2012-12-20
    • 文件大小:446464
    • 提供者:linsheng9731
  1. 基于FPGA的数字锁相环设计

  2. 基于FPGA的数字锁相环设计
  3. 所属分类:硬件开发

    • 发布日期:2013-01-09
    • 文件大小:264192
    • 提供者:chucunda18
  1. 结构体数字锁相放大器源码

  2. 结构体数据格式编写的数字锁相放大器源码,代码注释清除,理解数字锁相放大器。可以独立运行,不依赖硬件。
  3. 所属分类:C

    • 发布日期:2014-08-17
    • 文件大小:30720
    • 提供者:foolqiang
  1. 基于FPGA的数字锁相环设计

  2. 基于FPGA的数字锁相环设计,不错的文档,学习很有用
  3. 所属分类:硬件开发

    • 发布日期:2014-12-03
    • 文件大小:264192
    • 提供者:wjbland
  1. 仿ios的数字锁屏

  2. 仿ios的数字锁屏
  3. 所属分类:Android

    • 发布日期:2017-08-16
    • 文件大小:117760
    • 提供者:wsd7747
  1. 097994687数字锁相环dll_code

  2. 基于matlab的数字锁相环模拟仿真,主要通过调整相位实现波形同步
  3. 所属分类:VB

    • 发布日期:2017-12-11
    • 文件大小:122880
    • 提供者:qq_40985528
  1. 基于FPGA的数字锁相环设计.pdf

  2. 基于FPGA的数字锁相环设计.pdf基于FPGA的数字锁相环设计.pdf基于FPGA的数字锁相环设计.pdf基于FPGA的数字锁相环设计.pdf
  3. 所属分类:硬件开发

    • 发布日期:2009-03-14
    • 文件大小:297984
    • 提供者:zhang01042
  1. 数字锁相环PLL.zip

  2. 基于FPGA的数字锁相环源代码文件,已验证成功。数字锁相环不仅吸收了数字电路可靠性高、体积小、价格低等优点,还解决了模拟锁相环的直流零点漂移、器件饱和及易受电源和环境温度变化等缺点,此外还具有对离散样值的实时处理能力,已成为锁相技术发展的方向。
  3. 所属分类:其它

    • 发布日期:2020-06-28
    • 文件大小:3145728
    • 提供者:cfbty
  1. 基于FPGA的数字锁相环设计

  2. 数字锁相环是闭环自动控制系统,常用于接受信号的载波恢复与跟踪。文章介绍了一种二阶数字锁相环的基本原理和其基于FPGA的实现方案,详细阐述了鉴相器、环路滤波器和数控振荡器等环路部件的参数设计及电路结构,并引入一种有效的环路状态检测方法,仿真验证了设计的正确性和有效性。
  3. 所属分类:其它

    • 发布日期:2020-07-04
    • 文件大小:245760
    • 提供者:weixin_38742571
  1. 宽频带数字锁相环的设计及基于FPGA的实现

  2. 本文简要介绍了在FPGA中实现全数字锁相环(DPLL)的原理与方法,以解决在同步串行数据通信时的同步时钟不稳定时的快速恢复问题; 并重点介绍了采用可控模数分频器实现的数字锁相环中宽频带捕获的方法与实现过程。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:82944
    • 提供者:weixin_38621870
  1. 基于FPGA的数字锁相环平台的搭建

  2. 目前,数字锁相环广泛应用于通信、航天等领域。针对具体的应用,数字锁相环可以用于载波跟踪,相位提取等。本设计就是以载波回复环为依托进行的数字锁相环设计。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:490496
    • 提供者:weixin_38614287
  1. 基于互感器的数字锁相环设计

  2. 针对传统锁相环精度差、速度慢等问题,利用互感器实现了一种基于预测电流无差拍方法的改进功率解耦控制的数字锁相环,很好地解决三相逆变器在并网运行时锁相问题。仿真分析和实验结果表明,该数字锁相环在电网频率发生变化时,能快速准确跟踪上电网电压相位,证实此方法在逆变器并网锁相时具有良好的效果。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:446464
    • 提供者:weixin_38665814
  1. 基于FPGA的数字锁相环设计.pdf

  2. 基于FPGA的数字锁相环设计.pdf
  3. 所属分类:嵌入式

    • 发布日期:2020-10-10
    • 文件大小:361472
    • 提供者:qq_32944983
  1. DSP中的基于DSP的数字锁相技术探讨

  2. 随着信息技术的迅速发展和计算机的日益普及,对电源系统供电质量和可靠性的要求越来越高,不间断电源(UPS)的应用越来越广泛。由于在线式UPS 需要在旁路电源供电与逆变供电之间进行切换,为了实现连续切换,需要通过同步锁相器实现逆变器输出电压与旁路电压同步。相同的道理,锁相同步在多台UPS并机和多台UPS构成冗余系统时也是必需的。UPS的逆变器输出相位可以和市电保持一致,但输出波形的幅度要保持一致则违背了UPS的功能,所以,通常UPS锁相的目标是在保证相位一致的情况下保持幅度近似相等。   锁相可分为
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:313344
    • 提供者:weixin_38717169
  1. 嵌入式系统/ARM技术中的一种带宽自适应全数字锁相环的设计与实现

  2. 锁相环是一种能使输出信号在频率和相位上与输入信号同步的电路,即系统进入锁定状态(或同步状态)后,震荡器的输出信号与系统输入信号之间相差为零,或者保持为常数。传统的锁相环各个部件都是由模拟电路实现的,一般包括鉴相器(PD)、环路滤波器(LF)、压控振荡器(VCO)三个环路基本部件。   传统的数字锁相环设计在结构上希望通过采用具有低通特性的环路滤波,从而获得稳定的振荡控制数据。但是,在基于数字逻辑电路设计的数字锁相环系统中,利用逻辑算法实现低通滤波是比较困难的。有些电路通过对鉴相模块产生的相位误差
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:302080
    • 提供者:weixin_38618746
  1. 基于DSP的远距离逆变器间的数字锁相技术

  2. 基于DSP的远距离逆变器间的数字锁相技术、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:131072
    • 提供者:weixin_38551837
« 12 3 4 5 6 7 8 9 10 ... 50 »