点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 直接数字频率合成器的FPGA实现
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的直接数字频率合成器的研究与应用
本文首先介绍了频率合成器的发展,并阐述了墓于现场可编程门阵列(FPGA ) 实现DDS技术的意义;然后介绍了DDS的墓本理论,对输出信号频潜进行了分 析,特别是对信号的相位截断误差和幅度量化误差进行了详细的讨论;接着介绍 了FPGA的基本原理和开发流程,并提出了用DDS技术产生正弦波信号的具体思 路,对频率合成部分进行了详细的阐述;最后对如何改善系统性能进行了简要的 i寸论,对得出的正弦波信号进行了频谱分析。
所属分类:
硬件开发
发布日期:2009-05-22
文件大小:6291456
提供者:
f20059180
基于FPGA的直接数字频率合成器的设计和实现
基于FPGA的直接数字频率合成器的设计和实现,介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
所属分类:
硬件开发
发布日期:2009-06-09
文件大小:124928
提供者:
cxl801
基于FPGA的直接数字频率合成器的设计和实现
用于设计示波器的最佳选择,直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
所属分类:
硬件开发
发布日期:2009-09-02
文件大小:106496
提供者:
lyhwzsz1988
基于FPGA的直接数字频率合成器的设计和实现
基于FPGA的直接数字频率合成器的设计和实现,介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
所属分类:
硬件开发
发布日期:2010-02-25
文件大小:100352
提供者:
jxghust
电子系统课程设计\基于FPGA的直接数字频率合成器的设计.doc
本设计是利用EDA技术设计的电路, 该信号发生器输出信号的频率范围为20Hz~20KHz,幅度的峰-峰值为0.3V~5V两路信号之间可实现0°~359°的相位差。侧重叙述了用FPGA来完成直接数字频率合成器(DDS)的设计
所属分类:
硬件开发
发布日期:2011-02-08
文件大小:6291456
提供者:
chenchangpingok
fpga实现的直接数字频率合成器
描述了直接数字频率合成器( D DS) 的原理和特点, 并给出了用 F PG A 实现 DD S 的方法及仿真结果。
所属分类:
硬件开发
发布日期:2011-02-27
文件大小:151552
提供者:
lishazi
基于FPGA的任意波形发生器的设计与实现
提出了一种基于FPGA(现场可编程门阵列)采用DDS(直接数字频率合成器)技术的任 意波形发生器设计方案。该方案的硬件电路以FPGA为核心器件,辅以D/A转换器、程控放大和人机 接口电路构成。其中FPGA内部控制电路采用8051单片机软核为核心进行设计,信号合成电路采用 VHDL语言设计数控振荡器实现,低通滤波器为采用窗函数法设计的16阶线性FIR数字滤波器。
所属分类:
嵌入式
发布日期:2011-05-02
文件大小:223232
提供者:
zlong2512
基于FPGA的直接数字频率合成器的设计
直接数字频率合成是一种新的频率合成技术,介绍了利用Altera的FPGA器件实现直接数字频率合成器的工作原理和电路设计方法,并利用FLEX器件实现了DDS电路。
所属分类:
数据库
发布日期:2011-06-27
文件大小:97280
提供者:
ls1009
FPGA来完成直接数字频率合成器(DDS)的设计
用FPGA来完成直接数字频率合成器(DDS)的设计,DDS由相位累加器和正弦ROM查找表两个功能块组成,其中ROM查找表由兆功能模块LPM_ROM来实现。而通过设定不同的累加器初值(K1)和初始相位值(K2),可以调节两路相同频率正弦信号之间的相位差,从而产生两路数字式的频率、相位和幅值可调的正弦波信号,最后通过MAX+plusII演示仿真结果。
所属分类:
专业指导
发布日期:2011-12-07
文件大小:7340032
提供者:
ttkle_
基于FPGA来完成直接数字频率合成器(DDS)的设计
该信号发生器输出信号的频率范围为20Hz~20KHz,幅度的峰-峰值为0.3V~5V两路信号之间可实现0°~359°的相位差。
所属分类:
硬件开发
发布日期:2012-05-29
文件大小:7340032
提供者:
xiaohesdu
FPGA实现的直接数字频率合成器DDS
FPGA实现的直接数字频率合成器DDS 基于DDS技术的任意波形发生器研究
所属分类:
嵌入式
发布日期:2013-01-27
文件大小:18874368
提供者:
luomuwufeng
基于FPGA的直接数字频率合成器的设计和实现
绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
所属分类:
其它
发布日期:2020-08-05
文件大小:99328
提供者:
weixin_38542148
直接数字频率合成器的FPGA实现
本文在DDS的工作原理的基础上,介绍基于FPGA实现DDS的设计方法。 通过设置参数可以灵活控制输出频率和分辨率,设计出具有精度高,选择参数控制输出信号,产生一个理想的波形。供读者学习设计参考。
所属分类:
其它
发布日期:2020-08-05
文件大小:72704
提供者:
weixin_38588394
直接数字频率合成器的FPGA实现
直接数字频率合成(DDS)技术属第三代频率合成技术,与第二代基于锁相环频率合成技术相比,利用DDS技术合成的输出波形具有良好的性能指标本。设计采用Xilinx公司Spartan-3系列的XC3S200芯片和高速16位D/A转换器MAX5885。在DDS的工作原理的基础上,介绍基于FPGA实现DDS的设计方法。 通过设置参数可以灵活控制输出频率和分辨率。设计出具有精度高,选择参数控制输出信号,产生一个理想的波形。从测试结果可看出,该系统工作稳定、可靠,并具有较好的参考与实用价值。
所属分类:
其它
发布日期:2020-10-22
文件大小:157696
提供者:
weixin_38741101
直接数字频率合成器的PFGA实现[图]
系统采用Xilinx公司生产的型号为XC3S200的FPGA芯片和Maxim公司生产的型号为MAX5885的专用D/A芯片,利用直接数字频率合成技术,通过Xilinx公司的ISE 9.2开发软件,完成DDS核心部分即相位累加器和ROM查找表的设计。可得到相位连续、频率可变的信号。经过电路设计和模块仿真,验证了设计的正确性。由于FPGA的可编程性,使得修改和优化DDS的功能非常快捷。
所属分类:
其它
发布日期:2020-10-22
文件大小:116736
提供者:
weixin_38631389
直接数字频率合成器DDS的优化设计
在深入理解DDS基本原理的基础上,采用多级流水线控制技术对DDS的VHDL语言实现进行了优化,并进行了异步接口的同步化设计,给出了DDS系统的时序仿真结果及其在FPGA中的资源占有率。
所属分类:
其它
发布日期:2020-10-25
文件大小:106496
提供者:
weixin_38628243
EDA/PLD中的基于FPGA的直接数字频率合成器的设计和实现
摘要:介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。 关键词:直接数字频率合成(DDS) 现场可编程门阵列(FPGA) 直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。 目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能和多功能的DDS芯片(其中应用较为广泛的是
所属分类:
其它
发布日期:2020-12-10
文件大小:192512
提供者:
weixin_38500664
EDA/PLD中的数字频率合成器的FPGA实现
摘要:介绍了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特点,给出了用ACEX 1K系列器件EP1K10TC144-1实现数字频率合成器的工作原理、设计思路、电路结构和仿真结果。 关键词:DDFS;FPGA;快速通道互连;仿真1 概述1971年,美国学者J.Tierncy,C.M.Rader和B.Gold提出了以全数字技术,从相位概念出发直接合成所需波形的一种新的频率合成方法。限于当时的技术和器件水平,它的性能指标尚不能与已有技术相比,故未受到重视。近30年间,随着集
所属分类:
其它
发布日期:2020-12-10
文件大小:93184
提供者:
weixin_38641876
EDA/PLD中的基于FPGA的直接数字频率合成器的设计/实现
摘要:介绍了Altera公司的即FPGA器件ACEXEPlK50的主要特点,给出了由ACEXEPlK50实现直接数字频率合成的工作原理、设计思路、电路结构和改进优化方法。 关键词:直接数字频率合成(DDS); 现场可编程门阵列(FPGA); ACEXEPlK50 分类号:TN741 文献标识码:B 文章编号:1006-6977(2003)01-0004-02 1概述 直接数字频率合成技术(Direct Digital FrequencySynthesis.即DDFS,一般简称DDS)是从
所属分类:
其它
发布日期:2020-12-08
文件大小:97280
提供者:
weixin_38697579
通信与网络中的一种高效实用直接数字频率合成器设计和实现
1 引 言 频率控制是现代通信技术中很重要的一环,能够获得宽带(频率控制范围宽)、快速(转换时间快)、精细(分辨率高)、杂散小(频谱纯)的频率控制信号一直是通信领域中的一个重要研究内容,。直接数字频率合成(DDS)技术是从相位概念出发直接合成所需波形的一种新的频率合成技术,具有频率分辨率高、频率变换速度快、相位可连续线性变化等优点,在基于数字信号处理的现代通信频率控制中已被广泛采用。 目前,各大芯片制造商相继推出采用先进CMOS工艺生产的高性能和多功能的专用DDS芯片,但是在某些场合,专用
所属分类:
其它
发布日期:2020-12-08
文件大小:140288
提供者:
weixin_38553466
«
1
2
3
4
»