您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog HDL硬件描述语言.pdf

  2. Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的 数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之 间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。
  3. 所属分类:其它

    • 发布日期:2009-05-07
    • 文件大小:4194304
    • 提供者:wuchengbai
  1. Verilog VHDL硬件描述语言教程

  2. Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的 数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之 间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。
  3. 所属分类:其它

    • 发布日期:2009-09-01
    • 文件大小:3145728
    • 提供者:xiaoping2009
  1. Verilog HDL硬件描述语言

  2. Verilog HDL硬件描述语言 Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的 数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之 间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。 Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构 组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模 语言。此外, Verilog HDL语言提供了编程
  3. 所属分类:嵌入式

    • 发布日期:2009-09-08
    • 文件大小:9437184
    • 提供者:lzflxq
  1. 数字系统设计实例教程【经典资料】PDF 版 part2

  2. 注:适合初学者使用 请把part1、part2一起下载后放到一起再解压 目录 第一章 数字信号处理、计算、程序、算法和硬线逻辑的基本概念 引言 1.1 数字信号处理 1. 2计算(Computing) 1.3 算法和数据结构 1.4 编程语言和程序 1.5 系统结构和硬线逻辑 1.6 设计方法学 1.7 专用硬线逻辑与微处理器的比较 1.8 C语言与硬件描述语言在算法运算电路设计的关系和作用 思考题 第二章 Verilog HDL设计方法概述 …………
  3. 所属分类:其它

    • 发布日期:2009-11-27
    • 文件大小:850944
    • 提供者:tanhaijun2007
  1. 数字系统设计实例教程【经典资料】PDF 版 part1

  2. 注:适合初学者使用 请把part1、part2一起下载后放到一起再解压 目录 第一章 数字信号处理、计算、程序、算法和硬线逻辑的基本概念 引言 1.1 数字信号处理 1. 2计算(Computing) 1.3 算法和数据结构 1.4 编程语言和程序 1.5 系统结构和硬线逻辑 1.6 设计方法学 1.7 专用硬线逻辑与微处理器的比较 1.8 C语言与硬件描述语言在算法运算电路设计的关系和作用 思考题 第二章 Verilog HDL设计方法概述 …………
  3. 所属分类:其它

    • 发布日期:2009-11-27
    • 文件大小:1048576
    • 提供者:tanhaijun2007
  1. Verilog HDL硬件描述语言

  2. Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的 数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之 间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。
  3. 所属分类:其它

    • 发布日期:2009-12-04
    • 文件大小:3145728
    • 提供者:msky12345
  1. 一个挺好的硬件描述语言—HDL

  2. 硬件描述语言Verilog HDL,类似于高级程序设计语言(如C语言等)。它是一种一文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示更复杂的数字逻辑系统所完成的逻辑功能(即行为)。
  3. 所属分类:C

    • 发布日期:2010-04-15
    • 文件大小:11534336
    • 提供者:wyq_517
  1. pptFinal-硬件描述语言和数字系统设计—郑朝霞

  2. verilog学习资料 案例 pptFinal-硬件描述语言和数字系统设计—郑朝霞
  3. 所属分类:专业指导

    • 发布日期:2010-09-25
    • 文件大小:6291456
    • 提供者:ajn_yeats
  1. VERILOG HDL硬件描述语言

  2. VERILOG HDL硬件描述语言 本书简要介绍了Verilog硬件描述语言的基础知识,包括语言的基本内容和基本结构,以及利用该语言在各种层次上对数字系统的建模方法。书中列举了大量实例,帮助读者掌握语言本身和建模方法,对实际数字系统设计也很有帮助。
  3. 所属分类:C

    • 发布日期:2011-11-16
    • 文件大小:5242880
    • 提供者:xmljx
  1. 硬件描述语言和数字系统设计verilog

  2. 硬件描述语言和数字系统设计verilog
  3. 所属分类:专业指导

    • 发布日期:2012-03-18
    • 文件大小:6291456
    • 提供者:p30814028
  1. Verilog数字系统设计教程(第2版)

  2. 本书讲述了自20世纪90年代开始在美国和其他先进的工业化国家逐步推广的利用硬件描述语言(Verilog HDL)建模、仿真和综合的设计复杂数字逻辑电路与系统的方法和技术。书中内容从算法和计算的基本概念出发,讲述如何由硬线逻辑电路来实现复杂数字逻辑系统的方法。
  3. 所属分类:嵌入式

    • 发布日期:2012-04-12
    • 文件大小:45088768
    • 提供者:celialml
  1. 数字系统设计与VerilogHDL

  2. 本书系统介绍了数字系统设计相关的知识,主要内容包括:EDA技术、FPGA/CPLD器件、Vefilog硬件描述语言等。本书以Quartus II、Synplify Pro/Synplify软件为平台,以Verilog-1995和Verilog-2001为语言标准,以可综合的设计为重点,以大量经过验证的数字设计实例为依据,系统阐述了数字系统设计的方法与技术,对设计优化做了探讨。
  3. 所属分类:电信

    • 发布日期:2012-10-01
    • 文件大小:14680064
    • 提供者:wdz201206245
  1. Verilog HDL硬件描述语言入门

  2. 非常经典!学习verilog的必备!Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的 数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之 间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。 Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构 组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模 语言。此外, Verilog HDL语言提供了编程
  3. 所属分类:讲义

    • 发布日期:2015-01-16
    • 文件大小:4194304
    • 提供者:sixhaveone
  1. VerilogHDL数字系统设计

  2. 对数字信号进行算术运算和逻辑运算的电路称为数字电路(Digital Circuit),或数字系统(Digital System)。由于具有逻辑运算和逻辑处理功能,所以数字电路有时也称为数字逻辑电路(Digital Logic Circuit)。数字系统设计(Digital Design)1 过去40年,数字系统经历了巨大改进和提高,单个芯片中包含的晶体管的数目呈现指数规律增长。一块普通芯片内可能包含成百上千,甚至上百万个晶体管。而且芯片体积变得越来越小,速度变得越来越快,成本不断降低,功能越来
  3. 所属分类:硬件开发

    • 发布日期:2015-03-26
    • 文件大小:8388608
    • 提供者:yuexianqingshan
  1. Verlog硬件描述语言

  2. 华中科硬件描述语言和数字系统设计,详细描述了Verilog硬件描述语言的基本语法,逻辑控制。
  3. 所属分类:其它

    • 发布日期:2015-05-21
    • 文件大小:8388608
    • 提供者:yangjun841025
  1. Verilog HDL 硬件描述语言_J.Bhasker 许振林译

  2. 本书简要介绍了Verilog硬件描述语言的基础知识,包括语言的基本内容和基本结构,以及利用该语言在各种层次上对数字系统的建模方法。书中列举了大量实例,帮助读者掌握语言本身和建模方法,对实际数字系统设计也很有帮助。
  3. 所属分类:专业指导

    • 发布日期:2009-02-22
    • 文件大小:2097152
    • 提供者:lindajillduan
  1. 硬件描述语言和数字系统设计学习资源

  2. Verilog HDL的抽象级别语言本身提供了各种层次抽象的表述,可以用详细程度有很大差别的的多层次模块组合来描述一个电路系统。‹行为级:技术指标和算法的Verilog描述‹RTL级:逻辑功能的Verilog描述‹门级 :逻辑结构的Verilog描述‹开关级:具体的晶体管物理器件的描述
  3. 所属分类:讲义

    • 发布日期:2020-03-12
    • 文件大小:5242880
    • 提供者:Summertrainxy
  1. 交通灯控制器 ——数字系统设计报告

  2. 实验目的 1.基本掌握自顶向下的电子系统设计方法 2.学会使用PLD和硬件描述语言设计数字电路,掌握 Quartus II等开发工具的使用方法 3.培养学生自主学习、正确分析和解决问题的能力 设计要求 我在本课程中所选择的课题是用Verilog HDL实现交通灯控制器。该课题的具体内容及要求如下: 主干道与乡村公路十字交叉路口在现代化的农村星罗棋布,为确保车辆安全、迅速地通过,在交叉路口的每个入口处设置了红、绿、黄三色信号灯。红灯禁止通行;绿灯允许通行;黄灯亮则给行驶中的车辆有
  3. 所属分类:专业指导

    • 发布日期:2020-03-04
    • 文件大小:1048576
    • 提供者:qq_42258207
  1. 硬件描述语言verilog hdl基础知识

  2. 硬件描述语言Verilog HDL类似于高级程序设计语言(如C语言等),它是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示更复杂的数字逻辑系统所完成的逻辑功能。人们还可以用HDL编写设计说明文档,这种文......
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:47104
    • 提供者:weixin_38569166
  1. EDA/PLD中的硬件描述语言HDL的现状与发展

  2. 摘要:从数字系统设计的性质出发,结合目前迅速发展的芯片系统,比较、研究各种硬件描述语言;详细阐述各种语言的发展历史、体系结构和设计方法;探讨未来硬件描述语言的发展趋势,同时针对国内EDA基础薄弱的现状,在硬件描述语言方面作了一些有益的思考。 关键词:ASIC 硬件描述语言HDL Verilog HDL VHDL SystemC Superlog 芯片系统SoC引 言  硬件描述语言HDL是一种用形式化方法描述数字电路和系统的语言。利用这种语言,数字电路系统的设计可以从上层到下层(从抽象到具
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:141312
    • 提供者:weixin_38581992
« 12 3 4 5 6 7 8 »