您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 串口、IS232-485转换器、解码器、云台、三可变电动镜头连接方法

  2. 参照MOTORIZED ZOOM CCTV LENS INSTRUCTIONS说明书,按照3-MOTOR TYPE 的控制线连接方法,实现了串口转485通过解码器控制三可变电动镜头。包括硬件连接说明文档和VC++写的串口程序
  3. 所属分类:C++

    • 发布日期:2009-08-20
    • 文件大小:2097152
    • 提供者:fighterzhxh
  1. S3C6410板子的硬件解码

  2. s3c6410开发板的硬件解码的源代码,主要实现h264,mpeg4等多种解码方式,可以添加入mplayer播放器,使用vlc芯片解码
  3. 所属分类:C

  1. 基于PowerPC的嵌入式MPEG4视频解码器的

  2. 基于PowerPC的嵌入式MPEG4视频解码器的设计与实现 摘 要:阐述了XILINX公司V-lrtexIIPro系列FPGA的硬件结构,介绍了MPEG4SP及其解码过程.以ML310开发板为平台,利用Virtx II Pro系列的xC2VP30芯片实现了基于PowerPC405的嵌入式MPEG4 SP视频解码器.通过对硬件的配置和软件的优化,使系统能够完成QCIF格式的视频序列实时解码.
  3. 所属分类:嵌入式

    • 发布日期:2011-03-22
    • 文件大小:340992
    • 提供者:ppcust
  1. 高清内窥镜系统的H_264视频解码器DSP软件设计

  2. 医疗领域对高清内窥镜系统需求急剧增加,研发具有高清视频格式的数字化镜系统可以更好的满足医疗内窥镜市场的需求,具有良好的应用前景。 本文研发了高清内窥镜系统的H.264视频解码软件,硬件平台为TI公司最代TMS320DM6467处理器,内容包括高清内窥镜系统解码器DSP软件的结计及优化。
  3. 所属分类:电信

    • 发布日期:2011-03-30
    • 文件大小:5242880
    • 提供者:zhujuan0510
  1. 硬件加速编码器codec

  2. AnyChat支持使用外部音视频编解码器,开放了内部API接口,在Android(或Linux)平台,可以通过该接口与硬件芯片的Codec进行集成,实现硬件加速。
  3. 所属分类:Java

    • 发布日期:2014-10-10
    • 文件大小:4096
    • 提供者:little_rui
  1. S5PV210 H264硬件解码

  2. s5pv210 h264硬件解码程序,生成yuv420p格式视频,可以用yuv播放器打开。
  3. 所属分类:C++

    • 发布日期:2016-01-08
    • 文件大小:65536
    • 提供者:westlor
  1. TMS320C54xx与TLV320AIC24型编解码器接口

  2. DSP由于其强大的数字信号处理能力而被广泛应用,而DSP与其他器件的接口方法是设计基于DSP器件的各种系统应重点考虑的问题。本文介绍一种TLV320AIC24型编码解码器与DSP的接口设计方法。给出TMS320C54xx与TLV320AIC24的硬件接口电路和部分软件程序。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:80896
    • 提供者:weixin_38669091
  1. ETC中FM0解码器的设计

  2. FM0编码以其便于位同步提取、频谱带宽较窄、实现电路简单而在ETC中得到广泛的应用,线路FM0解码模块是ETC系统基带电路重要组成部分,本文基于ETC系统中车载单元(On board unit,OBU)与路边单元(Road sideunit,RSU)之间的短距离双向通信,以提高FM0解码速度的目的,根据FM0编码原则,在FPGA软件环境下用高级硬件描述语言VHDL实现FM0解码器设计,给出程序代码
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:97280
    • 提供者:weixin_38597300
  1. TMS320C54xx与TLV320AIC24型编解码器的接口设备

  2. DSP由于其强大的数字信号处理能力而被广泛应用,而DSP与其他器件的接口方法是设计基于DSP器件的各种系统应重点考虑的问题。本文介绍一种TLV320AIC24型编码解码器与DSP的接口设计方法。给出TMS320C54xx与TLV320AIC24的硬件接口电路和部分软件程序。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:86016
    • 提供者:weixin_38604330
  1. 一种基于FPGA的低功耗高速解码器设计

  2. 针对传统编解码算法复杂度高、不易扩展等问题,对自编码神经网络前向传播算法和结构进行了研究,提出了一种以自编码神经网络为编解码算法,以FPGA为实现平台的低功耗高速解码器系统。该系统实现了字符的编解码,同时可被应用于各种多媒体信息的编解码。通过ModelSim仿真,Xilinx ISE实现后进行硬件实测,对计算精度、资源消耗、计算速度和功耗等进行分析。实验测试结果表明,所设计的解码器能够正确完成数据解码功能,算法简洁高效,扩展能力强,系统具有低功耗、速度快等特点,可广泛应用于各种低功耗、便携式产品
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:610304
    • 提供者:weixin_38515362
  1. 一种基于HDMI2.0的编解码器设计

  2. 分析了HDMI2.0版标准的编解码算法,使用硬件描述语言设计了编解码器电路,选用FPGA开发平台进行了原型验证。该电路占用逻辑资源少,并兼容HDMI1.4和HDMI2.0版标准。验证结果表明,该设计正确实现了编解码器的功能,满足HDMI接口标准的要求,可应用于系统设计中。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:670720
    • 提供者:weixin_38590784
  1. DSP中的基于H.264解码器的软件优化方案

  2. 1  引言   H.264基本概况   随着HDTV的兴起,H.264这个规范频频出现在我们眼前,HD-DVD和蓝光均计划采用这一标准进行节目制作。而且自2005年下半年以来,无论是NVIDIA还是ATI都把支持H.264硬件解码加速作为自己最值得夸耀的视频技术。H.264到底是何方“神圣”呢?   H.264是一种高性能的视频编解码技术。目前国际上制定视频编解码技术的组织有两个,一个是“国际电联(ITU-T)”,它制定的标准有H.261、H.263、H.263+等,另一个是“国际标准化组织(I
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:169984
    • 提供者:weixin_38562130
  1. 基于FPGA的IRTG-B码编解码器的设计与实现

  2. 基于FPGA的IRIG-B码编解码器有利于硬件电路的简化并缩短开发周期,同时其工作稳定,可靠性高,可提供精确时间信息,在工程实践中得到日益广泛的应用。本系统采用模块化设计,其系统的各个模块之间有较好的关联性,又有一定的独立性,便于后期对系统功能的扩展。当以串行方式进行数据传输,用一个I/O端口即可完成数据的接收和发送,因而既节省系统资源,又可解决并行传输通道之间的相互干扰问题。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:287744
    • 提供者:weixin_38735987
  1. 嵌入式系统/ARM技术中的H.264/AVC解码器运动矢量预测模块设计与应用

  2. 摘  要: 分析了宏块自适应帧场模式(MBAFF)在P帧和B帧的帧间预测算法,提出了可行的数据组织结构和硬件实现方法。作为完整的解码器的一部分,其RTL代码已经完成了功能验证和仿真,证明该设计是行之有效的。   H.264/AVC支持3种图像编码模式:帧模式、场模式和宏块自适应帧场(MBAFF)模式。在帧模式下,1幅图像被划分成由16×16宏块组成的帧;H.264是一种高性能的视频编解码技术。目前国际上制定视频编解码技术的组织有两个,一个是“国际电联(ITU-T)”,它制定的标准有H.261、H
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:301056
    • 提供者:weixin_38553478
  1. 基于1553B总线协议的解码器设计和FPGA实现

  2. 文章通过对1553B总线协议的研究,结合现代EDA技术,介绍了一种使用现场可编程逻辑器件(FPGA)设计1553B,总线协议用的manches-ter II型码解码器的方法。通过采用Verilog HDL硬件描述语言和原理图混合输入法,使设计简洁有效。通过OuartusII开发软件对设计进行了时序约束和分析,最后给出了时序仿真图,从而证明了这种设计是可行和可靠的。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:269312
    • 提供者:weixin_38607026
  1. 模拟技术中的简述便携式设备用超低功耗编码解码器

  2. Codec中文译名是编译码器,由英文编码器(coder)和译码器(decoder)两词的词头组成的缩略语。指的是数字通信中具有编码、译码功能的器件。支持视频和音频压缩(CO)与解压缩( DEC ) 的编解码器或软件。CODEC技术能有效减少数字存储占用的空间,在计算机系统中,使用硬件完成CODEC可以节省CPU的资源,提高系统的运行效率。codec对AD变换后的音视频数字信号的传输进行编码、压缩,在接收端对信号解码。一般用在视频会议、流媒体、视频应用等场合。Codec 编码解码器主要作用是对视频
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:138240
    • 提供者:weixin_38722348
  1. JPEG解码器IP核的设计与实现

  2. 介绍了基于静止图像压缩标准JPEG解码器IP核的设计与实现。设计采用适于硬件实现的IDCT算法结构,通过增加运算并行度和流水线技术相结合的方法以提高处理速度。根据Huffman码流特点,采用新的Huffman并行解码硬件实现结构,用简单的算术运算代替复杂的配对模式,解码速度快,硬件成本低。该IP核可方便地集成到诸如数码相机、手机以及扫描仪等各种应用中。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:253952
    • 提供者:weixin_38529436
  1. 模拟技术中的解析音频编解码器技术

  2. 一些音频编码解码器芯片主要由围绕一些处理硬件的一个模数转换器(ADC)和一个数模转换器(DAC)组成,但它们只是众所周知的海底冰山露出来的一角。一般来说,音频解码器分为两类,一类是用于Hi-Fi听音的纯音频解码器,即指把CD机等数字音源器材一分为二后,去掉转盘(驱动光碟旋转读盘)的部分。最近一段时间,大部分工程师认为音频编解码器就是在DSP平台上运行的压缩和解压缩算法。在整个音频频率范围里,“语音”编解码器适合数字电话应用,而“音频”编解码器则适合娱乐音频应用。   在这个意义上,音频编解码器是
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:308224
    • 提供者:weixin_38742532
  1. ETC中FM0解码器的设计

  2. FM0编码以其便于位同步提取、频谱带宽较窄、实现电路简单而在ETC中得到广泛的应用,线路FM0解码模块是ETC系统基带电路重要组成部分,本文基于ETC系统中车载单元(On board unit,OBU)与路边单元(Road sideunit,RSU)之间的短距离双向通信,以提高FM0解码速度的目的,根据FM0鳊码原则,在FPGA软件环境下用高级硬件描述语言VHDL实现FM0解码器设计,给出程序代码,在Quartus II环境下仿真,并通过逻辑分析仪观察波形。同等功能下,解码时间是图形输入法的五分
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:249856
    • 提供者:weixin_38627104
  1. 通信与网络中的基于H.264的Exp-Golomb解码器ASIC设计

  2. 摘要:本文设计了一种适用于H.264标准的Exp-Golomb硬件解码器,通过在电路设计中采用桶形移位器、首一检测器等关键单元,实现了码长的快速检测和码流的连续处理,单个时钟周期内可解一个句法元素,有效减少了硬件资源的损耗。  关键词:Exp-Golomb;视频解码;H.264标准 引言  ITU-T(国际电信联盟)和MPEG(运动图像专家组)联合推出了新一代视频压缩标准H.264/MPEG-4-10 AVC。它在DCT变换、熵编码、去块滤波等方面采用了一系列新技术,在相同的重建图像质量下比H
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:90112
    • 提供者:weixin_38720009
« 12 3 4 5 6 7 8 9 10 ... 33 »