点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 简单组合逻辑电路设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
VHDL硬件描述语言
全面地介绍了VHDL硬件描述语言的基本知识和利用VHDL进行数字电路系统设计的方法。全书共分13章:第1-6章主要介绍VHDL语言的基本语法知识;第7-9章介绍利用VHDL设计组合逻辑电路和时序逻辑电路(包括状态机)的基本方法;第10、11章简单扼要地介绍了VHDL设计中的仿真和综合的内容;第12章介绍ALTERA公司的MAX+PLUSII开发工具的使用;第13章给出了3个VHDL层次性设计的实例,以进一步提高读者学习和使 VHDL的能力。本书注重基础知识的介绍,力求向读者系统地讲解VHDL硬
所属分类:
嵌入式
发布日期:2009-06-06
文件大小:7340032
提供者:
chenfengde
基于PROTUES的抢答器课程设计
摘要 抢答器作为一种电子产品,早已广泛应用于各种智力和知识竞赛场合,是竞赛问答中一种常用的必备装置;从原理上讲,它是一种典型的数字电路,其中包括了组合逻辑电路和时序逻辑电路.电路结构形式多种多样,可以利用简单的与非门构成,也可以利用触发器构成。 本设计是基于触发器控制的六路抢答器,在抢答中,只有开始后抢答才有效,如果在开始抢答前抢答为无效,正确按键后有音乐提示;按键锁定,在有效状态下,按键无效非法。
所属分类:
专业指导
发布日期:2010-01-19
文件大小:925696
提供者:
txl15827524949
清华大学数字逻辑与设计(数电)课件
清华大学数字设计与逻辑课件ppt 逻辑代数基础(第1、2、3章,6学时) 组合逻辑电路(第4、5、8章,9学时) 触发器(第6章,5学时) 时序逻辑电路(第7、9章,15学时) 集成逻辑电路(第10章,3学时) 存储器和可编程逻辑器件(第11章,7学时) VHDL语言及简单应用(补充,3学时)
所属分类:
专业指导
发布日期:2010-05-09
文件大小:4194304
提供者:
fengwu0ying
数字逻辑与数字系统实验报告
基本逻辑门实验 简单组合逻辑电路设计、组装与调测试 三态门特性研究与典型应用 中规模集成电路功能测试及应用 加法器设计与实现 触发器 移位寄存器及其应用 时序电路分析 集成计数器及应用 四相时钟分配器设计
所属分类:
专业指导
发布日期:2010-07-04
文件大小:3145728
提供者:
ljf11344
可编程逻辑设计实验指导书
可编程逻辑设计实验 实验一 利用原理图输入法设计简单组合电路
所属分类:
专业指导
发布日期:2010-10-28
文件大小:479232
提供者:
y110800300
EDA技术 实验报告
实验一 用原理图输入方法设计8位全加器 1.实验目的和要求 本实验为综合性实验,综合了简单组合电路逻辑,MAX+plus 10.2的原理图输入方法, 层次化设计的方法等内容。其目的是通过一个8位全加器的设计熟悉EDA软件进行电子线路设计的详细流程。学会对实验板上的FPGA/CPLD进行编程下载,硬件验证自己的设计项目。 2.实验原理 1位全加器可以用两个半加器及一个或门连接而成,半加器原理图的设计方法很多,我们用一个与门、一个非门和同或门(xnor为同或符合,相同为1,不同为0)来实现。先设计
所属分类:
硬件开发
发布日期:2010-12-25
文件大小:448512
提供者:
inmyeye
基于数字电路 交通信号灯控制
交通灯控制器电路是由计数电路,脉冲信号源,组合逻辑门控制电路,译码器以及特殊情况下需要的手动电路组成的。在不同工作状态下,计数器对单位时钟脉冲进行计数,其输出不仅控制着交通灯的变化,而且控制着下一状态的启动及上一状态的复位。 本设计采用了以74HC161计数器作为核心控制器,通过控制城市十字路口的交通信号灯来指挥交通。该系统具有制作简单、成本低、功能实用等特点。
所属分类:
交通
发布日期:2011-01-02
文件大小:126976
提供者:
zhenhuijin
Verilog-HDL实践与应用系统设计
Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
所属分类:
嵌入式
发布日期:2011-02-22
文件大小:14680064
提供者:
zhlyz2003
数字电路 全加器 全加器
相加时不考虑进位的二进制的加法则称为半加,所用的电路叫半加器。相加时考虑来自低位的进位以及向高位的进位的二进制加法则称为全加,所用的电路叫全加器。全加器的逻辑表达式为: 它有三个输入端An、Bn、Cn-1。Cn-1为低位来的进位输入端,两个输入端Cn、Sn。两个多位数相加时每一位都是带进位相加,所以必须用全加器。这时,只要依次将低一位的进位输出接到高位的进位输入,就可构成多位加法器了。74LS283是中规模集成四位二进制全加器,其引脚排列如图2.3.1所示。 全加器除完成加法运算以外,还可用来
所属分类:
专业指导
发布日期:2011-04-17
文件大小:135168
提供者:
zzb13425138525
EDA实验报告二
实验二 简单组合电路的设计 一、实验目的: 熟悉QuartusII VHDL文本设计流程全过程。学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。 二、实验原理 VHDL硬件描述语言是一种可以从多个层次上对数字逻辑电路进行建模的国际标准(IEEE),本次实验是用VHDL设计一个简单的数字组合逻辑电路,并结合QuartusII环境和实验电路进行硬件测试。
所属分类:
专业指导
发布日期:2011-12-14
文件大小:123904
提供者:
wiinggaf
EDA实验报告综合
EDA软件的熟悉与使用,三八译码器设计,简单组合逻辑设计,简单分频时序逻辑电路的设计,利用条件语句实现计数分频时序电路,在Verilog HDL中使用函数和任务,always块实现较复杂的组合逻辑电路,利用有限状态机进行时序逻辑的设计
所属分类:
其它
发布日期:2011-12-30
文件大小:4194304
提供者:
lgr1004615720
数电实验实验1 组合逻辑电路设计一
数电实验 实验1 组合逻辑电路设计一 简单介绍了器件的基本用法
所属分类:
专业指导
发布日期:2012-03-10
文件大小:2097152
提供者:
v0000bho
可靠设计与高性能设计V3 0
可靠设计与高性能设计,VHDL结构体描述,RTL级描述,RTL描述注意事项,最简单的组合逻辑电路
所属分类:
硬件开发
发布日期:2017-10-10
文件大小:1048576
提供者:
lqnlg
verilog HDL设计进阶练习
练习一.简单的组合逻辑设计 目的: 掌握基本组合逻辑电路的实现方法。 练习二. 简单时序逻辑电路的设计 目的:掌握基本时序逻辑电路的实现。 练习三. 利用条件语句实现较复杂的时序逻辑电路 目的:掌握条件语句在Verilog HDL中的使用。 练习四. 设计时序逻辑时采用阻塞赋值与非阻塞赋值的区别 目的:1.明确掌握阻塞赋值与非阻塞赋值的概念和区别; 练习五. 用always块实现较复杂的组合逻辑电路 目的: 1.掌握用always实现组合逻辑电路的方法; 练习六. 在Verilog HDL中使
所属分类:
专业指导
发布日期:2009-03-18
文件大小:374784
提供者:
langque
简单组合逻辑电路设计
用VHDL实现的简单逻辑电路,包含2位全加器、2位减法器以及其改进后的电路设计
所属分类:
专业指导
发布日期:2012-10-11
文件大小:278528
提供者:
lucst
数字逻辑整理ok-ppt.rar
数字电路与逻辑设计是计算机专业和电子信息类专业的一门硬件基础课。数字电路与逻辑设计:主要内容包括数字逻辑电路基础知识、逻辑门、逻辑代数与逻辑函数、组合逻辑电路、触发器、时序逻辑电路、半导体存储器和可编程逻辑器件、脉冲波形的产生与变换、数模和模数转换器。 数字电路与逻辑设计是计算机专业和电子信息类专业的一门重要硬件基础课,其理论性和实践性很强,尤其强调工程应用。数字电路又是现代电子技术、计算机硬件电路、通信电路、信息与自动化技术的基础。而且是集成电路设计的基础。在高速发展的电子产业中数
所属分类:
专业指导
发布日期:2020-07-13
文件大小:103809024
提供者:
weixin_47312141
基于多MCU的自动测试诊断系统的设计
详细介绍了基于多P89C668单片机的组合逻辑电路自动测试诊断系统的设计,包括硬件结构设计和软件设计。该自动测试诊断系统采用USB接口实现计算机与诊断平台的通信,其移动式结构便于在现场进行测试,且设备成本低、操作简单。
所属分类:
其它
发布日期:2020-08-01
文件大小:100352
提供者:
weixin_38688352
基于多MCU的自动测试诊断系统的设计
详细介绍了基于多P89C668单片机的组合逻辑电路自动测试诊断系统的设计,包括硬件结构设计和软件设计。该自动测试诊断系统采用USB接口实现计算机与诊断平台的通信,其移动式结构便于在现场进行测试,且设备成本低、操作简单。
所属分类:
其它
发布日期:2020-10-26
文件大小:107520
提供者:
weixin_38708361
组合逻辑电路实验(全加器、监测信号灯、简单电话程控)
Mutisim源文件,包含1、全加器实验 (1)按照组合逻辑电路的一般设计步骤,用与非门、异或门实现一位全加器。 (2)用74×138和四输入的与非门实现的全加器 2、设计一个监测信号灯工作状态的逻辑电路,每一组信号灯由红、黄、绿三盏构成,其正常工作状态如图所示,其余状态为故障状态,故障状态时要发出报警信号。 用74LS151和74LS138组成8通道传输系统(简单电话程控系统)。
所属分类:
嵌入式
发布日期:2020-12-04
文件大小:381952
提供者:
Constantiny
单片机与DSP中的基于多MCU的自动测试诊断系统的设计
摘要:详细介绍了基于多P89C668单片机的组合逻辑电路自动测试诊断系统的设计,包括硬件结构设计和软件设计。该自动测试诊断系统采用USB接口实现计算机与诊断平台的通信,其移动式结构便于在现场进行测试,且设备成本低、操作简单。 关键词:自动测试诊断系统 多单片机 P89C668 USB随着IT产业和通信技术、电子技术、计算机技术的高速发展,大量的生产装备和产品的电子化、数字化、自动化、智能化的程度越来越高,与之配套的电子测量设备必须适应这种形势。因此,综合测量技术、电子技术、自动化技术和计算
所属分类:
其它
发布日期:2020-12-10
文件大小:102400
提供者:
weixin_38736652
«
1
2
3
4
5
»