点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 算术运算单元
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
8051算术逻辑运算单元设计
8051算术逻辑运算单元设计8051算术逻辑运算单元设计8051算术逻辑运算单元设计8051算术逻辑运算单元设计8051算术逻辑运算单元设计8051算术逻辑运算单元设计8051算术逻辑运算单元设计8051算术逻辑运算单元设计
所属分类:
专业指导
发布日期:2009-04-28
文件大小:651264
提供者:
uptomepc16
计算机组成原理实验1-四位ALU算术逻辑单元设计实验
一. 实验目的 1.了解ALU的功能和使用方法 2.认识和掌握超前进位的设计方法 3.认识和掌握ALU的逻辑电路组成 4.认识和掌握ALU的设计方法 二. 实验原理 从结构原理图上可推知,本实验中的ALU运算逻辑单元由4个一位的ALU运算逻辑单元组成。每位的ALU电路由全加器和函数发生器组成。事实上,是在全加器的基础上,对全加器功能的扩展来实现符合要求的多种算术/逻辑运算的功能。为了实验多种功能的运算,An、Bn数据是不能直接与全加器相连接的,它们受到功能变量F3—F1的制约,由此,可由An、
所属分类:
C
发布日期:2009-12-10
文件大小:412672
提供者:
L416116256
基于VHDL语言的4位算术逻辑单元(ALU)的设计
ALU的算数运算主要以加、减法为主,至于乘法、除法则可用“移位”配合“加法”的方法加以处理,即可完成运算。虽然逻辑运算的种类很多,但实际上ALU中的逻辑电路单元通常只处理AND、OR、XOR、NOT这四种运算,其它的各种逻辑运算都可以由布尔代数化简,只需用AND、OR、XOR、NOT这四种运算便可完成。
所属分类:
专业指导
发布日期:2010-01-05
文件大小:57344
提供者:
wzl880820
4位算术逻辑单元(ALU)的设计
LU的算数运算主要以加、减法为主,至于乘法、除法则可用“移位”配合“加法”的方法加以处理,即可完成运算。虽然逻辑运算的种类很多,但实际上ALU中的逻辑电路单元通常只处理AND、OR、XOR、NOT这四种运算,其它的各种逻辑运算都可以由布尔代数化简,只需用AND、OR、XOR、NOT这四种运算便可完成。最后,将算术单元电路和逻辑单元电路组合起来,成为功能完整的算术逻辑单元。具体框图如下图所示:
所属分类:
专业指导
发布日期:2010-01-08
文件大小:60416
提供者:
yinheng1314
8051算术逻辑运算单元设计
随着超大规模集成电路技术的发展,芯片规模己从万门集成发展到现在的百万门、千万门集成;设计周期从以前的18个月缩短到目前的6个月甚至更短,因此IC设计的复杂度大大上升,设计的任务变得更加艰巨。同时IC制造的特征尺寸己达到0.1微米,芯片集成度已至G规模,可以将整个系统集成到一个芯片,因此今天的IC正向SOC的方向转变[1]。另外,IC的更新换代加快,设计升级的周期缩短,以前的单元库远远不能满足复杂电路对设计的要求,IC设计的开发已成为集成芯片市场扩大的“瓶颈”。在这种IC的几何尺寸变得越来越小、
所属分类:
嵌入式
发布日期:2010-02-20
文件大小:651264
提供者:
sunxiaocuimiaotingju
8051算术逻辑运算单元设
计算机专业毕业设计,内含程序代码、设计说明书、开题报告、幻灯片,内容完整详细,很适合参考参考。
所属分类:
专业指导
发布日期:2010-06-08
文件大小:652288
提供者:
ly448595940
设计一个4位的算术逻辑单元
实验一 算术逻辑单元 1. 实验目的 (1) 掌握运算器的工作原理。 (2) 验证运算器的功能 2. 实验要求 (1)基本要求 设计一个4位的算术逻辑单元,满足以下要求。 ①4位算术逻辑单元能够进行下列运算:加法、减法、加1、减1、与、或、非和传递。用3位操作码进行运算,控制方式如下表所示。 运算操作码 运 算 对标识位Z和C的影响 000 result ←A+B 影响标志位Z和C 001 result ←A+1 影响标志位Z和C 010 result ←A-B 影响标志位Z和C
所属分类:
C
发布日期:2010-12-30
文件大小:411648
提供者:
ndsc_cat
ALU算术逻辑运算 multisim实现
ALU能进行多种算术运算和逻辑运算。4位ALU-74LS181能进行16种算术运算和逻辑运算。 (1).掌握算术逻辑单元(ALU)的工作原理; (2).熟悉简单运算器的数据传送通路; (3).画出逻辑电路图及布出美观整齐的接线图; (4).验证4位运算功能发生器(74LS181)组合功能。
所属分类:
专业指导
发布日期:2011-05-17
文件大小:81920
提供者:
haoshiduo159
算术运算单元
数电课程设计,算术运算单元alu的搭建小论文
所属分类:
专业指导
发布日期:2014-05-05
文件大小:737280
提供者:
yhz_1992
逻辑、算术运算单元ALU
包括逻辑运算,算术运算的ALU,计算机组成原理的实验!!!绝对能通过...VHDL语言编译
所属分类:
专业指导
发布日期:2008-10-30
文件大小:3072
提供者:
yuedingdexue
算术运算单元
从另一个角度描述算术运算单元。
所属分类:
专业指导
发布日期:2007-07-11
文件大小:34816
提供者:
turnerbook
8051算术逻辑运算单元设计
论文+答辩PPT+开题报告 本文主要研究如何在熟悉FPGA设计的基础上,利用Verilog HDL(硬件描述语言)编码实现MCS51算术逻辑运算单元的所有功能,并利用仿真工具对所实现的运算器进行仿真验证和综合。
所属分类:
嵌入式
发布日期:2009-04-26
文件大小:601088
提供者:
xiao123135229
计算机组成原理实验课程 实验一 运算器设计(加法器设计)8位可控加减法器设计、32位算术逻辑运算单元ALU设计alu.circ
8位可控加减法器设计、32位算术逻辑运算单元ALU设计、四位先行进位74182、四位快速加法器 、8位快速加法器、16位快速加法器、5位阵列乘法、6位补码阵列乘法器等电路,已画好。alu自动测试是100分。
所属分类:
Linux
发布日期:2020-05-16
文件大小:727040
提供者:
CN_EventHorizon
华中科技大学计算机组成原理实验二运算器实验Logisim源文件8位可控加减法器设计32位算术逻辑运算单元ALU设计
.circ文件。华中科技大学计算机组成原理实验二运算器实验Logisim源文件,里面有8位可控加减法器设计、32位算术逻辑运算单元ALU设计、四位先行进位74182、四位快速加法器 、8位快速加法器、16位快速加法器、5位阵列乘法、6位补码阵列乘法器等电路,已经连接画好了。alu自动测试是100分。
所属分类:
专业指导
发布日期:2020-05-06
文件大小:41984
提供者:
OldHuangC
multisim 算术逻辑运算单元电路.ms14
1、设计一个四位算术逻辑运算器,该运算器由函数发生器和全加器构成。其中函数发生器的输出Xi、Yi与输入量Ai、Bi之间的关系如下表-1所示,由表可以看出Yi由S1 S2决定,Xi由F 3决定。 表-1 函数发生器功能表 S1 S2 Yi S3 Xi 0 0 / Ai﹒Bi 0 Ai+Bi 0 1 0 1 Ai+/Bi 1 0 Ai﹒Bi 1 1 Ai﹒/Bi 2、分析所给函数发生器功能表,根据该表设计函数发生器逻辑电路,并将该函
所属分类:
互联网
发布日期:2020-07-05
文件大小:937984
提供者:
weixin_39444707
VRS51L3074上增强型算术单元的高效算术运算
本文分析了该单元的特性及使用要点,并给出利用该单元实现的2个实用算法——32位有符号整数开平方和16位二进制数转BCD码。
所属分类:
其它
发布日期:2020-07-25
文件大小:99328
提供者:
weixin_38658982
单片机算术运算指令总结
单片机算术运算指令,先写出每步运行结果,并在软件仿真中运行,观察寄存器及有关单元的内容的变化,是否与自已的预想结果相同。
所属分类:
其它
发布日期:2020-08-18
文件大小:56320
提供者:
weixin_38636461
unlib:轻量级,仅标头,无依赖的C ++ 14库,用于ISO单元-源码
解开 最小的C ++ 14单元库 Unlib是最小的,C ++ 14兼容的算术类型的库,提供即主要功能(例如,质量)和(例如,千)。 数量在代码中包含值,并且大多数行为类似于C ++的内置算术类型:可以将它们相加,相乘,比较等。但是数量彼此不兼容,并且编译器会跟踪结果的正确类型算术运算。 例如,将功率量与时间量相乘将产生能量量。 Unlib试图保护您免受Murphy的侵扰,因此通常会要求您保持露骨,而不是为了方便。 。 单位 单位是代表度量的抽象概念。 该库提供了SI系统的 时间(秒) 质量
所属分类:
其它
发布日期:2021-03-09
文件大小:45056
提供者:
weixin_42115513
ALU4FPGA:在Nexys-4 DDR板上为Artix-7 FPGA实现的16位算术逻辑单元-源码
16位ALU 该设计使用Nexys-4 DDR板实现了16位ALU。 ALU可以执行ADD,MULTIPLY,SUBTRACT和RIGHT SHIFT LOGICAL运算。 设计中编入了两个数字,用户使用Nexys-4 DDR板上的开关选择ALU操作。 内容 .xdc约束文件,verilog文件和PDF报告以及ASM-D图表,示意图和仿真结果。
所属分类:
其它
发布日期:2021-02-21
文件大小:735232
提供者:
weixin_42175776
算术运算电路
算术运算是数字系统的基本功能,更是计算机中不可缺少的组成单元。本节介绍加法运算和减法运算的逻辑电路。一、半加器和全加器1.半加器 半加器和全加器是算术运算电路中的基本单元,它们是完成1位二进制数相加的一种组合逻辑电路。两个1二进制的加法运算如下表所示,其中S表示和数C表示进位数。由表中逻辑关系可见,这种加法运算只考虑了两个加数本身,而没有考虑由低位来的进位,所以称为半加。半加器就是实现下面这个真值表关系的电路。 由真值表可得逻辑表达式 运用逻辑代数,可将上式变换成与非形式 根据这两个表达
所属分类:
其它
发布日期:2021-02-03
文件大小:416768
提供者:
weixin_38697753
«
1
2
3
4
5
6
7
8
9
10
...
15
»