您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 约翰逊计数器Verilog HDL报告

  2. 约翰逊计数器用Verilog HDL描述的实验报告
  3. 所属分类:专业指导

    • 发布日期:2010-07-22
    • 文件大小:80896
    • 提供者:wawa267
  1. simens STEP7编程手册

  2. STEP7编程手册 前言 目的 本手册详细阐述了STEP 7进行编程,为安装和调试软件提供支持。本手册解释了如何生成 程序,并对用户程序组件作了说明。 本手册的使用对象是那些使用STEP 7和SIMATIC S7自控系统实现控制任务的人员。 我们建议你通过手册《STEP 7 V5.2使用入门》中的例子,来了解STEP 7 。这些例子对“使 用STEP 7编程”的主题作了简单的介绍。 所需基本知识 为了很好理解本手册,需要具有自动化技术的一般知识。 另外,还应熟悉安装有Windows 95/98
  3. 所属分类:其它

    • 发布日期:2011-03-22
    • 文件大小:4194304
    • 提供者:yzj018
  1. 使用VHDL进行可变分频器设计

  2. 使用VHDL进行分频器设计,包括约翰逊计数器、普通计数器、奇偶分频器、半整数分频器、小数、分数、积分分频器设计
  3. 所属分类:硬件开发

    • 发布日期:2011-04-12
    • 文件大小:421888
    • 提供者:hhysf
  1. Johnson couner

  2. 约翰逊计数器的设计文档,包括verilog代码 1.约翰逊计数器的设计与分析.pdf 2.约翰逊计数器Verilog+HDL报告.doc 3.计+数+器.doc
  3. 所属分类:电信

    • 发布日期:2011-09-01
    • 文件大小:562176
    • 提供者:lhjxiyou123
  1. 约翰逊计数器

  2. 约翰逊计数器实验报告,图形及图形分析!!!
  3. 所属分类:软件测试

    • 发布日期:2011-11-28
    • 文件大小:70656
    • 提供者:tyn243222791
  1. 约翰逊计数器

  2. 约翰逊计数器 FPGA 约翰逊计数器 FPGA 约翰逊计数器 FPGA
  3. 所属分类:硬件开发

    • 发布日期:2018-04-09
    • 文件大小:339968
    • 提供者:a1324889197
  1. 5款简单跑马灯电路图大全

  2. 简单跑马灯电路图一: 最简单的八路跑马灯电路图。用一条8PIN的数据排线把CPU部份的P1口(JP44)连接到八路指示灯部份的JP32;可以看到8路灯轮流闪烁。 简单跑马灯电路图二: CD4017iC内部逻辑电路原理图如图所示。它是由十进制计数器电路和时序译码电路两部分组成。其中的D触发器Fl~F5构成了十进制约翰逊计数器,门电路5~14构成了时序译码电路。约翰逊计数器的结构比较简单.它实质上是一种串行移位寄存器。除了第3个触发器是通过门电路15、16构成的组合逻辑电路作用于F3的D3
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:196608
    • 提供者:weixin_38660295
  1. 如何采用有效门控时钟来设计高能效的时序电路

  2. 时序电路(如计数器和寄存器)在现代设计中无处不在。本文以约翰逊计数器为例介绍了如何采用有效门控时钟来设计高能效的时序电路。
  3. 所属分类:其它

    • 发布日期:2020-08-19
    • 文件大小:204800
    • 提供者:weixin_38536576
  1. 基于门控时钟的低功耗时序电路设计

  2. 我们介绍了一款节能设计,即用带有门控时钟的多级可编程约翰逊计数器系统来取代多个时钟分频器,该计数器可提供8至任何偶数值(在本文中为38)的时钟分频因子。下面,我们将探讨实施细节和该技术的优劣。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:280576
    • 提供者:weixin_38656662
  1. 如何采用门控时钟来设计低功耗时序电路

  2. 时序电路(如计数器和寄存器)在现代设计中无处不在。本文以约翰逊计数器为例介绍了如何采用有效门控时钟来设计高能效的时序电路。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:310272
    • 提供者:weixin_38635684
  1. 电源技术中的基于门控时钟的低功耗时序电路设计

  2. 在传统设计中,所有计算机运算(算法、逻辑和存储进程)都参考时钟同步执行,时钟增加了设计中的时序电路数量。在这个电池供电设备大行其道的移动时代,为了节省每一毫瓦(mW)的功耗,厂商间展开了残酷的竞争,因此将电路分成多个电源域并根据要求关闭它们,并且在设计每个时序电路的同时节省功耗,这两点至关重要。时序电路(如计数器和寄存器)在现代设计中无处不在。本文以约翰逊计数器为例介绍了如何采用有效门控时钟来设计高能效的时序电路。   约翰逊计数器系统,可同步提供多种特殊类型的数据序列,这对于大多数重要应用(
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:300032
    • 提供者:weixin_38672940
  1. 基于门控时钟的低功耗时序电路设计

  2. 在传统设计中,所有计算机运算(算法、逻辑和存储进程)都参考时钟同步执行,时钟增加了设计中的时序电路数量。在这个电池供电设备大行其道的移动时代,为了节省每一毫瓦(mW)的功耗,厂商间展开了残酷的竞争,因此将电路分成多个电源域并根据要求关闭它们,并且在设计每个时序电路的同时节省功耗,这两点至关重要。时序电路(如计数器和寄存器)在现代设计中无处不在。本文以约翰逊计数器为例介绍了如何采用有效门控时钟来设计高能效的时序电路。   约翰逊计数器系统,可同步提供多种特殊类型的数据序列,这对于大多数重要应用(
  3. 所属分类:其它

    • 发布日期:2021-01-13
    • 文件大小:287744
    • 提供者:weixin_38582719