您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 毕业设计_组合逻辑仿真器.rar

  2. 这是我毕业设计时做的,主要参考的是:Electronics Workbench这个软件。(图标都是偷他的☺ )时间有限,我只做了逻辑门,触发器没做。其它储如线性电路,非线性电路。由于我电子学得巨菜,且从小就深恶痛绝中。没办法做。还有,元件的移动,删除,新建,保存,都没时间做了,现在正考研复习中。如果你有什么意见和想法,请给我发邮件: sgch1982@163.com 谢谢!!!! 本程序用VC++6.0开发,界面如图1:
  3. 所属分类:C++

    • 发布日期:2009-05-19
    • 文件大小:302080
    • 提供者:rgbitfkiiiu
  1. 组成原理实验仿真软件TEC2000

  2. 教学计算机微体系结构级模拟 控制器的功能是依据当前正在执行的指令和指令的执行步骤,形成并提供当前整机各部件要用到的控制信号。其实现有两种主要途径,一种是微程序的控制器,另一种为组合逻辑控制器。
  3. 所属分类:嵌入式

    • 发布日期:2009-12-28
    • 文件大小:6291456
    • 提供者:sually
  1. 毕业设计:组合逻辑仿真器(转)

  2. 转载的一个毕业设计,希望能有帮助。
  3. 所属分类:C++

    • 发布日期:2007-12-16
    • 文件大小:302080
    • 提供者:leixiangqiang
  1. 伟福单片机调试软件与软件模拟器

  2. 用这个软件可以实现单片机开发程序的软件仿真和硬件仿真,你可以看到单片机运行时内部的变化,并且可以精确地计算单片机执行指令所需花费的时间。还可以通过逻辑仿真窗口加深对单片机逻辑指令的理解。特别是逻辑循环移位指令,还提供了一般软件没有的多种组合断点,cpu外部程序存储器数据,地址,程序区间等。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-01
    • 文件大小:4194304
    • 提供者:lwqjn
  1. 16x16乘法器设计及仿真程序

  2. 在不调用ISE乘法器ip核,需自行编辑乘法器,该乘法器根据组合逻辑思想编辑的。
  3. 所属分类:软件测试

    • 发布日期:2011-07-06
    • 文件大小:36864
    • 提供者:yubouestc
  1. 数字电子实验报告册仿真电路

  2. 数字电子逻辑门路仿真实验 1、门路逻辑功能的测试 2、组合逻辑电路 3、T/D/SR/JK触发器 4、时序电路测试 5、2、5、7、10、60进制的仿真电路 6、译码器和数据选择器
  3. 所属分类:硬件开发

    • 发布日期:2012-06-11
    • 文件大小:669696
    • 提供者:able200330
  1. 数字电路仿真系统

  2. 组合逻辑电路是一种重要的数字逻辑电路:特点是任何时候的输出仅仅取决于同一时刻输入信号的取值组合。根据电路确定功能,是分析组合逻辑电路的过程
  3. 所属分类:其它

    • 发布日期:2015-12-29
    • 文件大小:2097152
    • 提供者:qq_33557084
  1. 利用MSI设计组合逻辑电路实验报告

  2. 实验目的 1.掌握 proteus 软件仿真调试的方法,并用之设计相关门电路; 2.熟悉编码器、译码器、数据选择器等组合逻辑功能模块的功能与使 用方法; 3.掌握用 MSI 设计的组合逻辑电路的方法。
  3. 所属分类:C/C++

  1. MATLAB系统级仿真4(清华版)

  2. 组合逻辑电路仿真 时序逻辑电路仿真 资料详细,欢迎下载
  3. 所属分类:讲义

    • 发布日期:2018-10-25
    • 文件大小:539648
    • 提供者:sinat_41806505
  1. Stateflow在巡航导弹仿真中的应用.pdf

  2. Matlab中应用Stateflow做组合逻辑和控制仿真应用,介绍了Stateflow的基础知识和基本用法,应用有限状态机理论完成图形化的仿真系统搭建。
  3. 所属分类:专业指导

    • 发布日期:2020-03-12
    • 文件大小:271360
    • 提供者:feeky_112
  1. 数字逻辑实验报告一.docx

  2. 一、实验目的 1、熟悉仿真软件Proteus的应用方法; 2、熟悉TTL基本门电路的功能; 3、熟悉中规模集成电路芯片74LS148、74LS138、74LS48、74151的功能; 4、掌握组合逻辑电路分析的一般方法; 5、掌握组合逻辑电路设计的一般方法,能应用集成电路芯片74LS138、74151等进行组合逻辑电路设计。 二、实验内容及步骤 (一)熟悉仿真软件Proteus,对TTL基本门电路(与门、或门、非门、与非门、或非门、异或门、与或非门)进行功能测试。步骤如下: 1、进入Proteu
  3. 所属分类:专业指导

    • 发布日期:2020-06-03
    • 文件大小:872448
    • 提供者:weixin_44279771
  1. EDA组合逻辑电路实验

  2. 教学大纲的实验内容,详细介绍了实验一的做法,VHDL的描述及电脑上机的具体操作步骤,及波形的仿真。。
  3. 所属分类:嵌入式

    • 发布日期:2010-10-28
    • 文件大小:262144
    • 提供者:a815073773
  1. 太原工业学院2系2专业 数电实验仿真.zip

  2. 因为一种仿真软件无法仿真完所有实验,所以我用了Proteus 8 Professional和NI Multisim 14.0仿真 实验一 门电路逻辑功能测试 实验二 组合逻辑电路实验(1) 实验三 组合逻辑电路实验(2) 实验四 触发器功能测试 实验五 时序逻辑电路-计数器 实验六 移位寄存器及其应用 实验七 顺序脉冲发生器 实验八 555集成定时器及其应用
  3. 所属分类:教育

    • 发布日期:2020-06-13
    • 文件大小:2097152
    • 提供者:qq_44915724
  1. EDA/PLD中的用Multisim 仿真分析数据选择器的工作过程

  2. 摘 要:介绍用M ultisim 仿真软件分析数据选择器工作过程的方法, 即用Multisim 仿真软件中的字组产生器产生数据选择器的各个数据输入信号, 字组产生器的字组内容反映数据选择器不同数据输入端的输入情况, 用Multisim 中逻辑分析仪多踪同步显示数据选择器的各个数据输入信号及输出信号波形, 可直观描述数据选择器的数据选择的工作过程。所述方法的创新点是解决了数据选择器的工作波形无法用电子实验仪器进行分析验证的问题。   0  引 言   数据选择器是具有数据选择功能的组合逻辑器件
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:343040
    • 提供者:weixin_38675777
  1. EDA/PLD中的逻辑器件的同步设计

  2. 在设计逻辑和电路时,经常会遇到这样的问题。即采用普通集成电路实现的设计移植到FPGA/CPLD逻辑器件时,其设计无法正常运行。另外,有些设计己经在逻辑器件申实现或通过了仿真测试。但经过重新布线设计后,该设计不能正常工作。出现这些问题,基本上是在设计中出现了异步设计。典型的异步电路有以下几种。   (1)组合环路   组合环路是数字逻辑设计中不稳定性和不可靠性最常见的原因之一。在同步设计中,所有的反馈环路都应该包括寄存器。组合环路直接建立没有寄存器的反馈,违反了同步设计的原则。例如,当把一个寄
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:97280
    • 提供者:weixin_38661852
  1. VC++组合逻辑仿真器源码附文档(毕业设计)

  2. 内容索引:VC/C++源码,其它分类,仿真器  毕业设计时做的,主要参考的是:Electronics Workbench这个软件。程序由几个大模块组成:元件数据结构模块,电路图编辑模块,元件库模块,计算结果(仿真)模块。   关于指针连接: tagMyNode* input1;   tagMyNode* input2;   tagMyNode* output1   是指向此结点的指针。由于元件之间是要相互连接的,于是设置这几个指针用于元件之间的连接。其中特殊情况有:   非门:由于非门只有
  3. 所属分类:其它

    • 发布日期:2021-03-15
    • 文件大小:310272
    • 提供者:weixin_38729269
  1. CombinationalCircuitsSimulation:这是一个总结Verilog HDL代码的存储库,可通过仿真设计组合逻辑电路-源码

  2. 组合电路模拟 这是一个总结Verilog HDL代码以设计具有仿真功能的组合逻辑电路的存储库。 推荐给参加数字系统/电路课程的学生。 Verilog HDL代码 使用Quartus ||的仿真结果9.0 报告随附为ENCS234课程的作业
  3. 所属分类:其它

    • 发布日期:2021-02-18
    • 文件大小:691200
    • 提供者:weixin_42153691
  1. 基于非线性光纤环镜的40 Gb/s可重构光逻辑门

  2. 提出了一种新型的基于非线性光纤环镜(NOLM)的可重构全光逻辑门实现方案。传统的基于NOLM的全光逻辑利用自相位调制效应或交叉相位调制效应,透射传输函数重构的自由度低,可实现的逻辑门种类较少。该方案在传统的结构基础上,分析了NOLM中探测光的偏振态的演化,以及输入光偏振态和环内偏振控制器对NOLM的传输特性的影响。理论分析和数值仿真结果表明在考虑NOLM中的非线性偏振旋转效应的情况下,可以更加自由地构建不同透射传输函数,从而利用单一NOLM结构,仅通过调节偏振控制器,即能够可重构地实现绝大部分基
  3. 所属分类:其它

    • 发布日期:2021-02-09
    • 文件大小:2097152
    • 提供者:weixin_38595528
  1. 逻辑器件的同步设计

  2. 在设计逻辑和电路时,经常会遇到这样的问题。即采用普通集成电路实现的设计移植到FPGA/CPLD逻辑器件时,其设计无法正常运行。另外,有些设计己经在逻辑器件申实现或通过了仿真测试。但经过重新布线设计后,该设计不能正常工作。出现这些问题,基本上是在设计中出现了异步设计。典型的异步电路有以下几种。   (1)组合环路   组合环路是数字逻辑设计中不稳定性和不可靠性常见的原因之一。在同步设计中,所有的反馈环路都应该包括寄存器。组合环路直接建立没有寄存器的反馈,违反了同步设计的原则。例如,当把一个寄存
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:111616
    • 提供者:weixin_38735570
  1. 用Multisim 仿真分析数据选择器的工作过程

  2. 摘 要:介绍用M ultisim 仿真软件分析数据选择器工作过程的方法, 即用Multisim 仿真软件中的字组产生器产生数据选择器的各个数据输入信号, 字组产生器的字组内容反映数据选择器不同数据输入端的输入情况, 用Multisim 中逻辑分析仪多踪同步显示数据选择器的各个数据输入信号及输出信号波形, 可直观描述数据选择器的数据选择的工作过程。所述方法的创新点是解决了数据选择器的工作波形无法用电子实验仪器进行分析验证的问题。   0  引 言   数据选择器是具有数据选择功能的组合逻辑器件
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:490496
    • 提供者:weixin_38704857
« 12 3 4 5 6 7 »