您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 模拟技术中的组合GPS引擎和FPGA的IRIG-B编码器实现

  2. 0 引言   FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。   FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Inp
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:321536
    • 提供者:weixin_38723192
  1. EDA/PLD中的基于FPGA的IRIG-B编码器的设计

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式,分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献[1]中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的精确性和系统灵活性。   在此,组合GPS引擎和FPGA,得到B码的编
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:303104
    • 提供者:weixin_38688969
  1. 组合GPS引擎和FPGA的IRIG-B编码器实现

  2. 0 引言   FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。   FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Inp
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:389120
    • 提供者:weixin_38743235
  1. 基于FPGA的IRIG-B编码器的设计

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式,分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献[1]中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的性和系统灵活性。   在此,组合GPS引擎和FPGA,得到B码的编码输
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:400384
    • 提供者:weixin_38689922