所谓逻辑综合就是将较高抽象层次的描述自动转换到较低层次描述的一种方法。由于Verilog HDL(Verilog HardwareDescrip t ion L anguage) 本身的特点, 许多面向仿真的语句虽符合语法规则却是不能综合的, 这在设计中必须加以避免. 同时讨论了如何写出Verilog HDL 可综合风格的RTL (Register Transfer Level) 级语言描述的程序。
全书针对目前最通用流行的51单片机系列,通过典型实例的形式,详细介绍了51单片机常用模块与综合应用系统设计的方法与技巧。全书共分 24章3篇,第一篇为基础篇,简要介绍了51单片机开发的硬件结构、指令系统、C语言各语句用法与意义、Keil 8051 C 编译器;第二篇为51单片机常用模块设计篇,通过19个模块设计实例,详细介绍了51单片机的各种开发技术和使用技巧,这些模块实例基础、实用,易学易懂,全部调试通过,几乎涵盖了所有的51单片机开发技术;第三篇最后通过2个综合系统实例,对前面的51单片机