点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 综合逻辑电路
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
VHDL硬件描述语言与数字逻辑电路设计
内容概要 本书系统地介绍了一种硬件描述语言,即VHDL语言设计数字逻辑电路和数字系统的新方法。这是电子电路设计方法上一次革命性的变化,也是迈向21世纪的电子工程师所必须掌握的专门知识。本书共分12章,第1章~第8章主要介绍VHDL语言的基本知识和使用VHDL语言设计简单逻辑电路的基本方法;第9章和第10章分别以定时器和接口电路设计为例,详述了用VHDL语言设计复杂电路的步骤和过程;第11章简单介绍了VHDL语言93版和87版的主要区别;第12章介绍了MAX+PlusⅡ的使用说明。 本书以
所属分类:
嵌入式
发布日期:2009-06-29
文件大小:3145728
提供者:
gobabby
《数字逻辑》实习报告
基础性数字电路设计:365进制计数器 实习目的 熟悉EDA软件的使用,用EDA软件来实现电路的仿真;掌握时序逻辑电路的设计和调试方法;熟悉集成计数器的使用并学会设计简单计数器的技能。 实习任务和要求 设计一个计数器,能实现365进制的计数功能,并用数码管进行显示。 综合性数字电路设计:病房呼叫装置 实习目的 熟悉EDA软件的使用,用EDA软件来实现电路的仿真;熟悉病房呼叫装置的工作过程;掌握优先编码器的逻辑功能和使用方法;学习综合性数字电路的设计、调试及故障排除方法。 数字电子系统设计:数字钟
所属分类:
嵌入式
发布日期:2010-01-24
文件大小:261120
提供者:
sxy8872
《VHDL硬件描述语言与数字逻辑电路设计》[PDF]
书系统地介绍了一种硬件描述语言,即VHDL语言设计数字逻辑电路和数字系统的新方法。这是电子电路设计方法上一次革命性的变化,也是迈向21世纪的电子工程师所必须掌握的专门知识。 本书以数字逻辑电路设计为主线,用对比手法来说明数字逻辑电路的电原理图和VHDL语言程序之间的对应关系,并列举了众多的实例。另外,还对设计中的有关技术,如仿真、综合等作了相应说明。
所属分类:
嵌入式
发布日期:2011-02-11
文件大小:17825792
提供者:
shenhay
数字逻辑电路设计
数字电路课程设计的报告,包括部分代码和截图 设计目的 学会应用数字方法设计电路 进一步提高maxplus2软件的应用能力 培养学生实践的综合实力 二、设计方案 用maxplus2软件设计多功能数字钟,采用层次化的设计方法,底层使用VHDL语言设计各模块的功能,然后使用画图方法设计顶层。 设计中包括计时,校时,整点闹铃,闹钟4大模块 计时模块:用VHDL语言设计24进制计时、60进制计分、60进制计秒模块,秒的进位为分的计数脉冲,分的进位为时的计数脉冲,按键MM选择六选一多路选择器动态输出,频率
所属分类:
C/C++
发布日期:2011-11-26
文件大小:436224
提供者:
j985674981
数字逻辑实验一位全加器
实验名称:一位全加器(综合验证性) 一、目的与要求 1、熟悉组合逻辑电路,通过用门电路构成一位全加器组合逻辑电路。掌握组合逻辑电路的基本概念,组合逻辑电路的结构。 2、通过用门电路构成一位全加器组合逻辑电路。能够正确构成的一位全加器组合逻辑电路。
所属分类:
专业指导
发布日期:2011-12-23
文件大小:164864
提供者:
lonlyboy123
EDA实验报告综合
EDA软件的熟悉与使用,三八译码器设计,简单组合逻辑设计,简单分频时序逻辑电路的设计,利用条件语句实现计数分频时序电路,在Verilog HDL中使用函数和任务,always块实现较复杂的组合逻辑电路,利用有限状态机进行时序逻辑的设计
所属分类:
其它
发布日期:2011-12-30
文件大小:4194304
提供者:
lgr1004615720
VHDL硬件描述语言与数字逻辑电路设计(两分卷--1)
VHDL硬件描述语言与数字逻辑电路设计,共分为两卷!电子工程师必备知识,内含基本逻辑电路设计,方针综合,值得下载!
所属分类:
专业指导
发布日期:2008-10-25
文件大小:9437184
提供者:
suoluoji
VHDL硬件描述语言与数字逻辑电路设计(两分卷--2)
VHDL硬件描述语言与数字逻辑电路设计,共分为两卷!电子工程师必备知识,内含基本逻辑电路设计,方针综合,值得下载!
所属分类:
专业指导
发布日期:2008-10-25
文件大小:8388608
提供者:
suoluoji
逻辑电路的几种表达形式
将逻辑电路的表示分类整理,具体讲解了每种电路的形式,对已电路如何表示,如何读取电路有重要的指导作用。
所属分类:
其它
发布日期:2017-12-20
文件大小:508928
提供者:
maxuejiao0906
数字逻辑实验报告
一位全加器(综合验证性) 一位8421BCD码转换成余3码(综合设计性)三位纽环计数器(综合设计性) 四位二进制数左移、右移同步时序逻辑电路(综合设计性)
所属分类:
硬件开发
发布日期:2017-12-30
文件大小:6291456
提供者:
chu1024
多功能数字钟电路设计
本课题是数字电路中计数、分频、译码、显示及时钟脉冲振荡器等组合逻辑电路与时序逻辑电路的综合应用。通过本次设计,要求掌握多功能数字钟的设计方法、装调技术及数字钟的扩展应用。
所属分类:
专业指导
发布日期:2008-12-23
文件大小:716800
提供者:
pengqi11
大学数字逻辑课件ppt
大学资料 组合逻辑电路(2) 3.4 数据选择和数据分配器 3.5 算术运算电路 3.6 集成组合电路简介和综合设计 3.7 组合电路中的竞争与险象
所属分类:
专业指导
发布日期:2009-04-19
文件大小:1048576
提供者:
sually
德国PMA综合过程控制器用户手册.pdf
德国PMA综合过程控制器用户手册pdf,德国PMA综合过程控制器用户手册操作 操作 说明 硬件 软件/程设计 硬件 输入3 输入4 数字输入8 数字输入9 选硕 选项 数字输入10 输出3 数了输入1I 数字输出5 数字输入12 数字输出6 数字输出1 数了输入 数字输出2 致学输入5进耍 数字输入4 选项 数字输出3 数了输出4 数字输入6 接 数字输入7 解d了 输入1 输出1 输入5 标准 输出2 输入6 输出}4 数字输入1 输出5 数字输人2 KS98是一种可自由配置设计的紧凑型自动操
所属分类:
其它
发布日期:2019-10-14
文件大小:19922944
提供者:
weixin_38744207
夏宇闻_Verilog数字逻辑设计
成功的逻辑电路设计人员必须深入理解基本概念,并熟练地掌握计算机辅助设计工具。本书很好地兼顾了基本概念的教学和计算机辅助工具的实际应用,着重介绍电路的综合并解释如何在实际的芯片上实现电路。书中通过许多例子来引入基本概念,这些例子涉及简单的电路设计,当中不但用手工的方法,也用现代的基于计算机辅助设计的方法来完成设计。本书使用的计算机辅助设计工具是当前流行的MAX+plusII软件,它能自动地把Verilog设计映射到复杂可编程逻辑器件(CPLD)和现场可编程门阵列(FPGA)中,而这两种器件是工业界
所属分类:
硬件开发
发布日期:2019-01-12
文件大小:3145728
提供者:
null_95
555定时器及组合逻辑电路综合设计
所属分类:
讲义
发布日期:2016-11-10
文件大小:532480
提供者:
canghaiyisu00
VHDL设计:逻辑综合的原则以及可综合的代码设计风格
本文主要介绍的是always块语言指导原则时序,可综合风格的Verilog HDL模块实例,组合逻辑电路设计实例。
所属分类:
其它
发布日期:2020-08-09
文件大小:88064
提供者:
weixin_38571603
基于EDA技术的航空电源逆变控制电路设计
本文引入了技术现代电子设计自动化技术(EDA),综合运用非常超高速集成电路硬件描述语言设计语言(VHDL)和可编程逻辑电路(PLD)元器件进行控制逻辑的设计与实现,对组合式三相逆变电路进行状态控制,获得要求的输出电压及波形。
所属分类:
其它
发布日期:2020-08-30
文件大小:323584
提供者:
weixin_38652058
基于虚拟孔的多米诺逻辑混淆电路设计
通过对逻辑混淆电路和物理级伪装技术的研究,提出一种能防御逆向工程的多米诺逻辑混淆电路方案。该方案首先利用接触孔的虚实性,设计相同的电路结构实现与非、或非、非三种逻辑功能;然后采用TSMC 65 nm工艺综合基准电路ISCAS-89,并将多米诺逻辑混淆电路应用到电路网表;最后,完成对更换后网表的性能测试。与已有混淆电路相比,所设计的电路功耗开销降低4.79%,面积开销降低2.16%,延时开销降低16.66%,有效提高了电路安全性。
所属分类:
其它
发布日期:2020-10-15
文件大小:464896
提供者:
weixin_38619467
便携式产品低功耗电路设计的综合考虑
如今,集成电路和计算机系统正变得越来越复杂。为了适应这一变化,设计师需要在主要设计参数表中考虑功耗的要求。低功率逻辑电路的标准被定义为每一级门电路功耗小于1。3uW/MHz,而在模拟电路中被定义为小于5mW。最终用户认为,低功率系统应该满足低功耗的要求。
所属分类:
其它
发布日期:2020-10-23
文件大小:112640
提供者:
weixin_38666785
基于UTMI协议的USB2.0收发器逻辑电路设计
通用串行总线USB(Universal Serial Bus)以其简单易用、连接灵活、高带宽等特点已经成为计算机连接外部设备最常用的一种方式[1]。如今,越来越多专用集成电路(ASIC)和嵌入式系统都内置了USB接口。很多公司采用其他公司生产的收发器(USB2.0 transceiver)IP核,再配合其他自行设计的电路模块来进行相关产品的开发。本文在SMIC 0.13 ?滋m CMOS工艺下采用Verilog HDL描述电路,通过仿真、综合、布局布线等流程完成收发器电路设计。
所属分类:
其它
发布日期:2020-10-17
文件大小:261120
提供者:
weixin_38515270
«
1
2
3
4
5
6
7
8
9
10
...
21
»