您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA设计流程指南

  2. (12页)本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:在于规范整个设计流程,实现开发的合理性、一致性、高效性。形成风格良好和完整的文档。实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。便于新员工快速掌握本部门FPGA的设计流程。由于目前所用到的FPGA器件以Altera的为主,所以下面的 例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompilerII + Qu
  3. 所属分类:硬件开发

    • 发布日期:2007-08-09
    • 文件大小:133120
    • 提供者:rotee
  1. 编写高效的Verilog测试设计

  2. 比较好用高效的Verilog测试设计,介绍了很多种方法,适合新手学习借鉴
  3. 所属分类:专业指导

    • 发布日期:2010-01-09
    • 文件大小:227328
    • 提供者:yack1113
  1. 编写高效的测试设计(testbenches)

  2. 编写高效的测试设计(testbenches)
  3. 所属分类:专业指导

    • 发布日期:2010-12-09
    • 文件大小:432128
    • 提供者:dongat2010
  1. verilog 学习

  2. 如果编写高效的测试程序 一个设计的测试验证是非常重要的。有效的测试可以助我们快速的完成或改善设计。Testbenches建议编写有效的测试代码来通过软件实现可靠的验证。无意中发现,顺手译为中文,以备将来方便。也贴给没有找到更好中文版本的同道人。 Testbenches本意应该是测试平台更合理,但是在中文中阅读起来很不舒服。所以本文中有时译为“测试设计”,“测试代码”,有时干脆是“测试”。
  3. 所属分类:其它

    • 发布日期:2008-12-01
    • 文件大小:250880
    • 提供者:wengwenfa