您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. H.264视频编解码传输算法平台及码率控制研究

  2. 这是一篇分析H.264编辑码与码率研究的论文,其中包含对x264经典版本的流程分析。现拿出来和大家分享。文件格式为nh,可用中国期刊网专用阅读器CAJViewer打开。 目录 1 绪论 1.1 视频编码原理 1.2 课题提出的背景与意义 1.3 本文的主要内容与组织 2 视频编码技术发展与H.264标准综述 2.1 视频编码技术发展沿革 2.2 H.264视频编码标准 2.3 本章小结 3 H.264码率控制算法改进 3.1 码率控制的目的、意义与研究现状 3.2 基于卡尔曼滤波(Kalman
  3. 所属分类:其它

    • 发布日期:2010-05-25
    • 文件大小:13631488
    • 提供者:bihaichentian
  1. LTE系统中ASN.1编解码模块的设计与部分实现

  2. 对LTE系统中ASN.1编解码模块的设计与部分实现的研究。首先,简要介绍了ASN.1的基本概念、语法原则以及BER、PER编解码规则;然后,分析了ASN.1的应用流程和LTE协议栈需求,针对LTE协议栈设计了ASN.1编解码模块;最后,以BCCH_BCH_Message为例,对ASN.1编解码模块进行了部分实现。其实现首先将LTE协议中RRC消息的ASN.1描述按照一定规则转换成C语言的数据结构;然后根据转换好的C语言数据结构按照编码规则为每一个数据结构实现编解码函数。
  3. 所属分类:C

    • 发布日期:2011-03-08
    • 文件大小:284672
    • 提供者:halleyhh
  1. H_264视频编解码传输算法平台及码率控制研究

  2. H_264视频编解码传输算法平台及码率控制研究 上海交大优秀毕业论文 里面对x264的程序流程进行了详细的分析
  3. 所属分类:C

    • 发布日期:2011-03-12
    • 文件大小:13631488
    • 提供者:wenwei202
  1. 是ansi cdma的编解码,相关流程

  2. 是ansi cdma的编解码,相关流程,是ansi cdma的编解码,相关流程,是ansi cdma的编解码,相关流程
  3. 所属分类:电信

    • 发布日期:2011-08-22
    • 文件大小:1048576
    • 提供者:peter_H
  1. h.264编解码器流程和一些参数集

  2. 学习JSVM 编解码器 整理了编码器和解码器中的流程和相关参数集
  3. 所属分类:网管软件

    • 发布日期:2012-05-24
    • 文件大小:102400
    • 提供者:anyingsongxiang
  1. H.264编解码手册

  2. 学习H.264不可缺少的编解码手册,适合初学者学习,看后多多少少会有所收获,对编码的整个流程会有一些清晰地认识。
  3. 所属分类:其它

    • 发布日期:2013-09-12
    • 文件大小:531456
    • 提供者:fengxinglishe
  1. ffmpeg视频编解码教程

  2. ffmpeg视频编解码教程,详细讲解ffmpeg各种结构体的作用,和视频编解码的详细流程。
  3. 所属分类:C/C++

    • 发布日期:2015-03-04
    • 文件大小:691200
    • 提供者:allenwells
  1. 简介了MPEG-4的特点和视频部分的基本内容,描述了实现编码和解码的运行环境和测试平台以及详细流程,着重介绍了基于ARM926EJ处理器的MPEG-4视频编解码系统的原理及实现,该系统适用于视频监控领域.

  2. 简介了MPEG-4的特点和视频部分的基本内容,描述了实现编码和解码的运行环境和测试平台以及详细流程,着重介绍了基于ARM926EJ处理器的MPEG-4视频编解码系统的原理及实现,该系统适用于视频监控领域.
  3. 所属分类:硬件开发

    • 发布日期:2009-01-12
    • 文件大小:1048576
    • 提供者:lx178025178025
  1. 264编解码流程图,可以清楚的了解编解码过程

  2. 264编解码的流程图,以图片的形式,展示了H264编解码框架,十分清晰!
  3. 所属分类:其它

    • 发布日期:2009-03-24
    • 文件大小:1048576
    • 提供者:freeman_zt
  1. H.264(AVC)编解码技术简介.pdf

  2. 本文主要介绍H264编解码的基本原理和算法,包括编解码的流程,以及各环节的基本原理以及对主观效果的影响,希望能对了解H264的读者启动一定帮助。
  3. 所属分类:编解码

    • 发布日期:2020-04-21
    • 文件大小:5242880
    • 提供者:Tony211314
  1. FFmpeg解码流程.zip

  2. FFmpeg是一套可以用来记录、转换数字音频、视频,并能将其转化为流的开源计算机程序。采用LGPL或GPL许可证。它提供了录制、转换以及流化音视频的完整解决方案。它包含了非常先进的音频/视频编解码库libavcodec,为了保证高可移植性和编解码质量,libavcodec里很多code都是从头开发的。
  3. 所属分类:其它

    • 发布日期:2020-03-19
    • 文件大小:36700160
    • 提供者:u014644594
  1. 用XC9572实现HDB3编解码设计

  2. 绍了HDB3编解码的原理和方法,给出了用CPLD(Complex Programmable Logic Device)实现E1信号HDB3编解码的方法,同时给出了它的实现原理图,最后给出了XILINX的XC9500系列可编程逻辑器件的开发流程。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:80896
    • 提供者:weixin_38508126
  1. 嵌入式Linux下基于FFmpeg的视频硬件编解码

  2. 对FFmpeg多媒体解决方案中的视频编解码流程进行研究。结合对S3C6410处理器视频硬件编解码方法的分析,阐述了嵌入式Linux下基于FFmpeg的H.264视频硬件编解码在S3C6410处理器上的实现方法,为嵌入式多媒体开发提供参考。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:136192
    • 提供者:weixin_38656364
  1. ML7204和PicoBlaze软核处理器实现低速话音编解码系统

  2. 这里介绍了ML7204的基本性能和工作原理,微处理器内核PicoBlaze的开发流程及其使用方法,并且给出通过PicoBlaze配置、控制ML7204实现单路G.729A语音编解码的系统设计方案。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:376832
    • 提供者:weixin_38654348
  1. 单片机与DSP中的语音信号的A律编解码的DSP实现

  2. 摘要:本文介绍了G.711标准的A律压缩算法的基本原理,设计出了A律编解码的软件流程框图,在以TMS320VC5416为处理器的硬件开发平台上实现了语音信号的A律压缩解压算法,并给出了C54x的汇编语言程序。   0 引言   语言压缩技术既节省了存储时所占用的存储空间,又减少了传输时所占用的带宽,而快速发展的数字信号处理(DSP)技术使得实时实现各种复杂的语音压缩算法成为可能。   国际电信联盟(ITU)1972年制定出来的一套语音压缩标准称为G.7ll,主要用于公用电话网。它用脉冲编码
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:318464
    • 提供者:weixin_38567956
  1. RFID技术中的G.726语音编解码器在SoPC中的应用案例

  2. 选段:由于DSP Builder中的DSP基本模块以算法级的描述出现,而且采用Simulink图形化界面,因此设计非常直观,实现了自顶向下的开发流程。与传统DSP开发相比,大大缩短了创建DSP设计的硬件的开发周期。设计的编解码器可作为Nios II系统的外围设备,通过SOPC Builder很方便地综合到SoPC系统中。同时,由于设计是在基于FPGA的SoPC上实现,因此可以根据实际需求更改设计,对系统进行重配置,具有很高的灵活性。本G.726语音编解码器的性能基本上达到了设计要求。    
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:175104
    • 提供者:weixin_38698367
  1. 用XC9572实现HDB3编解码设计

  2. 摘要:介绍了HDB3编解码的原理和方法,给出了用CPLD(Complex Programmable Logic Device)实现E1信号HDB3编解码的方法,同时给出了它的实现原理图,最后给出了XILINX的XC9500系列可编程逻辑器件的开发流程。 关键词:复杂可编程逻辑电路;三阶高密度码;极性交替反转码;在系统编程1 XC9572 器件介绍XC9572是XILINX公司生产的一款高性能可编程逻辑器件。它内含4个36V18功能块,并具有1600个可用系统门。其系统结构如图1所示。从结构
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:82944
    • 提供者:weixin_38665629
  1. EDA/PLD中的用CPLD控制曼彻斯特编解码器

  2. 摘要:讨论如何使用CPLD实现单片机与曼彻斯特编解码器的接口。设计时采用自顶向下的流程,具体电路可灵活地添加到各种曼彻斯特码接口系统中。 关键词:曼彻斯特编解码器 T2模式 T5模式引 言  在油田测井中,井下仪在井下采集大量信息,并传送给地面测井系统;但井下仪到地面这段信道的传输性能并不好,常用的NRZ码不适合在这样的信道里传输,而且NRZ码含有丰富的直流分量,容易引起滚筒的磁化,因而选用了另外一种编码 ——曼彻斯特码。曼彻斯特编码是串行数据传输的一种重要的编码方式。和最常用的NRZ码
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:90112
    • 提供者:weixin_38600432
  1. EDA/PLD中的G.726语音编解码器在SoPC中的实现

  2. 摘要:在对G.726语音编解码标准分析的基础上给出了基于FPGA的DSP的设计流程,利用MATLAB/Simulink、DSP Builer和SOPC Builder工具设计了G.726语音编解码器,通过仿真实验验证了所设计的编解码器模型的正确性,实现了编解码器在SoPC系统中的综合。      关键词:ADPCM MATLAB/Simulink DSP Builder FPGA SoPC G.726是ITU前身CCITT于1990年在G.721和G.723标准的基础上提出的关于把64kb
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:97280
    • 提供者:weixin_38571878
  1. go-multicodec:由多格式项目使用的定期自生成的多编解码器的Go常数-源码

  2. :construction: 已封存 该项目已移至上游 。 转到多编解码器 项目使用的定期自生成的器的Go常数。 目录 动机 合并多个常量定义。 例如 或常量 也许更多? 工作流程 每天晚上午夜(UTC)后的几分钟,一个GitHub-Action会获取最新的,生成常​​量,提交可能的更改并创建拉取请求。 如果后续运行发现不同的更改,它将更新相同的请求,如果未检测到更改,则不会创建请求。 安装 go-multicodec是一个标准的Go模块,可以通过以下方式安装: go get github
  3. 所属分类:其它

    • 发布日期:2021-02-04
    • 文件大小:22528
    • 提供者:weixin_42134537
« 12 3 4 5 6 7 8 »